-
公开(公告)号:CN106774624A
公开(公告)日:2017-05-31
申请号:CN201611052554.1
申请日:2016-11-24
Applicant: 北京理工大学 , 中国人民解放军63999部队
IPC: G06F1/02
CPC classification number: G06F1/022
Abstract: 本发明公开了一种实时高斯白噪声硬件发生器的并行实现方法。使用本发明能够实现高斯白噪声硬件发生器的实时地、高速地、并行生成高质量的高斯白噪声。本发明首先基于细胞自动机理论的均匀白噪声的FPGA高速并行实现,给出了并行实现所需N路初始向量的计算方法以及细胞自动机并行生成算法的递推函数关系;然后,给出了Box_Muller算法一种低复杂度的逼近方法,将Box_Muller算法简化为简单的乘加及CORDIC运算,FPGA实现时仅需耗费少量乘法器和逻辑资源,从而可在较低的FPGA资源消耗下,实时地、高速地生成周期长、带宽大、质量好的高斯白噪声。
-
公开(公告)号:CN106168671A
公开(公告)日:2016-11-30
申请号:CN201610547799.5
申请日:2016-07-12
Applicant: 北京理工大学
IPC: G01S19/21 , H04B1/7097 , H04B1/7105
CPC classification number: G01S19/21 , G01S19/215 , H04B1/7097 , H04B1/71055
Abstract: 本发明公开基于开环自适应滤波的DSSS接收机抗异址干扰方法,一、设置迭代次数上限以及滤波器系数初值二、滤波模块利用对接收信号进滤波,滤波结果作为距离像xk(l)的估计,迭代次数加1;三、相关函数计算模块接收并进行距离像相关函数估计,得到ρk(l,0)、ρk(l,L)和ρk(l,‑L);四、滤波器系数计算模块接收ρk(l,0)、ρk(l,L)和ρk(l,‑L),并计算新的输出给滤波模块;五、滤波模块更新并对接收信号进滤波,输出新的滤波结果作为新的距离像估计,迭代次数加1;若迭代次数达到迭代次数上限,则执行步骤六;否则将新的滤波结果输出给相关函数计算模块,重复步骤三~五,开始新一轮的迭代滤波处理;六、结束对接收信号的自适应滤波,输出本发明能实现对由于异址干扰造成的互相关的抑制。
-
公开(公告)号:CN105659902B
公开(公告)日:2015-01-14
申请号:CN201318000478.0
申请日:2013-01-31
Applicant: 北京理工大学
Abstract: 本发明提供一种基于动态内插技术的通用化测控信道模拟方法,其基本实施过程如下:步骤1:利用频率为fupL的本振信号SupL0(t)对地面站的发射信号Sup(t)进行正交解调,得到复基带输入信号SupB(t);步骤2:根据星地时间延时τ(t),采用动态内插技术产生复基带输入信号SupB(t)的延时重构信号SuprB(t);步骤3:在进行步骤2的同时,根据星地时间延时τ(t),生成信号SupD(t);步骤4:将SupD(t)正交调制到信号S*upL0(t),以得到本振信号的延时重构信号SupL1(t);步骤5:将复基带信号的延时重构信号SuprB(t)与本振信号的延时重构信号SupL1(t)按照进行合成,得到最终的模拟输出信号Supr(t)。本发明可实现在信号体制、信号形式、信号参数等先验信息未知的情况下,精确模拟上、下行信道的动态传输效应。
-
-