马达系统
    1.
    发明公开

    公开(公告)号:CN111725951A

    公开(公告)日:2020-09-29

    申请号:CN202010198976.X

    申请日:2020-03-20

    Inventor: 罗炯竣 利行健

    Abstract: 本发明提供马达系统。提供减轻在将开关元件的并联连接和子电抗器的组合应用于逆变器和马达时产生的不良现象的技术。马达系统具备3个SW电路。SW电路具备2个上SW元件和2个下SW元件。控制器具备信号输出部、信号分配部、信号调整部。信号输出部输出上PWM信号和下PWM信号。信号分配部将上PWM信号(下PWM信号)交替分派给第1上(下)SW元件和第2上(下)SW元件。信号调整部在接下来的(1)和(2)中的任意条件成立的情况下,使从信号输出部输出的所有PWM信号的高电平和低电平反转。(1)2相的电流是负值、且3个上PWM信号全部是高电平时。(2)2相的电流是正值、且3个下PWM信号全部是低电平时。

    开关电路
    2.
    发明授权

    公开(公告)号:CN106921283B

    公开(公告)日:2019-02-26

    申请号:CN201611012386.3

    申请日:2016-11-17

    Abstract: 本发明提供一种开关电路,其使第一IGBT与第二IGBT进行开关。控制电路具备第一开关元件、第二开关元件和第三开关元件,其中,所述第一开关元件被构成为能够对第一IGBT的栅极电流进行控制,所述第二开关元件被构成为能够对第二IGBT的栅极电流进行控制,所述第三开关元件被连接在第一IGBT的电极与第二IGBT的电极之间。当流过IGBT的电流较大时,控制电路实施使第一IGBT与第二IGBT双方导通、断开的第一控制程序,当电流较小时,控制电路实施预先在关断定时之前使第二对象IGBT断开的第二控制程序。在使栅极电流同时流通于第一IGBT与第二IGBT中时,在第三开关元件导通的状态下使第一开关元件与第二开关元件导通。

    运算系统
    4.
    发明公开
    运算系统 审中-实审

    公开(公告)号:CN119179595A

    公开(公告)日:2024-12-24

    申请号:CN202410791693.4

    申请日:2024-06-19

    Abstract: 在运算系统中,能够抑制系统结构产生浪费,并且能够检测异常的有无。利用神经网络模型执行运算处理的运算系统(100)具备:多个处理器内核(PC1~PC8);运算分配部(11),其根据运算处理的运算负荷来决定运算用内核,使之执行运算处理;以及异常检测部(12),其检测处理器内核有无异常;运算分配部与基本运算并行地使不为运算用内核的处理器内核中的至少一部分执行异常检测用运算,异常检测部在作为基本运算的运算结果的第一运算结果与作为异常检测用运算的运算结果的第二运算结果的差异满足预先确定的允许条件的情况下,判定为运算用内核和异常检测用内核没有异常,在差异不满足允许条件的情况下,判定为运算用内核和异常检测用内核中的至少一部分有异常。

    开关电路
    8.
    发明公开

    公开(公告)号:CN106972847A

    公开(公告)日:2017-07-21

    申请号:CN201611007846.3

    申请日:2016-11-16

    Abstract: 一种开关电路,包括:配线,第一IGBT(18)和第二IGBT(20)的并联电路插入其中;以及栅极控制电路。所述栅极控制电路(40)具有第一开关元件(51、171),其配置为根据第二主电极的电位来控制所述第一IGBT的栅极电位;以及第二开关元件(52、172),其配置为根据第四主电极的电位来控制所述第二IGBT的栅极电位。所述控制装置的输出端子通过第一开关(S1)连接到所述第一开关元件并且通过第二开关(S2)连接到所述第二开关元件。在当切换所述第一IGBT和所述第二IGBT两者时所述第一开关和所述第二开关都导通的状态下,所述控制装置(90、92)将控制信号施加到所述输出端子(92a)。

Patent Agency Ranking