-
公开(公告)号:CN119834813A
公开(公告)日:2025-04-15
申请号:CN202411885254.6
申请日:2024-12-20
Applicant: 中国传媒大学
Abstract: 本申请公开了一种改进的串行抵消列表翻转译码方法、设备、介质及产品,涉及编码技术领域,该方法包括:在不断迭代过程中,基于当前译码比特的索引和翻转集列表中的翻转集生成候选路径列表;并循环得到候选路径列表中通过循环冗余校验比特的候选路径以及通过所有奇偶校验比特的候选路径;将具有最小路径度量值的候选路径存储至比特序列中,更新翻转集列表,将具有最小路径度量值且通过循环冗余校验比特的候选路径存储至比特序列。将存储有候选路径的比特序列作为译码后的比特序列,结束译码。本申请能够实现DECC和复杂度性能之间的平衡,以进一步提升极化码的性能,从而增强极化码在未来高可靠低能耗通信场景下的竞争力。
-
公开(公告)号:CN119790614A
公开(公告)日:2025-04-08
申请号:CN202380062650.6
申请日:2023-06-26
Applicant: 高通股份有限公司
Inventor: S·A·维贾亚辛格纳纳帕拉卡萨姆
Abstract: 实施方案包括由计算设备的复制引擎执行的用于在安全网络中生成循环冗余校验(CRC)的方法,该方法包括:复制从接口总线接收的第一数据集以获得第一数据集副本;复制从该接口总线接收的第二数据集以获得第二数据集副本;在该复制引擎的硬件中经由第一流式CRC引擎生成该第一数据集副本的第一CRC值;以及并行地,在该复制引擎的该硬件中经由第二流式CRC引擎生成该第二数据集副本的第二CRC值;向该计算设备的处理器发送包括该第一数据集副本和该第一CRC值的第一流式CRC消息以及包括该第二数据集副本和该第二CRC值的第二流式CRC消息。
-
公开(公告)号:CN119788090A
公开(公告)日:2025-04-08
申请号:CN202411845371.X
申请日:2024-12-16
Applicant: 重庆邮电大学
Abstract: 本发明涉及一种基于CS分段的分区CRC极化码SCLF译码方法。该方法根据CS中信息位发生第一个错误的累积概率将极化码分成多个分区,并利用CRC码对每个分区错误比特进行检验、识别和翻转,提高翻转精度,减少重译码次数,此外,为了提高正确路径的竞争力,还在译码时增加路径剪枝操作,且利用提前终止译码进程操作,减少译码比特数。仿真结果表明,与DPost‑SCLF译码方法、PSCLF译码方法和DPC‑SCLF译码方法相比,所提出PCS‑SCLF译码方法的译码性能均在一定程度上得到提升。
-
公开(公告)号:CN119678356A
公开(公告)日:2025-03-21
申请号:CN202380055641.4
申请日:2023-07-26
Applicant: 金斯顿女王大学
Abstract: 跨越电气隔离传输信号的方法包括在电气隔离的第二侧根据至少第一和第二参数对信号进行编码,并使用一个或多个隔离装置将信号传输到电气隔离的第一侧,在第一侧对信号进行解码以恢复至少第一和第二参数。对信号进行编码可包括根据第一参数对信号的第一特征进行编码,以及根据第二参数对信号的第二特征进行编码。实现上述方法的软件产品可在电气隔离的初级侧和次级侧的处理器中执行。隔离电源转换器可包括执行软件产品的初级侧和次级侧控制器,其中初级侧恢复的参数可用于控制转换器,例如用于输出电压调节。
-
公开(公告)号:CN119519729A
公开(公告)日:2025-02-25
申请号:CN202411400149.9
申请日:2024-10-09
Applicant: 中国工程物理研究院电子工程研究所
IPC: H03M13/09
Abstract: 本发明公开了一种循环冗余校验码寄存器初始状态反衍方法,通过循环冗余校验码的生成多项式g(x)和编码后的码字c逆向逐比特计算出循环冗余校验码编码器寄存器的初始比特。首先,从码字c=[c0,c1,…,cN‑1,cN,cN+1,…,cN+n‑1]中分离出消息比特m=[c0,c1,…,cN‑1]=[m0,m1,…,mN‑1]和校验比特cN,cN+1,…,cN+n‑1,其中N为消息比特长度,n为寄存器长度;其次,利用分离得到的消息比特构造序列m′=[m0′,m1′,…,m′N+n‑1]=[0,…,0,m0,m1,…,mN‑1];然后,在利用分离得到的校验比特初始化编码器移位寄存器rk=cN+k,k=0,1,…,n‑1;最后,按逆序从序列m'中逐比特取数据进行反衍,得到编码器移位寄存器初始值。本发明根据已知的生成多项式g(x),利用一个码字分离出消息比特和校验比特,即可进行反衍,反衍速度快,而且反衍所用的寄存器结构与编码器结构类似,有利于硬件实现。
-
公开(公告)号:CN119070829B
公开(公告)日:2025-02-25
申请号:CN202411545944.7
申请日:2024-11-01
Applicant: 常熟理工学院
IPC: H03M13/09
Abstract: 本发明公开了一种实时递归的CRC校验方法,将实时比特流a1a2a3...以非固定长度按顺序截取二进制序列S1S2...Si...;对于每段二进制序列Si进行左右平分获得子序列,并对子序列重复进行左右平分直至最终获得的子序列的长度小于预先设定值;计算每个最终子序列的CRC校验值和校验矩阵,并将左右子序列逐级向上合并计算得到整个实时比特流的最终校验值。本发明还公开了相应的CRC校验装置,实现CRC校验方法的计算机存储介质和程序。本发明采用迭代与递归结合的方法,实时计算可变长度二进制序列流的校验值,达到对数级的计算时间复杂度,满足实时超高速数据流的CRC运算需求。
-
公开(公告)号:CN115664583B
公开(公告)日:2024-12-03
申请号:CN202210316876.1
申请日:2017-02-15
Applicant: 中兴通讯股份有限公司
Abstract: 本申请提供一种数据处理方法和装置,所述数据处理方法包括:发射端根据用于表征待发送的信息比特序列的数据特征,以及与所述数据特征对应的预设参数,确定用于所述信息比特序列进行编码的码块长度N0;所述发射端根据所述码块长度N0对所述待发送的信息比特序列进行Polar编码;所述发射端将进行Polar编码后的码块发送给接收端。本申请能利于硬件实现。
-
公开(公告)号:CN117993355B
公开(公告)日:2024-11-15
申请号:CN202410138252.4
申请日:2024-01-31
Applicant: 北京中科昊芯科技有限公司
IPC: G06F30/398 , H03M13/09
Abstract: 本申请实施例提供一种循环冗余校验的方法及芯片,所述方法包括:设置状态控制寄存器的值,其中,所述状态控制寄存器的值用于表征本次校验是否需要对输入数据包括的被检验字节进行反序;对所述输入数据的第i被校验字节分别执行如下操作,得到校验结果:加载与第i被校验字节对应的多位输入数据;根据校验指令对所述第i被检验字节进行校验运算,得到第i校验结果,其中,所述被校验字节存储在与所述校验指令对应的第二操作数寄存器中,所述校验指令通过循环方式对存储于所述第二操作数寄存器中的数和第一操作数寄存器中的数进行位逻辑运算,所述第一操作数寄存器用于存储初始值和校验过程值。采用本申请的实施例降低芯片制造成本且减小芯片面积。
-
-
公开(公告)号:CN118740173A
公开(公告)日:2024-10-01
申请号:CN202410917651.0
申请日:2024-07-10
Applicant: 重庆邮电大学
Abstract: 本发明提供了一种低复杂度的极化码译码算法。本算法首先使用SC译码算法进行一次译码,然后用CRC对译码结果进行校验,若校验成功则结束译码并输出译码结果;否则使用带关键集CS的CA‑SCL译码算法。根据SC译码得到的对数似然比、信道可靠度估计值和R1码的长度提出一个新的度量值;根据度量值构建分裂集合CS,结合CS集与SC译码的对数似然比确定一个阈值;CS集内的信息比特根据阈值比较结果决定是否分裂,其余信息比特直接硬判决;译码完成后对得到的L条路径进行CRC检验,若存在通过CRC校验的路径,则从中选择PM值最小的路径作为译码成功的路径;否则,译码失败,请求重传信息。本发明通过减少路径分裂数来降低译码的复杂度。
-
-
-
-
-
-
-
-
-