-
公开(公告)号:CN110636637B
公开(公告)日:2021-08-20
申请号:CN201810652854.6
申请日:2018-06-22
Applicant: 视联动力信息技术股份有限公司
Abstract: 本发明实施例提供了一种Linux设备的网络连接方法,所述方法应用于所述Linux设备中的网卡控制芯片,所述网卡控制芯片与多个网卡物理层PHY芯片连接;所述方法包括:获取所述网卡PHY芯片的网络状态信息;采用所述网络状态信息,判断所述网卡PHY芯片是否与服务器连接;若否,则重新获取所述网卡PHY芯片的网络状态信息;若是,则采用当前网卡PHY芯片进行网络连接。本发明实施例可以实现Linux设备在设置有多个网卡PHY芯片的时候,能够准确选择出可以连接网络的网卡PHY芯片,并采用该芯片进行网络通信。
-
公开(公告)号:CN108496339B
公开(公告)日:2021-08-13
申请号:CN201680079947.3
申请日:2016-12-16
Applicant: 索尼公司
Abstract: 在从一个通信装置到另一通信装置的第一通信链路中的流量的序列包含从所述另一通信装置到所述一个通信装置的第二通信链路中的流量的情况下,本发明减少延时,并且缩短处理时间。根据本发明,在一个通信装置通过上层来将数据发送给另一通信装置之后需要从所述另一通信装置到所述一个通信装置的数据接收响应信号的情况下,所述一个通信装置产生预定帧,所述预定帧包括数据和用于从所述另一通信装置发送接收响应信号的发送许可信息。所述一个通信装置将产生的帧发送给所述另一通信装置。也就是说,数据和发送许可信息被作为所述预定帧从所述一个通信装置发送给所述另一通信装置。
-
公开(公告)号:CN107426347B
公开(公告)日:2021-03-19
申请号:CN201710610286.9
申请日:2017-07-25
Applicant: 深圳市中航比特通讯技术有限公司
Inventor: 冉隆成
IPC: H04L29/12 , H04L12/935 , H04L29/10 , H04L12/46
Abstract: 本发明涉及一种三层网络接口装置及映射方法,包括CPU、硬件逻辑FPGA和若干个物理光端口,所述CPU的一个网络接口与硬件逻辑FPGA相连,所述硬件逻辑FPGA与若干个物理光端口相连,所述硬件逻辑FPGA负责从物理端口提取/插入分组报文,本发明与现有技术相比,具有以下突出特点和显著进步:在通讯设备中,一般一个物理业务端口在设备内部会映射一个网口。这样的设计大大增加了设备的成本,特别是在小型化设备上,这些成本消耗更显得昂贵。基于本专利,一个通信设备在设备内部CPU上,只需要一个网络接口,就可以对应多个物理端口,大大降低了硬件成本。随着端口的数量增多,成本降低更为显著。
-
公开(公告)号:CN105391810B
公开(公告)日:2020-12-22
申请号:CN201510751967.8
申请日:2015-11-06
Applicant: 广东中星电子有限公司
Inventor: 孙丰强
IPC: H04L29/10
Abstract: 本发明公开了一种终端设备接口装置,其包括:通用接口层,用于实现将终端设备与至少一个接入平台进行对接的抽象接口;至少一个平台接入模块,与所述通用接口层连接,用于针对所述至少一个接入平台中的每一个接入平台具体化所述抽象接口,以便能够实现所述终端设备与所述至少一个接入平台中的每一个接入平台的接入;以及主控模块,与所述通用接口层连接,用于通过通用接口层来调度所述至少一个平台接入模块。根据本发明实施方式的终端设备接口装置,使得能够跨不同的接入平台对接终端设备。
-
公开(公告)号:CN107925637B
公开(公告)日:2020-08-21
申请号:CN201680049149.6
申请日:2016-08-25
Applicant: 莫列斯有限公司
Abstract: 提供了一种能用于一通信节点的方案。一外壳设置成支撑一第一电路基板,第一电路基板经由一连接装置连接于一第二电路基板。第一电路基板支撑一集成电路模块,而第二电路基板支撑一PHY模块。一变压器箱安装于第一电路基板上且支撑与一对接连接器接合的端子。一第三电路基板可设置成与第二电路基板平行且安装在变压器箱上,从而提供给端子的信号的端接可发生与第二电路基板不同的一电路基板上。第三电路基板也能设置以太网供电(POE)电路。
-
公开(公告)号:CN105706388B
公开(公告)日:2019-10-01
申请号:CN201480061083.3
申请日:2014-12-05
Applicant: 英特尔公司
Inventor: M·S·比利特拉
Abstract: 用于在多通道链路中检测通道错误并去除错误通道的方法、装置和系统。包括链路分组的数据被划分为多个位流,并且在多通道链路的相应通道上并行地传输。位流数据在接收机端口的多个接收通道处被接收且经处理,以便重新组装链路分组并对在每一个通道上接收到的数据计算CRC。链路分组包括经传输的CRC,所述经传输的CRC与接收到的CRC比较以检测链路分组错误。当检测到链路分组错误之后,存储每通道的或每传送组的CRC值,并且发布重传坏分组的重试请求。结合接受到重传的分组,对接收到的数据重新计算每通道或每传送组的CRC值,并且将这些CRC值与所存储的每通道的或每传送组的CRC值比较以检测导致链路分组错误的通道。
-
公开(公告)号:CN103795814B
公开(公告)日:2019-06-25
申请号:CN201410049389.9
申请日:2014-02-13
Applicant: 浪潮软件股份有限公司
Abstract: 本发明公开了一种基于全国产CPU和OS的短信设备通用通信接口,属于通信接口领域。上述通信接口针对短信设备的AT指令和常用功能提炼封装有针对短信设备常用功能接口,采用JNI技术实现供JAVA程序调用的接口、采用标准POSIX API实现串口通信函数库、使用分层设计实现设备通信和上层调用的隔离、使用C++的多态性设计了类继承层次关系。与现有技术相比,本发明的基于全国产CPU和OS的短信设备通用通信接口具有良好的通用性和可扩展性,具有很好的推广应用价值。
-
公开(公告)号:CN109286597A
公开(公告)日:2019-01-29
申请号:CN201710593575.2
申请日:2017-07-20
Applicant: 北京中科晶上科技股份有限公司
Abstract: 本发明提供一种基带芯片。该基带芯片包括通过CMOS工艺集成在一块所述基带芯片上的协议层子系统、物理层子系统以及SOC IP子系统,其中,所述物理层子系统用于对数据进行物理层的处理过程,所述协议层子系统用于对数据进行层二或层三的处理过程,所述SOC IP子系统用于与外部设备的连接,所述协议层子系统和所述物理层子系统通过第一总线桥联通、所述协议层子系统和所述SOC IP子系统通过第二总线桥联通。采用本发明的基带芯片能有效地实现通信终端的小型化、低功耗并提高其性能。
-
公开(公告)号:CN108702334A
公开(公告)日:2018-10-23
申请号:CN201680082838.7
申请日:2016-03-29
Applicant: 脸谱公司
IPC: H04L12/803 , H04L29/10 , H04L12/915
CPC classification number: H04L41/0866 , H04L41/0253 , H04L41/046 , H04L41/0813 , H04L43/106 , H04L43/50
Abstract: 服务器使被配置为测试代理的用户设备实施用于测试关于零费率的网络配置的测试计划。通过使测试代理实施测试计划,服务器使测试代理向一个或多个相应的预定IP地址发送一个或多个请求。服务器接收指示一个或多个请求的结果的数据。该服务器进一步使用该数据来识别网络配置是否关于零费率被潜在误配置。响应于识别出网络配置关于零费率被潜在误配置,服务器向网络运营商发送潜在误配置的通知。
-
公开(公告)号:CN105637844B
公开(公告)日:2018-09-21
申请号:CN201480010069.0
申请日:2014-09-25
Applicant: 华为技术有限公司
Abstract: 本发明实施例提供了一种支持鲁棒性通道RC的编码调制方法,包括:在PMD与PMS‑TC的接口处将一个DMT符号承载的比特数据组成一个数据帧;在所述PMD与所述PMS‑TC的接口处将所述数据帧中包括所述RC比特数据在内的第一部分比特数据确定为非编码比特数据,并对所述数据帧中的第二部分比特数据进行编码得到编码比特数据;在所述PMD中将所述非编码比特数据以及所述编码比特数据映射到所述数据帧对应的多个子载波上进行调制得到调制子载波,所述RC比特数据映射到所述至少一个RC子载波上。本发明还提供了一种支持RC通道的编码调制装置,采用本发明,不仅可以提高数据帧的编解码速率,而且保障了信息传输的安全性。
-
-
-
-
-
-
-
-
-