Invention Grant
CN101673887B 改进的匹配阻抗表面贴装技术基底面
失效 - 权利终止
- Patent Title: 改进的匹配阻抗表面贴装技术基底面
- Patent Title (English): Improved matched-impedance surface-mount technology footprints
-
Application No.: CN200910204071.2Application Date: 2005-11-28
-
Publication No.: CN101673887BPublication Date: 2013-04-10
- Inventor: D·莫利昂 , S·H·J·塞尔屈 , W·海伊维特 , J·德格斯特
- Applicant: FCI公司
- Applicant Address: 法国吉扬库尔
- Assignee: FCI公司
- Current Assignee: FCI公司
- Current Assignee Address: 法国吉扬库尔
- Agency: 永新专利商标代理有限公司
- Agent 戴开良; 王英
- Priority: 60/631,499 2004.11.29 US; 60/686,514 2005.06.01 US; 60/631,545 2004.11.29 US
- The original application number of the division: 2005800473019 2005.11.28
- Main IPC: H01R12/57
- IPC: H01R12/57 ; H01R13/6471 ; H05K3/34 ; H05K3/40

Abstract:
公开了用于定义在基板上的匹配阻抗表面贴装技术基底面的方法,基板是诸如印刷电路板之类的,例如,其适于容纳具有终端引线排列的电组件。这种基底面可以包括导电焊盘(P)的排列和导电过孔(V)的排列。过孔排列可以与焊盘排列不同。可以排列过孔(V)以增加布线密度,同时限制串扰,并在组件与基板之间提供匹配的阻抗。可以改变过孔排列,以在板的一层上实现预期的布线密度。增加布线密度可以减少板的层数,有助于减小电容,并从而增大阻抗。接地过孔(G)和信号过孔(S)可以以影响阻抗的方式来彼此相对地排列。因此,可以改变过孔排列,以得到与组件阻抗相匹配的阻抗。还可以改变过孔排列,以限制在相邻信号导体中的串扰。因此,可以定义过孔排列,以平衡系统的阻抗、串扰和布线密度要求。
Public/Granted literature
- CN101673887A 改进的匹配阻抗表面贴装技术基底面 Public/Granted day:2010-03-17
Information query
IPC分类: