-
公开(公告)号:KR1020110108562A
公开(公告)日:2011-10-06
申请号:KR1020100027824
申请日:2010-03-29
Applicant: 서강대학교산학협력단
IPC: H03M1/14
CPC classification number: H03M1/14 , H03M1/002 , H03M1/1245 , H03M1/361 , H03M1/662 , H03M2201/2216 , H03M2201/61 , H03M2201/76
Abstract: 본 발명은 파이프라인 구조의 ADC에 관한 것으로서, 복수의 FLASH ADC들과 복수의 MDAC들을 포함하는 N(N은 자연수) 단으로 구성된 파이프라인 구조의 ADC에 있어서, 첫 번째 단의 제 1 FLASH ADC와 첫 번째 단의 제 1 MDAC의 입력단 샘플링 스위치에 동일한 게이트 부트스트래핑 회로를 적용하는 것을 특징으로 하며, 샘플링 부정합 현상을 최소화하는 동시에 신호의 왜곡 없이 입력 신호를 샘플링할 수 있으며, 증폭기의 개수를 최소한으로 사용하여 전체 전력 소모를 줄일 수 있다.
-
公开(公告)号:KR101352767B1
公开(公告)日:2014-02-17
申请号:KR1020100027824
申请日:2010-03-29
Applicant: 서강대학교산학협력단
IPC: H03M1/14
Abstract: 본 발명은 파이프라인 구조의 ADC에 관한 것으로서, 복수의 FLASH ADC들과 복수의 MDAC들을 포함하는 N(N은 자연수) 단으로 구성된 파이프라인 구조의 ADC에 있어서, 첫 번째 단의 제 1 FLASH ADC와 첫 번째 단의 제 1 MDAC의 입력단 샘플링 스위치에 동일한 게이트 부트스트래핑 회로를 적용하는 것을 특징으로 하며, 샘플링 부정합 현상을 최소화하는 동시에 신호의 왜곡 없이 입력 신호를 샘플링할 수 있으며, 증폭기의 개수를 최소한으로 사용하여 전체 전력 소모를 줄일 수 있다.
-