-
公开(公告)号:KR1020050034250A
公开(公告)日:2005-04-14
申请号:KR1020030070119
申请日:2003-10-09
Applicant: 한국전자통신연구원
IPC: H01R27/00
CPC classification number: H04B10/801 , G02B6/4246 , G02B6/4277
Abstract: 본 발명은 RJ 인터페이스 및 SFP 타입의 광모듈을 호스트보드에 실장된 SFP 타입의 광모듈 커넥터에 별도의 처리 없이 결합하여 데이터 송수신을 지원하는 광모듈 정합 장치 및 이를 이용한 이더넷 시스템에 관한 것으로서, 광모듈과 실질적으로 동일한 규격을 갖는 보드의 일단 측면에 일체로 광모듈과 실질적으로 동일한 규격으로 이루어져, 상기 호스트보드상에 장착된 광모듈용 암커넥터에 결합될 숫커넥터를 형성하고, 상기 보드의 상면에 장착되어 구비된 다수의 핀이 상기 숫커넥터의 임의 핀들과 각각 일대일로 연결되는 RJ 암커넥터로 구현되어 RJ커넥터가 광모듈커넥터와 결합될 수 있도록 제공하며, 또한, 정합부를 통해 상기 UTP 데이터가 물리계층부의 MDI 인터페이스 지원 포트로 제공될 수 있도록 구현된다.
-
公开(公告)号:KR100345455B1
公开(公告)日:2002-07-26
申请号:KR1020000062389
申请日:2000-10-23
IPC: H04L12/28
Abstract: 본 발명은 브이씨 머징 장치 및 그의 연결 설정 및 해제 방법과 그 기록매체에 관한 것으로, 고성능 SAR 소자를 사용하여 VC 머징 기능 뿐만아니라, 기존의 ATM 셀을 전달하기 위한 non-VC 머징 기능을 제공하는 VC 머징 장치와, 연결 설정에 제한성을 갖는 SAR 소자를 사용한 VC 머징 장치를 MPLS망에 적용시키기 위한 VC 머징 연결(다중 점대점 연결)과 non-VC 머징 연결(점대점 연결)을 설정하고 해제하는 방법과 그 기록매체를 제공하기 위하여, MPLS망의 코어라우터인 LSR 시스템에서의 브이씨 머징(VC merging) 장치의 연결 설정 및 해제 방법에 있어서, 상위 제어 장치로부터의 연결 설정 요구 및 해제 명령에 따라, 연결 파라메타를 참조하여 연결 종류를 판단하는 단계; 브이씨 머징(VC merging) 연결이면, 입/출력연결 레이블을 바탕으로 다중 점대점 연결을 설정 및 해제하는 단계; 및 넌 브이씨 머징(non-VC merging) 연결이면, 입/출력연결 레이블을 바탕으로 점대점 연결을 설정 및 해제하는 단계를 포함한다.
-
公开(公告)号:KR100345454B1
公开(公告)日:2002-07-26
申请号:KR1020000059707
申请日:2000-10-11
IPC: H04L12/28
Abstract: 본 발명은 라인 정합 시스템에서의 연결정보 관리 장치 및 그 방법과 상기 방법을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체에 관한 것으로, VC 머징(merging) 기능을 이용하여 셀의 인터리빙을 방지함으로써, 동일한 포워딩 그룹을 갖는 IP 패킷을 동일 레이블을 사용하여 스위칭할 수 있도록 한 라인 정합 시스템에서의 연결정보 관리 장치 및 그 방법과 상기 방법을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체를 제공하기 위하여, 운용자로부터 동일 포워딩 그룹(FEC) 정보를 입력받아 동일 포워딩 그룹으로 전달되어야 하는 스트림에 관한 정보 테이블을 생성하는 제 1 단계; 상기 테이블이 생성된 상위 어플리케이션으로부터 연결 설정 요청 메시지를 수신하고, 수신된 연결 설정 요청 메시지에 따라 송수신 셀 처리부 및 머징 정보 관리 테이블을 셋팅하는 제 2 단계; 및 상기 셋팅 후 VC(Virtual Channel) 머징이 요구되는 연결 상의 셀 수신시 머징되어야 하는 패킷을 전달하는 제 3 단계를 포함하며, 라인 정합 시스템 등에 이용됨.
-
公开(公告)号:KR1020020031715A
公开(公告)日:2002-05-03
申请号:KR1020000062389
申请日:2000-10-23
IPC: H04L12/28
CPC classification number: H04L12/5601 , H04L2012/5642 , H04L2012/5658 , H04L2012/5665
Abstract: PURPOSE: A VC merging device and a method for setting and releasing the connection thereof is provided to apply a VC merging device for supplying a VC merging function and a non-VC merging function for transmitting a currently used ATM cell using a high performance SAR(Segmentation and Reassembly) element and a VC merging device using an SAR element having a restriction property in a connection setting to an MPLS(Multiprotocol Label Switching) network. CONSTITUTION: A host(20) receives a connection setting request and a releasing command from the upper control device(10), manages a connection with respect to an input connection and an output connection, and performs a control to each function block. A receiving unit(30) sets/releases a VC merging and a non-VC merging based on a control of the host(20), and attaches an input connection channel handle of a payload of a cell received from an upstream on a header. A header information conversion unit(40) receives data having a payload and an input connection channel handle as a header from the receiving unit(30) based on a control of the host(20), and reads an output connection transmission channel identification value by referring to a look-up memory(60) using an input connection channel handle as an address, and performs a header conversion. A transmitting unit(50) sets/releases a VC merging and a non-VC merging based on a control of the host(20), receives data having a payload transmitted from the header information conversion unit(40) and an output connection transmission channel identification value as a header, uses the output connection transmission channel identification value as an address, separates into a cell having an output connection label as a header or creates a cell, and transmits the cell to the lower stream in accordance with a VC merging and a non-VC merging.
Abstract translation: 目的:提供一种VC合并装置及其连接的释放方法,以应用用于提供VC合并功能的VC合并装置和用于使用高性能SAR发送当前使用的ATM信元的非VC合并功能( 分段和重组)元件和使用具有在与MPLS(多协议标签交换)网络的连接设置中的限制性质的SAR元素)的VC合并设备。 构成:主机(20)从上层控制装置(10)接收连接设定请求和释放命令,管理与输入连接和输出连接有关的连接,对各功能块进行控制。 接收单元(30)基于主机(20)的控制来设置/释放VC合并和非VC合并,并且附加从头部上游接收的小区的有效载荷的输入连接信道句柄。 标头信息转换单元(40)基于主机(20)的控制,从接收单元(30)接收具有有效负载和输入连接信道句柄的数据作为报头,并且通过以下方式读取输出连接传输信道识别值: 参考使用输入连接通道句柄作为地址的查找存储器(60),并执行头转换。 发送单元(50)基于主机(20)的控制来设定/解除VC合并和非VC合并,接收从头信息变换部(40)发送的有效载荷的数据和输出连接发送信道 标识值作为报头,使用输出连接传输信道识别值作为地址,分离为具有输出连接标签的小区作为报头或创建小区,并根据VC合并将小区发送到下游流, 非VC合并。
-
公开(公告)号:KR100317132B1
公开(公告)日:2002-04-24
申请号:KR1019980052173
申请日:1998-12-01
IPC: H04L12/927 , H04L12/801 , H04L12/70
Abstract: 본 발명은 방송셀 처리기능과 인접장치로 전달되는 가상채널경로(VCC) 별 셀 계수기능을 지원하기 위하여 외부 메모리를 사용하는 비동기전달모드(ATM) 정합장치의 방송셀 처리장치에 관한 것이다.
이러한 본 발명은, 비동기전달모드 교환기에서, 스위치 장치로부터 입력되는 직렬 데이터를 병렬 데이터로 변환하고, 외부 메모리에 저장된 VPI(Virtual Pass Identifier)와 VCI(Virtual Channel Identifier)값을 이용하여 방송셀의 출력 VPI와 VCI 정보를 변환하여 ATM 셀 처리장치로 전달하는 방송셀 처리장치에 있어서, 상기 스위치 장치로부터 입력되는 ATM 셀의 셀 종류를 구분하는 셀 식별부와; 상기 셀 식별부로부터 셀과 셀 종류 정보를 전달받아 방송셀의 채널식별정보를 추출하여 버스 중재기로 전달하고, 상기 버스 중재기로부터 방송셀의 출력 VPI와 VCI 정보를 전달받아 방송셀을 변환한 후 셀 계수기로 전달하는 방송셀 처리부; 상기 방송셀 처리부로부터 방송셀의 채널식별정보를 입력받아 이를 어드레스로 사용하여 외부 메모리에 저장된 출력 VPI와 VCI 정보를 읽어와서 상기 방송셀 처리부로 전달하는 상기 버스 중재기; 및 상기 각 블록들을 제어하기 위한 타이밍 정보를 제공하는 제어기를 포함한 것을 특징으로 하는 비동기전달모드 정합장치에서 방송셀 처리장치를 제공한다.-
公开(公告)号:KR1020010063845A
公开(公告)日:2001-07-09
申请号:KR1019990061949
申请日:1999-12-24
Applicant: 한국전자통신연구원
IPC: H04L12/26 , H04L12/863 , H04L12/823 , H04L12/815 , H04L12/70
CPC classification number: H04L43/0823 , H04L47/22 , H04L47/32 , H04L47/50 , H04L2012/5679
Abstract: PURPOSE: A virtual channel merge device of an MPLS(Multi-Protocol Label Switch) system is provided to process 622Mbps traffic at maximum requested by the MPLS system, in order to provide an IP(Internet Protocol) service in an ATM(Asynchronous Transfer Mode) network. CONSTITUTION: A receiving cell processor(100) receives ATM(Asynchronous Transfer Mode) cells and physical link port numbers, and reads out a transceiving channel identification value. A receiving control memory(109) stores the transceiving channel identification value in a memory. A receiving cell storage unit(102) stores cell included in an identical frame in a receiving packet memory(110), and reads out one complete frame to check errors. A packet receiving unit(104) reads out a transmission channel display value, and divides an IP(Internet Protocol) packet to an ATM cell payload. A transmission control memory(111) receives the transmission channel display value from a CPU in call setup. A transmission buffer controller(105) manages the state of the transmission packet memory(112). A packet storage unit(106) generates ATM cells, links a memory position where cells are stored by each transmission channel identification value, and delivers ATM cells of a specific channel. A scheduling unit(107) receives a linked list, to decide cells to be transmitted by priority information and traffic shaping information. And a transmission cell processor(108) receives cells from the scheduling unit(107), for delivering to the external.
Abstract translation: 目的:提供MPLS(多协议标签交换机)系统的虚拟信道合并设备,以处理由MPLS系统最大请求的622Mbps业务,以便在ATM(异步传输模式)中提供IP(因特网协议)业务 )网络。 构成:接收单元处理器(100)接收ATM(异步传输模式)单元和物理链路端口号,并读出收发信道标识值。 接收控制存储器(109)将收发信道识别值存储在存储器中。 接收单元存储单元(102)将包含在相同帧中的单元存储在接收分组存储器(110)中,并且读出一个完整帧以检查错误。 分组接收单元(104)读出传输信道显示值,并将IP(因特网协议)分组划分到ATM信元有效载荷。 传输控制存储器(111)在呼叫建立中从CPU接收传输信道显示值。 发送缓冲器控制器(105)管理发送分组存储器(112)的状态。 分组存储单元(106)生成ATM信元,通过每个传输信道识别值链接存储单元的存储位置,并传送特定信道的ATM信元。 调度单元(107)接收链路列表,决定要通过优先级信息发送的小区和流量整形信息。 并且传输单元处理器(108)从调度单元(107)接收单元,用于传送到外部。
-
公开(公告)号:KR1020000037556A
公开(公告)日:2000-07-05
申请号:KR1019980052173
申请日:1998-12-01
IPC: H04L12/927 , H04L12/801 , H04L12/70
Abstract: PURPOSE: An apparatus for processing a broadcasting cell of ATM(Asynchronous Transfer Mode) matching apparatus is provided to obtain by using an external memory of low-priced SRAM(Static Random Access Memory) or DRAM(Dynamic Random Access Memory) at a low cost. CONSTITUTION: A cell identifying part(202) divides a cell kind of ATM cell input from a switching apparatus(103). A broadcasting cell processing part(203) receives information of the cell and the cell kind and extracts a channel discrimination information of the broadcasting cell for transmitting to a bus arbitrator(206), and receives output VIP(Virtual Pass Identifier) and VCI(Virtual Channel Identifier) information of the broadcasting cell from the bus arbitrator and converts the broadcasting cell for transmitting to a cell counting machine(204). The bus arbitrator receives channel identification information of the broadcasting cell from the broadcasting cell processing part and reads output VIP and VCI information stored in an external memory by using the information as address for transmitting to the broadcasting cell processing part. A controller(205) provides timing information for controlling the blocks respectively.
Abstract translation: 目的:提供一种用于处理ATM(异步传输模式)匹配装置的广播小区的装置,以低成本使用低价SRAM(静态随机存取存储器)或DRAM(动态随机存取存储器)的外部存储器 。 构成:小区识别部(202)将从交换装置(103)输入的小区种类的ATM信元分割。 广播小区处理部(203)接收小区信息和小区种类,并向总线仲裁器(206)提取用于发送的广播小区的信道判别信息,并接收输出VIP(虚拟通过标识符)和VCI(虚拟 信道标识符)信息,并且将用于发送的广播信元转换为信元计数机(204)。 总线仲裁器从广播小区处理部分接收广播小区的频道识别信息,并通过使用该信息作为发送给广播小区处理部分的地址读出存储在外部存储器中的输出VIP和VCI信息。 控制器(205)分别提供用于控制块的定时信息。
-
公开(公告)号:KR100246609B1
公开(公告)日:2000-03-15
申请号:KR1019970070573
申请日:1997-12-19
IPC: H04L12/28
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 비동기전달모드망에서의 셀 경계 식별 방법에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은, ATM 셀의 전영역에 걸쳐 에러를 검사하여 셀의 경계를 식별할 수 있는 비동기전달모드망에서의 셀 경계 식별 방법을 제공하고자 함.
3. 발명의 해결방법의 요지
본 발명은, 비동기전달모드망에서의 셀 경계 식별 방법에 있어서, 모든 셀에 대해 헤더오류제어(HEC) 옥테트를 계산하여 수신부로 전송하는 제 1 단계; 송신부로부터 수신된 모든 셀의 헤더오류제어(HEC) 옥테트에서 소정의 헥사값을 뺀 결과를 생성 다항식으로 나눈 신드롬 계산값을 확인하는 제 2 단계; 및 상기 신드롬 계산값에 따라 에러여부를 판별하는 제 3 단계를 포함한다.
4. 발명의 중요한 용도
본 발명은 전송 선로의 성능 측정 등에 이용됨.-
公开(公告)号:KR1019960012828A
公开(公告)日:1996-04-20
申请号:KR1019940022866
申请日:1994-09-10
Abstract: 본 발명은 비동기 전달방식(ATM:Asynchoronous Transfer Mode)(이하, ATM이라 칭함) 교환기에서 ATM가입자 물리계층 처리시 발생되는 여러 장애들을 식별하기 위한 ATM가입자 물리계층의 장애추출장치에 관한 것으로, ATM 교환기내 물리계층 수신수(21)의 다중화구간처리부(212)와 경로구간처리부(213)로부터 송신프레임과 관련된 장애 신호를 입력받아 특정장애신호를 추출하여 출력하는 송신장애추출부 (310)와, ATM 교환기내 물리계층수신부(21)의 재생기구간처리부 (211)와 다중화구간처리부(212)와 경로구간처리부(213)로 부터 수신프레임과 관련된 장애신호를 입력받아 특정 장애신호를 추출하여 출력하는 수신장애 추출부(320)를 구비하는 것을 특징으로 하여 ATM 물리계층 수신부 설계시 본 발명의 장애 식별 장치를 부가함으로서 사용자가 마이크로프로세서를 사용치 고 손쉽게 장애상태를 식별할 수 있는 효과를 거둘 수 있다.
-
-
-
-
-
-
-
-
-