Abstract:
본 발명은 차세대 고속 이동통신 시스템에서의 AMC(Adaptive Modulation Coding) 옵션 결정 방법 및 이를 저장한 컴퓨터 판독 가능 기록매체에 관하여 개시한다. 본 발명은 차세대 고속 이동통신 시스템의 하향링크 전송에 대한 AMC 옵션 결정 방법에서 세션 설정 시 서비스의 종류에 따라 AMC 알고리즘 방법을 선택하고, HARQ의 재전송 응답 메시지와 이전 AMC 옵션 정보 및 CQI 정보를 저장해서 현재 AMC 옵션을 결정할 때 사용한다. 따라서, 실시간 서비스의 품질을 향상시키는 효과가 있다.
Abstract:
본 발명은 HPI(High-speed Portable Internet) 시스템에서 AP(기지국)와 AT(단말기)간 신뢰성 있는 데이터 전송을 위해 사용하는 선택적 반복 자동 재전송 장치에 관한 것이다. 본 발명에서는, 가상 플래그먼트(fragment) 큐를 사용하여 효율적인 재전송 큐 관리/제어를 수행하는 것을 기본으로 하는 송신기와, 수신 비트맵 및 이중 플래그먼트(fragment) 버퍼를 사용하여 필요 메모리 공간을 최소화 하는 것을 기본으로 하는 수신기 및, 리스트를 사용하여 타이머를 관리하는 타이머 관리 장치로 구성된다. 이와 같은 구성에 의하여 본 발명은 HPI 시스템 내 선택적 반복 자동 재전송 장치의 구동으로 인해 필요한 시스템 자원을 최소화 하고, 타이머 구동으로 인한 처리 부하를 최소화 한다.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 통신 제어장치 및 그를 이용한 고장 감내 방법과 상기 방법을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은, 액티브(Active) 모듈과 스탠바이(Standby) 모듈로 이중화하여 오류(Fault)가 발생하면 호 설정중에 있는 호 처리 프로세스들을 스탠바이(Standby) 모듈에서 계속 수행하도록 하며, 호 설정을 트랜잭션으로 나누어 제어하여 고장 감내를 이루는 통신 제어장치 및 그를 이용하는 고장 감내 방법과 상기 방법을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체를 제공하고자 함. 3. 발명의 해결방법의 요지 본 발명은, 호 설정 메시지를 수신하여 제어 처리를 수행하고 그에 따른 응답 메시지를 전송하며 호 메시지 단위로 형성된 트랜잭션에 따라 프로세스를 생성하여 호 설정을 수행하기 위한 액티브 제어수단; 및 상기 호 설정 메시지를 상기 액티브 제어수단과 같이 수신하여 저장하며 상기 액티브 제어수단으로부터 이중화 제어 채널이나 동시쓰기 채널을 통해 정보를 받아 저장하고 상기 액티브 제어수단의 오류 발생시에 상기 액티브 제어수단으로부터 전달된 트랜잭션 단위의 처리 결과에 뒤이어서 호 설정을 수행하기 위한 대기 제어수단을 포함함. 4. 발명의 중요한 용도 본 발명은 통신 시스템 등에 이용됨.
Abstract:
본 발명은 CDMA 이동통신 시스템에서 모듈의 어드레스 구분방법에 관한 것으로, 종래의 시스템 형상 변경 및 추가로 어드레스가 추가 또는 갱신되는 경우에 두개의 어드레스를 가진 CCP의 부터를 갱신해야 하는 번거로움을 제거하기 위한 것인 바, CDMA 이동통신 시스템에서 제어국의 한 모듈에 두개의 어드레스가 존재하는 경우 상기 어드레스를 구분하는 방법에 있어서, 딥 스위치에 의해 설정되는 어드레스를 기지국의 운용국에 전송하는 제1단계와, 상기 운용국이 제어국의 어드레스를 수신하여 상기 제1단계에서 PLD에 수신된 어드레스와 매칭되는 HINA 어드레스를 찾는 제2단계 및 상기 제2단계에서 찾아낸 HINA 어드레스를 상기 제어국에 송신하는 제3단계를 포함하여 수행되며, 상기 제안된 프로토콜을 이용하여 즉, Dip switch의 변경과 BSM내의 PLD변경만으 어드레스 매칭을 가능하게 함으로써 CDMA 이동통신 시스템의 확장성 및 개방성을 향상시킬 수 있다.
Abstract:
본 발명은 데이타 통신 장치, 이동통신 기지국 장치 또는 교환 장치들의 대형 통신시스팀에서 각 제어부간에 제어신호의 송수신을 위한 버스 아비트레이션(Arbitration) 논리회로에 관한 것이다. 본 발명은, 데이터 통신 장치, 이동통신기지국 장치 또는 교환 장치 등 대형 통신시스팀에서 각 제어부간에 제어신호를 송신할때 오동작의 원인을 제거하여 시스팀의 신뢰성을 향상시키며, 또한 제어신호의 고속처리를 가능하게 하는 버스 아비트레이션회로를 제공한다.
Abstract:
본 발명은 버스(BUS) 사용권의 아비트레이션 회로에 관한 것으로서, 특히 2개의 DMA 제어기 (DMAC)를 구비하는 버스사용권의 아비트레이션 회로에 관한 것이다. 본 발명은 DMAC를 내장한 CPU 칩과 LANCE 칩을 사용하는 장치에서의 버스 아비트레이션 기능을 수행하는 회로를 제공 한다.