-
公开(公告)号:KR102240750B1
公开(公告)日:2021-04-16
申请号:KR1020150009380
申请日:2015-01-20
Applicant: 한국전자통신연구원
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 2/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 QPSK 변조를위한변조기로제공하는제2 메모리를포함한다.
-
公开(公告)号:KR102240745B1
公开(公告)日:2021-04-16
申请号:KR1020150009382
申请日:2015-01-20
Applicant: 한국전자통신연구원
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 4/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 QPSK 변조를위한변조기로제공하는제2 메모리를포함한다.
-
公开(公告)号:KR1020210005304A
公开(公告)日:2021-01-13
申请号:KR1020210001568
申请日:2021-01-06
Applicant: 한국전자통신연구원
IPC: H04N21/235 , H04N21/236 , H04N21/2343
Abstract: 본발명은다중레이어미디어데이터의유연한 MMT 패킷전송방법에관한것으로, 미디어액세스유닛(Access Unit: AU)을기반으로생성된미디어프로세싱유닛(Media Processing Unit: MPU)을기반으로캡슐화를수행하여 MMT 애셋(MMT asset)을생성하는단계, 상기 MMT 애셋에관한 MMT 컴포지션정보(MMT Composition Information: MMT-CI)를생성하는단계, 상기 MMT 애셋및 상기 MMT-CI를패킷화하여 MMT 패킷을생성하는단계, 및상기생성된 MMT 패킷을수신측으로전송하는단계를포함하되, 상기 MMT-CI는상기 MMT 애셋과적어도하나의다른 MMT 애셋과의종속성정보를포함함을특징으로한다. 본발명에따르면다중레이어미디어데이터의송수신에있어서, MMT 애셋이다른 MMT 애셋에종속되었는지여부를알려줄수 있고, 하이브리드전송기반의 MMT 서비스를제공함에있어서도 MMT 애셋의원활한디코딩을지원할수 있다.
-
-
公开(公告)号:KR1020170075583A
公开(公告)日:2017-07-03
申请号:KR1020150185407
申请日:2015-12-23
Applicant: 한국전자통신연구원
Abstract: 차세대방송시스템에있어서, LDM (layer division multiplexing) 기반의송수신장치및 방법을제공함으로써, 높은수준의 flexibility와우수한성능을제공할수 있다.
Abstract translation: 在下一代广播系统中,通过提供基于LDM(层划分多路复用)的发送/接收设备和方法,可以提供高水平的灵活性和性能。
-
126.인젝션 레벨 정보를 시그널링하는 프리앰블을 포함하는 방송 신호 프레임 생성 장치 및 방송 신호 프레임 생성 방법 审中-实审
Title translation: 一种广播信号帧产生装置和包括前导信令注入电平信息的广播信号帧产生方法公开(公告)号:KR1020170051290A
公开(公告)日:2017-05-11
申请号:KR1020160139443
申请日:2016-10-25
Applicant: 한국전자통신연구원
IPC: H04L1/00
Abstract: 인젝션레벨정보를시그널링하는프리앰블을포함하는방송신호프레임생성장치및 방법이개시된다. 본발명의일실시예에따른방송신호프레임생성장치는인핸스드레이어신호의파워를줄여서파워리듀스드인핸스드레이어신호를생성하는인젝션레벨컨트롤러; 코어레이어신호및 상기파워리듀스드인핸스드레이어신호를결합(combine)하여멀티플렉싱된신호를생성하는결합기; 상기멀티플렉싱된신호의파워를, 상기코어레이어신호에상응하는파워로낮추는파워노멀라이저; 상기코어레이어신호및 상기인핸스드레이어신호에함께적용되는인터리빙을수행하여타임인터리빙된신호를생성하는타임인터리버; 및상기인젝션레벨컨트롤러에상응하는인젝션레벨정보를시그널링하기위한프리앰블을포함하는방송신호프레임을생성하는프레임빌더를포함한다.
Abstract translation: 公开了一种用于生成包括前导码信令注入电平信息的广播信号帧的设备和方法。 根据本发明示例性实施例的用于生成广播信号帧的设备包括:注入电平控制器,用于通过降低增强信号的功率来生成功率降低的增强信号; 组合器,用于组合核心层信号和功率降低的增强信号以生成多路复用信号; 功率规范器,用于将多路复用信号的功率降低到对应于核心层信号的功率; 时间交织器,用于交织核心层信号和增强延迟信号以生成时间交织信号; 以及帧生成器,用于生成广播信号帧,所述广播信号帧包括用于发信号通知对应于注入电平控制器的注入电平信息的前导码。
-
-
128.코어 레이어의 피지컬 레이어 파이프들의 경계를 이용한 방송 신호 프레임 생성 장치 및 방송 신호 프레임 생성 방법 审中-实审
Title translation: 用于产生使用核心层的BBOUND的广播信号帧的装置和使用它的方法公开(公告)号:KR1020160115785A
公开(公告)日:2016-10-06
申请号:KR1020160035023
申请日:2016-03-24
Applicant: 한국전자통신연구원
CPC classification number: H04L1/0071 , H04L1/00 , H04L1/0058 , H04L1/007 , H04L5/0053 , H04L27/26 , H04L27/2602 , H04L27/3488 , H04L2001/0093 , H04W72/005 , Y02D70/00 , Y02D70/166 , Y02D70/168 , H04L1/0078 , H04L1/0023 , H04L27/3405
Abstract: 코어레이어의피지컬레이어파이프들의경계를이용한방송신호프레임생성장치및 방법이개시된다. 본발명의일실시예에따른방송신호프레임생성장치는코어레이어신호및 인핸스드레이어신호를서로다른파워레벨로결합(combine)하여멀티플렉싱된신호를생성하는결합기; 상기멀티플렉싱된신호의파워를, 상기코어레이어신호에상응하는파워로낮추는파워노멀라이저; 상기코어레이어신호및 상기인핸스드레이어신호에함께적용되는인터리빙을수행하여타임인터리빙된신호를생성하는타임인터리버; 및상기타임인터리버에상응하는타임인터리버정보를시그널링하기위한프리앰블을포함하는방송신호프레임을생성하는프레임빌더를포함하고, 상기타임인터리버는타임인터리버그룹들중 하나를이용하고, 상기타임인터리버그룹들사이의경계(boundary)는상기코어레이어신호에상응하는코어레이어의피지컬레이어파이프들(Physical Layer Pipes; PLPs) 사이의경계이다.
-
129.길이가 64800이며, 부호율이 2/15인 LDPC 부호어 및 16-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 16位符号映射和低密度奇偶校验码的位交换器,具有64800长度,2/15速率和使用该方法的方法公开(公告)号:KR1020160099265A
公开(公告)日:2016-08-22
申请号:KR1020150021505
申请日:2015-02-12
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2792 , H03M13/1102 , H03M13/1165 , H03M13/255 , H03M13/271 , H03M13/2778 , H03M13/616 , H03M13/6552 , H04L1/0041 , H04L1/0058 , H04L1/0071 , H03M13/2703 , H03M13/6538
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 64800이고부호율이 2/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 16-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为64800,编码率为2/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及将交织的码字提供给用于16符号映射的调制器的第二存储器。
-
130.길이가 16200이며, 부호율이 2/15인 LDPC 부호어 및 256-심볼 맵핑을 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법 审中-实审
Title translation: 256位符号映射和低密度奇偶校验码的位交换器,具有16200长度,2/15速率及使用该方法的方法公开(公告)号:KR1020160092352A
公开(公告)日:2016-08-04
申请号:KR1020150012878
申请日:2015-01-27
Applicant: 한국전자통신연구원
CPC classification number: H03M13/2792 , H03M13/1165 , H03M13/255 , H03M13/2778 , H04L1/0041 , H04L1/0057 , H04L1/0071 , H04L2001/0093 , H03M13/2703 , H03M13/1102
Abstract: 비트인터리버, BICM 장치및 비트인터리빙방법이개시된다. 본발명의일실시예에따른비트인터리버는길이가 16200이고부호율이 2/15인 LDPC 부호어를저장하는제1 메모리; 상기 LDPC 부호어를, 상기 LDPC 부호어의패러럴팩터(parallel factor)에상응하는사이즈의비트그룹단위로인터리빙하여인터리빙된부호어를생성하는프로세서; 및상기인터리빙된부호어를 256-심볼맵핑을위한변조기로제공하는제2 메모리를포함한다.
Abstract translation: 公开了一种比特交织器,BICM装置和比特交织方法。 根据本发明的一个实施例,比特交织器包括:存储长度为16200,编码率为2/15的LDPC码字的第一存储器; 处理器,对与所述LDPC码字的并行因子对应的大小的比特组单位对所述LDPC码字进行交织,生成交织的码字; 以及将交织的码字提供给用于256符号映射的调制器的第二存储器。
-
-
-
-
-
-
-
-
-