-
公开(公告)号:JP2021500677A
公开(公告)日:2021-01-07
申请号:JP2020523241
申请日:2018-10-23
Inventor: リドル、ウイリアム ジェー.
Abstract: タッチ感応性グラフィカルユーザインターフェース(GUI)は、1つ以上の仮想ウィジェットの配置を含むグラフィカルユーザインターフェースを表示するように構成されているタッチスクリーンを含み得、各仮想ウィジェットが、形状を有し、かつグラフィカルユーザインターフェースを介して表示されている1つ以上のユーザインターフェース要素を含む。1つ以上の仮想ウィジェットの配置は、構成可能である。マイクロコントローラは、タッチスクリーンにおいてタッチを感知することと、タッチに対応する仮想ウィジェットを識別することと、(a)識別された仮想ウィジェットが表示されるタッチスクリーンの領域において触覚フィードバックを提供するようにアクチュエータを制御すること、又は(b)ユーザインターフェースシステムと関連付けられた電子デバイスを制御すること、のうちの少なくとも1つを含む、アクションを開始することと、を行うように構成され得る。 【選択図】 なし
-
公开(公告)号:JP6628766B2
公开(公告)日:2020-01-15
申请号:JP2017134550
申请日:2017-07-10
Inventor: ゼキ ランドストラム , キース カーティス , バーク デービソン , ショーン スティードマン , ヤン リファオウ
IPC: H03M1/12
-
公开(公告)号:JP2019532367A
公开(公告)日:2019-11-07
申请号:JP2018545423
申请日:2017-08-16
Inventor: クリス, ブライアン
Abstract: 本開示の実施形態は、チャネルレジスタセットを含む、ADC回路と、変換要求フリップフロップと、優先度エンコーダ回路と、コントローラ回路とを含んでもよい。コントローラ回路は、変換要求信号を受信し、変換要求信号を変換要求フリップフロップの中にラッチし、優先度エンコーダ回路によって、最優先未処理変換要求を判定し、アクティブチャネル識別子コードを出力するように構成されてもよい。チャネル識別子は、受信された選択ビットを識別することによって、アクティブであるデータチャネルレジスタセットを選択するように構成されてもよい。実施形態は、チャネル識別子コードに基づいて、選択されたアナログ入力から変換された値をデータ出力レジスタに記憶するための論理を含んでもよい。
-
公开(公告)号:JP2019530028A
公开(公告)日:2019-10-17
申请号:JP2018545413
申请日:2017-08-16
Inventor: シェッティ, サントシュ , アドゥスミリ, スワループ , マンガラパンディアン, パラガシュ , ナラシムハン, ラクシュミ , ボーム, マーク
Abstract: マルチホストエンドポイントリフレクタは、複数のUSBホスト間における、それらに接続されるUSBデバイスを通した通信の方法を可能にし、1つのUSBホストからのデータは、相補的方向のエンドポイント間のUSBデバイスにわたって、1つまたはそれを上回る付加的USBホストにルーティングされる。マルチホストエンドポイントリフレクタは、USBハブコントローラと統合され、USB複合デバイスを形成し、マルチホストエンドポイントリフレクタハブを形成する。
-
公开(公告)号:JP6552517B2
公开(公告)日:2019-07-31
申请号:JP2016557237
申请日:2015-04-30
Inventor: ゴーシュ, アティシュ , パーキンズ, ドナルド エル. , スティール, ブリガム
-
公开(公告)号:JP2019520716A
公开(公告)日:2019-07-18
申请号:JP2018523813
申请日:2017-04-12
Inventor: クリス, ブライアン , ドイッチャー, ニール
Abstract: 本開示の実施形態は、差動デジタル遅延ラインアナログ・デジタルコンバータ(ADC)を含む。ADCは、差動デジタル遅延ラインと、差動デジタル遅延ライン内に含まれる遅延要素のセットを含む、回路と、差動デジタル遅延ライン内に含まれる遅延要素の別のセットを含む、別の回路とを含む。第1の回路は、入力のアナログ・デジタル変換を表すデータを発生させるように構成される。第2の回路は、差動デジタル遅延ラインへのソースを較正するように構成される。
-
公开(公告)号:JP2019511075A
公开(公告)日:2019-04-18
申请号:JP2018523805
申请日:2017-04-07
Inventor: ダン, ジェフリー , ディアボーン, スコット
IPC: H05B37/02
Abstract: 集積回路デバイスは、複数のLEDストリングを駆動するように構成される。デバイスは、一次および二次電力トランジスタ制御信号を発生させ、少なくとも1つの電流感知信号および出力電圧感知信号を受信するように構成される、スイッチモード電源制御回路を含む。本デバイスはまた、複数のパルス幅変調信号を発生させるように構成される、出力比較回路と、基準電圧を選択するため、およびアブソーバモードをアクティブ化するための信号を発生させるように構成される、論理回路とを含む。アブソーバモードをアクティブ化するための信号は、二次電力トランジスタ制御信号と共有されることになる。論理回路は、出力比較モジュールと同期されることになる。
-
公开(公告)号:JP2019505862A
公开(公告)日:2019-02-28
申请号:JP2018510343
申请日:2016-12-22
Inventor: ロッチフォード, クリスチャン , シスト, ジョン
Abstract: 専用伝送チャネルを通してネゴシエートされた電力送出を提供するためのUSBインターフェースは、伝送フィルタの入力と結合される出力を有するデジタル/アナログコンバータを含む、送信機回路と、受信フィルタの出力と結合される入力を有するアナログ/デジタルコンバータを含む、受信機回路と、USBインターフェースの動作モードにおいて、伝送フィルタの出力および受信フィルタの入力を専用伝送チャネルの接続ノードに接続するように構成される、切替回路とを含む。
-
公开(公告)号:JP6366687B2
公开(公告)日:2018-08-01
申请号:JP2016512060
申请日:2014-05-02
Inventor: チョウ, ペイ−ミン ダニエル , コク, ヨン−リン , ズー, ジン , シェル, スティーブン
IPC: H01L21/338 , H01L29/808 , H01L29/812 , H01L29/778 , H01L21/822 , H01L27/04 , H01L21/8232 , H01L27/06 , H01L21/337
CPC classification number: H01L27/0292 , H01L27/0207 , H01L27/0248 , H01L27/0605 , H01L27/0629 , H01L29/778
-
公开(公告)号:JP6356836B2
公开(公告)日:2018-07-11
申请号:JP2016573064
申请日:2015-06-24
Inventor: リンチ スコット , チョイ ベネディクト
CPC classification number: H05B33/083 , H05B33/0845
-
-
-
-
-
-
-
-
-