자동 패스워드 생성 및 판정 방법
    131.
    发明授权
    자동 패스워드 생성 및 판정 방법 失效
    密码生成方法和确定方法

    公开(公告)号:KR100147326B1

    公开(公告)日:1998-09-15

    申请号:KR1019940022865

    申请日:1994-09-10

    Abstract: 본 발명은 컴퓨터 시스템에서 사용자의 신분을 확인하기 위해 요구되는 패스워드를 사람의 기억에 의존하지 않고 사용자가 휴대하는 신분확인 정보 발생 장치에서 일정시간에 따라 임의적으로 자동 생성하여 컴퓨터 시스템에 입력시켜, 컴퓨터 시스템에서 정해진 방법에 의해 입력된 패스워드의 적법성 여부를 확인할 수 있도록 한 자동 패스워드 생성 및 판정 방법에 관한 것으로, 범용 컴퓨팅 환경에 적용되는 자동 패스워드 생성 및 판정 방법에 있어서, 신분확인 정보 발생 장치가 사용자 고유의 개인비밀번호(PIN)와 현재시간의 시간스탬프 및 이전 패스워드로부터 생성된 불법 사용 난수를 암호화하여 사용자의 신분확인을 위한 패스워드를 자동으로 반복 생성하는 제1단계; 생성된 패스워드와 개인비밀번호(PIN)를 사용자가 터미널 등을 통해 컴퓨터 시스템에 직접 입력하는 제2단계; 및 상기 컴퓨터 시스템에서 입력된 패스워드를 복호화하여 추출된 개인비밀번호(PIN), 타임스탬프, 및 난수를 분석 및 판정하여 사용자의 신분을 확인하는 제3단계를 포함하는 것을 특징으로 하여 패스워드에 대한 오용 문제를 해결하고, 다중 사용자 컴퓨터 시스템에서의 액세스에 대한 높은 안전성으로 외부 사용자의 불법 사용 위협문제를 해결할 수 있는 효과가 있다.

    의사 잡음 부호 추적 회로
    132.
    发明公开
    의사 잡음 부호 추적 회로 无效
    伪噪声码跟踪电路

    公开(公告)号:KR1019970056502A

    公开(公告)日:1997-07-31

    申请号:KR1019950054530

    申请日:1995-12-22

    Abstract: 본 발명은 의사잡음부호 추적회로에 관한 것으로서, 직교상위상변조 확산대역 통신시스템에서 수신기의 부호 추적회로 구성에 필요한 제곱기를 근사제곱근 계산기로 변경함으로써 하드웨어의 복잡성을 줄이고 시간지연 문제를 해결하여 저전력 소비, 회로수 감소, 시간지연 감소를 실현하여 주문형 반도체 제작에 유리한 장점이 있다.

    이동통신용 기저대역 페이딩 CH 모의실험장치
    133.
    发明公开
    이동통신용 기저대역 페이딩 CH 모의실험장치 失效
    用于移动通信的基带衰落CH模拟设备

    公开(公告)号:KR1019970056084A

    公开(公告)日:1997-07-31

    申请号:KR1019950047070

    申请日:1995-12-06

    Abstract: 본 발명은 이동통신용 기저대역의 번·복조 장치에서의 페이딩(Fading)현상을 검사하기 위한 장치에 관한 것으로 특히, 실제의 RF(Radio Frequency)회로를 꾸미지 않고서도 기저대역에서 페이딩 현상을 실험할 수 있도록 하기 위한 이동통신용 기저대역 페이딩 CH 모의실험장치에 관한 것이다.

    단말기 보안등급을 이용한 시스템 사용 제한 방법

    公开(公告)号:KR1019940015842A

    公开(公告)日:1994-07-21

    申请号:KR1019920026112

    申请日:1992-12-29

    Abstract: 본 발명은 단말기의 설치 환경에 따라 단말기에 보안등급 범주를 부여하고 이를 근거하여 보안등급 범위에 근거하여 컴퓨터 시스템의 사용을 제한할 수 있는 시스템 사용 제한 방법을 제공함에 있다. 상기 목적을 달성하기 위해 본 발명은 사용자가 사용자 식별자와 패스워드를 입력하여 확인 및 인증의 단계를 통과한 후 사용요구 보안등급을 입력하는 제1단계와 단말기 보안등급 범주를 검색하여 입력된 사용 요구본안등급과의 관계를 조사한 후 만족하면 시스템을 사용하게 해주는 제2단계에 의하여 수행된다.

    데이타 검출회로
    139.
    发明授权
    데이타 검출회로 失效
    数据检测电路

    公开(公告)号:KR1019940001727B1

    公开(公告)日:1994-03-05

    申请号:KR1019910022462

    申请日:1991-12-07

    Abstract: The circuit includes a noninverting device (1) and an inverting device (2) for converting the coding sinals into the inverting or noninverting signals, two n-bit counting means (3,4) for counting the inverting or noninverting signals by the clock, an oscillation means (6) for driving the clock of 2n transmitting ratio, a signal smapling clock output means (7) for ouputting the sampling clock, a delay means (5) for delaying the output signals, and a data detection means (8) for detecting the data from the sampling clock and delayed signals.

    Abstract translation: 该电路包括用于将编码正弦转换为反相或同相信号的同相装置(1)和反相装置(2),用于通过时钟对反相或同相信号进行计数的两个n位计数装置(3,4) 用于驱动2n发送比的时钟的振荡装置(6),用于输出采样时钟的信号抽头时钟输出装置(7),用于延迟输出信号的延迟装置(5),以及数据检测装置(8) 用于检测来自采样时钟和延迟信号的数据。

Patent Agency Ranking