Abstract:
본 발명은 인터리빙 및 디인터리빙을 수행하는 저장 장치 및 그의 제어 방법에 관한 것이다. 인터리빙과 디인터리빙을 수행할 때 인터리버 또는 디인터리버의 메모리를 다수의 블록으로 나누어 활용하며, 각 블록은 다수의 메모리 버퍼로 이루어진다. 그리고 메모리에 저장되는 데이터의 전송 방식과 변조 방식에 따라 서로 다른 메모리 버퍼 및 메모리 블록을 사용한다. 따라서 인터리빙 패턴을 임의의 ROM(Read Only Memory)에 저장하여 데이터를 읽어 들이는 과정이 필요하지 않게 된다. 그러므로, 추가적인 인터리빙/디인터리빙 패턴의 저장 없이 간단한 메모리 컨트롤만으로도 인터리빙과 디인터리빙을 수행할 수 있으며, 그 결과 메모리의 크기를 줄일 수 있다. 인터리버, 디인터리버, 메모리 활용, 무선 랜
Abstract:
본 발명은 차세대 무선 랜 시스템의 블록 인터리버 장치 및 그 방법에 관한 것이다. 본 발명의 무선 랜 시스템의 인터리버는, 수신 받은 데이터를 저장하는 메모리부; 수신된 데이터의 변조 방식과 채널 수를 분석하여 생성된 메모리 쓰기 가능 신호를 기초로, 상기 메모리부에 데이터를 기입하는 쓰기 제어부; 및 상기 쓰기 제어부의 메모리 쓰기 가능 신호에 기초하여 메모리 읽기 가능 신호를 생성하여 상기 메모리부에 저장된 데이터를 읽어오는 읽기 제어부를 포함한다. 이러한 본 발명에 따르면, 차세대 무선 랜 시스템의 블록 인터리버 장치는 종래의 인터리버보다 적은 수의 메모리와 적은 양의 제어 로직을 이용하여 종래의 무선 랜 및 차세대 무선 랜 규격의 전송률에 해당하는 인터리빙 블록 사이즈를 모두 만족하는 효과가 있다. 차세대 무선랜, 블록 인터리버(Block Interleaver), 인터리빙
Abstract:
A modem for a wireless communication system, a transmitting apparatus using the same, and a method for controlling transmission power thereof are provided to extend a signal arrival distance through power control and improve throughput performance. A modem unit(100) demodulates signals inputted through a multi-antenna or a single antenna into plural digital signals, and outputs them through a transmission path. A transmission controller memory(400) receives information of an input signal inputted from the modem unit(100), stores mode information of the input signal, and stores a look-up table in which information for power control corresponding to each mode is stored. A transmission power controller(500) receives information corresponding to a mode of the input signal from the look-up table and controls transmission power of the input signal desired to be transmitted based on the received information.
Abstract:
A storage apparatus for performing interleaving and deinterleaving, and a control method thereof are provided to reduce the size of the storage apparatus and to does not need a part which stores and records interleaving pattern at ROM by using a different memory buffer and a memory block according to a transmission scheme and a modulation scheme of stored data. A storage apparatus for performing interleaving and deinterleaving includes at least one first memory block, and a second memory block. The first memory block has a plurality of memory buffers, and stores data by a predetermined bit unit according to a transmission scheme of the input data. The first memory block is located on a 2n+1th position. The second memory block has a plurality of memory buffers, and stores the data by the predetermined bit unit according to the transmission scheme of the input data. The second memory block is located on a 2nth position. The n is an integer more than one. An address sequence which is assigned to the memory buffer of each block varies according to the position of each memory block.
Abstract:
An apparatus and a method for tracking timing offset aided on CFO(Carrier Frequency Offset) for an OFDM(Orthogonal Frequency Division Multiplexing) system are provided to estimate a time offset with low complexity, to simplify a structure of the apparatus and to maintain performance equal to an time offset estimating apparatus. An apparatus and a method for tracking timing offset aided on CFO for an OFDM system includes a remaining carrier frequency offset estimating unit(100), a time offset estimating unit(300), a carrier phase estimating unit(200), and a loop filter(400). The remaining carrier frequency offset estimating unit(100) estimates a carrier frequency offset of a receiving pilot inputted to a remaining offset estimating apparatus. The time offset estimating unit(300) outputs a time offset estimation of a first preamble and a second preamble included in the receiving pilot based on a first carrier frequency offset estimation outputted from the remaining carrier frequency offset estimating unit(100). The carrier phase estimating unit(200) analyzes the receiving pilot, estimates a phase of carrier, a difference signal with a predetermined reference phase, and outputs the phase. The loop filter(400) is formed at an output side of the time offset estimating unit(300) and the carrier offset estimating unit(200), and passes output signals.
Abstract:
본 발명은 무선 통신 시스템 송신단의 필터 장치에 관한 것이다. 본 발명의 필터 장치는 대칭되는 구조를 갖는 필터 계수를 저장하고, 저장된 필터계수 중 제1 필터 계수-제1 필터계수는 대칭되는 계수에 대해서는 하나의 계수만 포함됨-를 제공하는 필터 계수 입력부; M 주기를 갖는 입력신호를 수신하고, 입력 신호와 제공된 제1 필터 계수를 곱하여 M 주기를 갖는 짝수의 제1 필터값과 홀수의 제2 필터값을 생성하는 필터부; 및 제1 필터값과 제2 필터값을 수신하여 2M 주기의 직렬 신호로 생성하는 병직렬 변환부를 포함한다. 이러한, 본 발명에 따르면, 입력되는 신호를 필터 계수에 기초하여 2개의 필터값(각각, 입력신호와 같은 주기의 신호임)으로 생성함으로써, 입력신호에 대하여 2배 오버 샘플링이 되어 간접적으로 보간(Interpolator)기능이 수행되며, 필터 계수의 입력과 대역에 대한 정보만을 가지고 여러가지 스펙트럼을 만족시킬 수 있는 효과를 기대할 수 있다. 또한, 필터 장치의 연산 시에 필요한 버퍼를 최초화할 수 있는 효과를 기대할 수 있다. 필터 장치, 저대역 필터, 보간, 무선 통신, 시프트 레지스터, 송신
Abstract:
무선 패킷 통신 시스템의 자동 이득 제어 방법에서, 크기가 일정 크기 이상인 샘플의 수가 특정 개수 이상이면 가변 이득 증폭기의 설정 이득을 줄인다. 이후, 수신 전력을 측정한 후에 수신 전력과 기준 전력의 차이만큼 다시 설정 이득을 조절한다. 이와 같이 하면, 원하는 시간 내에 이득을 제어할 수 있다. 무선, 패킷, 이득, 전력, 샘플, 프리앰블
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은, 층적 공간-시간 구조의 검파기를 갖는 다중 입출력 시스템에 적용되는 적응 변복조 장치 및 그 방법과, 상기 방법을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은, 층적 공간-시간 구조의 검파기를 갖는 다중 입출력(MIMO) 시스템에서 기존의 V-BLAST 검파 방법의 역순으로 등가 채널 이득을 결정하고, 결정된 등가 채널 이득을 사용하여 그리디 알고리즘을 통해 각 안테나를 통해 전송될 비트 수와 송신 전력을 결정함으로써 시스템 성능을 향상시키기 위한 적응 변복조 장치 및 그 방법과, 상기 방법을 실현시키기 위한 프로그램을 기록한 기록매체를 제공하고자 함. 3. 발명의 해결방법의 요지 본 발명은, 송수신단에 각각 다중 안테나를 사용하는 다중 입출력(MIMO) 시스템에서의 적응 변복조 장치에 있어서, 수신단으로부터 피드백된 MIMO 채널 정보를 바탕으로 V-BLAST(Vertical-Bell Laboratories Space Time)의 역순서로 등가 채널 이득을 결정하고, V-BLAST 역순서로 구한 등가 채널 이득을 그리디 알고리즘의 부반송파 채널 이득을 대신하는 값으로 이용하여, 각 송신안테나로 전송될 비트수와 송신전력을 결정한 후, 결정된 비트 및 전력 할당 정보를 이용해 각 계층(송신안테나)별로 다른 변조 방법으로 변조하여 송신하기 위한 송신단의 적응 변조수단; 및 각 수신안테나를 통해 수신되는 신호로부터 MIMO 채널 정보를 추정하고, MIMO 채널 정보를 바탕으로 V-BLAST의 역순서로 등가 채널 이득을 결정하며, V-BLAST 역순서로 구한 등가 채널 이득을 그리디 알고리즘의 부반송파 채널 이득을 대신하는 값으로 이용하여, 각 수신안테나로 수신된 비트수와 수신전력을 결정한 후, 결정된 비트 및 전력 할당 정보를 이용해 각 계층(수신안테나)별로 다른 복조 방법으로 복조하기 위한 상기 수신단의 적응 복조수단을 포함함. 4. 발명의 중요한 용도 본 발명은 다중 입출력(MIMO) 시스템 등에 이용됨. 다중 입출력(MIMO), 적응 변조, 층적 공간-시간 구조, V-BLAST, 그리디 알고리즘, 직교 주파수 분할 다중화(OFDM)
Abstract:
본 발명은 다중입력 다중출력 기술을 이용한 안테나 선택 시스템 및 그 방법에 관한 것이다. 다중입력 다중출력 기술을 이용한 안테나 선택 시스템 및 그 방법은, 송신단에서 통신 시작을 위한 제어 데이터가 전송되면 제어 데이터를 이용해 채널 추정을 수행하고 안테나 선택 정보를 산출한 후, 안테나 선택 정보를 토대로 실제 데이터의 송신하기 위한 상기 송신 안테나를 선택하고, 선택된 송신안테나만을 통해 송신단으로부터 실제 데이터가 전송되면 데이터를 검파하기 위한 채널 추정, 다중입력 다중출력 검파를 수행하여 데이터에서 송신 심벌을 복원하도록 한다. 이와 같이 하면, 전체 안테나 중에서 실제 데이터를 송신할 안테나를 선택하여 데이터를 전송함으로써 비트 오류 성능을 높이고, 수신단의 신호 검파 과정에서 널링 벡터를 이용한 등가 채널 용량을 통해 채널 용량을 비교함으로써 잉여 연산을 요구하지 않아 수신단의 복잡도를 감소시킬 수 있다.
Abstract:
본 발명은 직교 주파수 분할 다중화 시스템을 위한 샘플링 오차 보상 장치 및 방법에 관한 것이다. 본 발명에 의하면, OFDM 시스템의 수신기의 FFT 변환 과정에서 샘플링 주파수 옵셋을 모든 데이터에 대해 보상해주고, 샘플링 주파수 옵셋값이 커져서 FFT 윈도우를 조정할 필요성이 발생한 경우에 FFT 윈도우 조정부를 통해 FFT에 입력된 데이터부를 정정해 주며, FFT 윈도우 조정이 필요한 시점에서 이미 FFT 변환되어 옵셋 추정을 기다리는 FFT 출력 데이터들이 존재하는 시간 지연을 고려하여, FFT 윈도우 조정과, 미세 샘플링 주파수 옵셋 보상이 동작하도록 하여 신호처리 시간 지연이 없이, 에러 없는 신호처리를 할 수 있게 한다.