多层陶瓷电容器
    11.
    发明授权

    公开(公告)号:CN102842426B

    公开(公告)日:2016-03-30

    申请号:CN201210212262.5

    申请日:2012-06-21

    CPC classification number: H01G4/12 H01G4/012 H01G4/30

    Abstract: 本发明在此提供了一种多层陶瓷电容器,包括:多层本体,在该多层本体中沿厚度方向层叠有多个电介质层;和内电极层,该内电极层形成在所述多层本体中并且包括彼此相反设置的第一内电极和第二内电极,其中,MA1与CA1之比在0.07至0.20之间;其中,CA1代表沿长度和厚度方向截取的所述多层本体的截面上的所述多层本体的面积,以及MA1代表沿长度和厚度方向截取的所述多层本体的截面中的第一边缘部的面积,该第一边缘部为所述多层本体中除了第一电容形成部之外的部分,在所述第一电容形成部中,所述第一内电极和第二内电极在沿长度和厚度方向截取的所述多层本体的截面的厚度方向上重叠。

    多层电感器及其上安装有该多层电感器的板

    公开(公告)号:CN104637651A

    公开(公告)日:2015-05-20

    申请号:CN201410254342.6

    申请日:2014-06-10

    Abstract: 提供了一种多层电感器及其上安装有该多层电感器的板,该多层电感器可包括:主体,在主体中堆叠有多个磁性层;线圈部,具有多个导电通路和形成在多个磁性层上的多个导电图案;以及第一外电极和第二外电极,形成在主体的外表面上以分别连接到线圈部的两端。线圈部可包括由多个磁性层形成的间隙部以及分别在间隙部的下方和间隙部的上方形成的第一线圈部和第二线圈部。当第一线圈部的厚度被定义为AT1,间隙部的厚度被定义为GT并且第二线圈部的厚度被定义为AT2时,满足GT×3≥AT1或GT×3≥AT2。

    嵌入式多层陶瓷电子元件和具有该电子元件的印刷电路板

    公开(公告)号:CN104051155A

    公开(公告)日:2014-09-17

    申请号:CN201310317127.1

    申请日:2013-07-25

    CPC classification number: H05K1/183 H01G2/06 H01G4/005 H01G4/224 H05K1/162

    Abstract: 本发明提供一种嵌入式多层陶瓷电子元件,该多层陶瓷电子元件包括陶瓷本体、第一内电极和第二内电极、第一外电极和第二外电极。所述陶瓷本体包括电介质层,所述陶瓷本体具有第一主表面和第二主表面、第一侧表面和第二侧表面以及第一端表面和第二端表面,所述陶瓷本体具有250μm的厚度或更小的厚度,所述第一内电极和第二内电极交替地暴露于所述第一侧表面或第二侧表面,所述第一外电极和第二外电极形成在所述第一侧表面和第二侧表面上,其中所述第一外电极包括第一电极层和第一金属层,所述第二外电极包括第二电极层和第二金属层,所述第一外电极和第二外电极延伸至所述第一主表面和第二主表面,形成在所述第一主表面和第二主表面上的所述第一外电极和第二外电极的宽度彼此不同。

    多层陶瓷电容器以及安装有该多层陶瓷电容器的安装板

    公开(公告)号:CN103971927A

    公开(公告)日:2014-08-06

    申请号:CN201310175642.0

    申请日:2013-05-13

    CPC classification number: H01G4/30 H01G2/065 H01G4/012 H01G4/12

    Abstract: 多层陶瓷电容器,包括:陶瓷本体,该陶瓷本体内层叠有具有平均厚度为0.2μm到2.0μm的电介质层;包括通过陶瓷本体的端表面交替地暴露的第一内电极和第二内电极的工作层,第一内电极和第二内电极之间插入有电介质层且促进电容形成;分别形成在工作层的上方和下方的上覆盖层和下覆盖层,下覆盖层比所述上覆盖层厚;覆盖陶瓷本体的端表面的第一外电极和第二外电极,其中,与下覆盖层相邻的最下部的内电极具有氧化层,该氧化层形成在内电极的顶表面和底表面中的至少一个表面上,且在沿长度和厚度方向截取的陶瓷本体的横截面中,当最下部的内电极以及氧化层的长度和厚度分别由“Le”和“te”以及“Lo”和“to”表示时,满足50%<Lo/Le×100和30%<to/te×100<80%。

Patent Agency Ranking