电路板的电源噪声分析装置、方法以及程序

    公开(公告)号:CN101533425B

    公开(公告)日:2013-10-23

    申请号:CN200910118184.0

    申请日:2009-03-11

    Inventor: 柏仓和弘

    Abstract: 提供一种能够再现电源噪声的产生机理、可在印刷基板的设计阶段掌握电源噪声并求出LSI的电源-GND间输入阻抗的电路板的电源噪声分析装置、方法以及程序。根据LSI的输出缓冲器数目、输出缓冲器的输出阻抗;LSI端子部分、封装部分、芯片端子部分的电源/GND的特性阻抗;与LSI输出端子连接的配线的特性阻抗;输出信号的阻尼电阻,来求出所述半导体器件的电源输入阻抗。

    电子电路基板的电源杂音解析方法、系统以及程序

    公开(公告)号:CN101533426B

    公开(公告)日:2013-02-13

    申请号:CN200910118185.5

    申请日:2009-03-11

    Inventor: 柏仓和弘

    Abstract: 本发明提供了一种电子电路基板的电源杂音解析方法、系统以及程序,目的在于能够使电子电路稳定工作。在本发明的电子电路基板的电源杂音解析方法中,基于电子电路基板的电源和接地间的阻抗特性、以及安装在所述电子电路基板上的半导体设备的电源和接地间的阻抗特性,求出所述半导体设备中的电源杂音的反射电压,对所述电子电路基板的电源杂音进行解析。

    电子基板及其接头连接的结构

    公开(公告)号:CN104871654B

    公开(公告)日:2018-04-06

    申请号:CN201380066633.6

    申请日:2013-12-11

    Inventor: 柏仓和弘

    Abstract: 一种电子基板(100),包括:基板构件(110),其具有平板的形状并且其一对主表面(110a和110b)彼此相对;多个连接端子(130),其被形成为布置在基板构件(110)的边缘侧上以及在基板构件(110)的一对主表面(110a和110b)之中的至少一个表面上;多条布线(120),其与多个连接端子(130)连接;多个开口(140A),在多个连接端子(130)之中的彼此相邻的连接端子(130)之间存在的并且其中彼此相邻的连接端子(130)延伸的区域中,在彼此相邻的连接端子(130)的延伸方向上,来布置所述多个开口(140A)。

    布线板及其设计方法
    19.
    发明公开

    公开(公告)号:CN107211546A

    公开(公告)日:2017-09-26

    申请号:CN201680006713.6

    申请日:2016-01-15

    Inventor: 柏仓和弘

    Abstract: 实现能够抑制构成差分信号布线的两条信号布线之间的延迟量差异同时确保设计灵活性的布线板。布线板被配置成包括第一绝缘层(1)、第一信号布线(2)和第二信号布线(3)。第一绝缘层(1)包括纤维(4)和绝缘材料(5),纤维(4)具有第一方向上的长轴并且彼此按第一间隔大致平行地对准,绝缘材料(5)填充第一方向的纤维(4)之间的间隙。第一信号布线(2)大致与第一方向平行地形成在第一绝缘层(1)上。第二信号布线(3)与第一信号布线(2)平行地形成,使得第一信号布线(2)和第二信号布线(3)之间的间隔大致是第一间隔的整数倍,并且第二信号布线(3)传输在第一信号布线(2)上传输的信号的差分信号。

Patent Agency Ranking