-
公开(公告)号:CN104186029A
公开(公告)日:2014-12-03
申请号:CN201380016742.7
申请日:2013-03-13
Applicant: 日本电气株式会社
Inventor: 柏仓和弘
CPC classification number: H05K7/026 , G06F1/183 , H05K3/36 , H05K7/1459 , H05K2201/044 , Y10T29/49126
Abstract: 所提供的是一种底板面板,其设有:第一电路板;第二电路板;第一槽,用于利用第一连接器单元来接收第一电路板;以及第二槽,用于利用第二连接器单元来接收第二电路板。第一连接器单元的终端布局和第二连接器单元的终端布局垂直地被放置为离彼此至少一行。
-
-
-
公开(公告)号:CN100556229C
公开(公告)日:2009-10-28
申请号:CN200610059708.X
申请日:2006-03-03
Applicant: 日本电气株式会社
Inventor: 柏仓和弘
CPC classification number: H05K1/116 , H05K1/0245 , H05K1/025 , H05K1/0251 , H05K2201/09236 , H05K2201/09727 , H05K2201/10189
Abstract: 提供一种能够吸收由于阻抗间的不匹配造成的反射并且抑制信号的衰减值的传输线。以下的布线图形形成于其中安装连接器的连接器安装区域以外:布线图形被设计成布线部(B)的线宽和布线间的间距逐渐增大,并且逐渐减小布线部(B)的特性阻抗;以及布线图形被设计成布线部(B’)的线宽和布线间的间距逐渐减小,并且逐渐增大布线部(B’)的特性阻抗。
-
公开(公告)号:CN101378633A
公开(公告)日:2009-03-04
申请号:CN200810211197.8
申请日:2008-09-01
Applicant: 日本电气株式会社
Inventor: 柏仓和弘
CPC classification number: H05K1/116 , H05K1/0219 , H05K1/0222 , H05K1/0243 , H05K1/0245 , H05K1/0251 , H05K3/429 , H05K2201/093 , H05K2201/09618 , H05K2201/09718 , H05K2201/09809 , H05K2201/10189
Abstract: 一种印刷布线基板,抑制在印刷布线基板上安装贯通型同轴连接器时产生的特性阻抗失配。其具备:夹隔绝缘体层(3)按多层积层的GND层(2);信号端子用通孔(6);在信号端子用通孔(6)和GND层(2)之间的区域上设置的成为反焊盘的余隙(5);以及从信号端子用通孔(6)通过余隙(5)在第m-1层和第m+1层的GND层(2)间延伸的信号布线(4),第m-1层和第m+1层的GND层(2)按在余隙(5)部分与信号布线(4)的一部分重叠的方式配置并且具有调整信号布线(4)的阻抗的布线阻抗调整区域(2a)。
-
公开(公告)号:CN1829414A
公开(公告)日:2006-09-06
申请号:CN200610059708.X
申请日:2006-03-03
Applicant: 日本电气株式会社
Inventor: 柏仓和弘
CPC classification number: H05K1/116 , H05K1/0245 , H05K1/025 , H05K1/0251 , H05K2201/09236 , H05K2201/09727 , H05K2201/10189
Abstract: 提供一种能够吸收由于阻抗间的不匹配造成的反射并且抑制信号的衰减值的传输线。以下的布线图形形成于其中安装连接器的连接器安装区域以外:布线图形被设计成布线部(B)的线宽和布线间的间距逐渐增大,并且逐渐减小布线部(B)的特性阻抗;以及布线图形被设计成布线部(B’)的线宽和布线间的间距逐渐减小,并且逐渐增大布线部(B’)的特性阻抗。
-
公开(公告)号:CN104871654B
公开(公告)日:2018-04-06
申请号:CN201380066633.6
申请日:2013-12-11
Applicant: 日本电气株式会社
Inventor: 柏仓和弘
IPC: H05K1/11 , H01R12/73 , H01R13/6461 , H05K1/02
Abstract: 一种电子基板(100),包括:基板构件(110),其具有平板的形状并且其一对主表面(110a和110b)彼此相对;多个连接端子(130),其被形成为布置在基板构件(110)的边缘侧上以及在基板构件(110)的一对主表面(110a和110b)之中的至少一个表面上;多条布线(120),其与多个连接端子(130)连接;多个开口(140A),在多个连接端子(130)之中的彼此相邻的连接端子(130)之间存在的并且其中彼此相邻的连接端子(130)延伸的区域中,在彼此相邻的连接端子(130)的延伸方向上,来布置所述多个开口(140A)。
-
公开(公告)号:CN107852812A
公开(公告)日:2018-03-27
申请号:CN201680040236.5
申请日:2016-07-04
Applicant: 日本电气株式会社
CPC classification number: H05K1/0224 , H05K1/0219 , H05K1/0251 , H05K1/115 , H05K1/141 , H05K1/185 , H05K3/429 , H05K2201/09609 , H05K2201/1003 , H05K2201/10189 , H05K2201/10356
Abstract: 本发明的目的在于提供一种能够抑制来自电缆的EMI放射的印刷电路板。为实现该目的,本发明是一种包括与电缆连接的信号布线的印刷电路板,该印刷电路板包括:在信号布线的上方和下方的接地层,该接地层被置于与电缆连接的信号布线的上侧和下侧;以及多个通孔,用于使在信号布线的上方和下方的接地层连接,其中多个通孔被设置在信号布线处及附近并且根据与要抑制的电磁波的最大频率相对应的波长而分隔开一定间隔。
-
公开(公告)号:CN107211546A
公开(公告)日:2017-09-26
申请号:CN201680006713.6
申请日:2016-01-15
Applicant: 日本电气株式会社
Inventor: 柏仓和弘
Abstract: 实现能够抑制构成差分信号布线的两条信号布线之间的延迟量差异同时确保设计灵活性的布线板。布线板被配置成包括第一绝缘层(1)、第一信号布线(2)和第二信号布线(3)。第一绝缘层(1)包括纤维(4)和绝缘材料(5),纤维(4)具有第一方向上的长轴并且彼此按第一间隔大致平行地对准,绝缘材料(5)填充第一方向的纤维(4)之间的间隙。第一信号布线(2)大致与第一方向平行地形成在第一绝缘层(1)上。第二信号布线(3)与第一信号布线(2)平行地形成,使得第一信号布线(2)和第二信号布线(3)之间的间隔大致是第一间隔的整数倍,并且第二信号布线(3)传输在第一信号布线(2)上传输的信号的差分信号。
-
公开(公告)号:CN103959457B
公开(公告)日:2016-10-12
申请号:CN201280055968.3
申请日:2012-11-14
Applicant: 日本电气株式会社
Inventor: 柏仓和弘
IPC: H01L21/822 , H01L27/04
CPC classification number: H03H11/0405 , H01L23/50 , H01L23/642 , H01L27/0629 , H01L2224/16 , H01L2224/16227 , H01L2924/13091 , H01L2924/15311 , H03K3/013 , H01L2924/00
Abstract: 该去耦电路被提供有:输出缓冲器,该输出缓冲器包括晶体管;和电容器,该电容器的一端被连接到输出缓冲器的输出节点并且该电容器的另一端被连接到电源线。由输出缓冲器的输出节点输出的逻辑电平被固定。
-
-
-
-
-
-
-
-
-