-
公开(公告)号:KR101438116B1
公开(公告)日:2014-09-12
申请号:KR1020130059891
申请日:2013-05-27
Applicant: 국방과학연구소
CPC classification number: H04B7/15528
Abstract: The present invention provides a powerless radio relay apparatus which does not need a separate power supply. For this, the present invention transmits/receives signals to/from a base station by using a first antenna which is a high gain directional antenna having a high master direction beam gain, and transmits/receives the signals to/from a terminal through a second antenna. And, a signal interference phenomenon due to a phase difference between a received signal and a transmitted signal can be prevented by properly controlling the length of a connection device which connects the first antenna and the second antenna. Therefore, the present invention executes smooth wireless communication between a terminal located in a radio shadow area and the base station without a separate power supply device.
Abstract translation: 本发明提供一种不需要单独电源的无功无线电中继装置。 为此,本发明通过使用具有高主方向波束增益的高增益定向天线的第一天线,向基站发送/接收信号,并且通过第二天线从终端发送/接收信号 天线。 并且,通过适当地控制连接第一天线和第二天线的连接装置的长度,可以防止由接收信号和发送信号之间的相位差引起的信号干扰现象。 因此,本发明在没有单独的电源装置的情况下,在位于无线电阴影区域的终端与基站之间执行平滑的无线通信。
-
公开(公告)号:KR101275170B1
公开(公告)日:2013-06-18
申请号:KR1020110107204
申请日:2011-10-19
Applicant: 국방과학연구소
CPC classification number: H04B7/14 , H04B7/2606 , H04W84/18 , H04W88/04
Abstract: 본 발명은 분산 송수신 시스템 및 확장 무선 네트워크에 관한 것이다. 본 발명의 일 실시 예에 따른 분산 송수신 시스템은 분산 송신 시스템, 분산 수신 시스템 및 분산 중계 시스템을 포함한다. 발신 무전기의 발신 신호는 분산 송신 시스템을 거쳐 복수 개로 나누어지고, 동료 무전기를 통해 중계되어 통달 거리 밖에 있는 다른 네트워크에 분산되어 전송될 수 있다. 다른 네트워크에 위치한 목적 무전기는 분산 수신 시스템을 거쳐 동료 무전기의 중계 도움을 받아 발신 무전기의 원래 신호를 복원해 낼 수 있다. 중계를 도와주는 동료 무전기가 원 발신 신호의 일부분만을 선별하여 증폭하므로 신호 강도가 강해질 수 있다. 이에 따라, 중계를 도와주는 동료 무전기의 출력을 합치면 동료 무전기의 합은 고출력 무전기 역할을 하여 원래 통달 거리 능력보다 더 큰 능력을 갖는다. 분산 송신 시스템과 분산 수신 시스템을 하나의 네트워크 내에서 수행하게 되면 분산 중계 시스템이 구축된다. 분산 중계 시스템은 다른 네트워크에서 도달한 신호가 또 다른 네트워크로 전송되도록 중계하여, 결과적으로 무선 네트워크 영역을 확장시킨다.
-
公开(公告)号:KR101065325B1
公开(公告)日:2011-09-16
申请号:KR1020100009978
申请日:2010-02-03
Applicant: 국방과학연구소
Abstract: 본 발명은 맥류와 선택스위치를 이용한 교류-직류 변환 장치 및 방법에 관한 것이다. 본 발명의 교류-직류 변환방법은, 외부로부터 입력받은 교류 전압을 다단탭 변압기에 의해 여러 레벨의 교류 전압으로 변환하는 단계; 변환된 여러 레벨의 교류 전압을 다단 정류기 회로부에 의해 여러 레벨의 맥류 전압으로 변환하는 단계; 여러 레벨의 맥류 전압과 기준 전압 발생회로부에 의해 발생된 기준 직류 전압을 다단 비교기 회로부에 의해 입력받아 각각 비교하고, 각 비교 결과에 따라 상응하는 신호를 각각 출력하는 단계; 다단 비교기 회로부에서 출력된 신호들을 이용하여 다단 선택스위치 회로부에 의해 여러 레벨의 맥류 전압 중 기준 직류 전압에 가장 가까운 맥류 전압을 선택하는 단계; 및 선택된 맥류 전압을 필터부에 의해 입력받아 맥류 전압에 포함된 리플 성분을 감쇄시켜 직류에 가깝게 변환하여 출력하는 단계를 포함한다.
이와 같은 본 발명에 의하면, 다단 교류 전압을 각각 정류하여 얻은 여러 레벨의 맥류 파형들을 기준 직류 전압과 비교하여 기준 직류 전압에 가장 가까운 맥류 파형을 선택하여 출력함으로써 기준 직류 전압에 가까운 정류 파형을 얻을 수 있으며, 따라서 부하에 보다 정밀한 직류 전압을 공급할 수 있다.Abstract translation: AC-DC转换器和使用脉冲电流和选择开关的方法技术领域本发明涉 本发明的交流 - 直流转换方法,包括:通过从外部抽头变压器接收到的多级AC电压转换不同的电平的AC电压; 通过多级整流电路将各级转换后的交流电压转换为多级脉动电压; 该方法包括:接收由所述各级纹波电压和通过分别比较,多级比较器电路输入的参考电压产生电路的产生的参考DC电压,并且输出根据所述比较结果,分别相应的信号; 由多级的多级比较器选择最接近的纹波电压,以几个层次的脉动电压的参考直流电压利用来自电路单元的输出的信号选择开关电路; 并接受由过滤器部所选择的输入纹波电压衰减包括在脉动电压的脉动成分包括将所述直流电流为接近输出的步骤。
-
公开(公告)号:KR100895014B1
公开(公告)日:2009-04-30
申请号:KR1020020026134
申请日:2002-05-13
Applicant: 국방과학연구소
IPC: H04M19/00
Abstract: 본 발명은 링 출력 전원 회로에서 링 출력 단락 시에 발생하는 과전류를 차단하기 위한 과전류 보호 회로를 제공한다. 이를 위한 본 발명은 링 출력 단락 시에 발생하는 과전류를 차단하는 전원 장치의 과전류 보호 회로에 있어서, 입력 전원을 유기하고, 유기된 전원을 정류 및 평활하여 직류 공급 전압을 발생하는 전원 공급부와, 상기 전원 공급부의 출력 그라운드에서 전류를 검출하는 과전류 검출부와, 상기 검출된 전류에 상응하는 전압을 입력받고, 상기 입력된 전압이 기준 전압 이상이면 동작을 오프하여 과전류를 차단하는 메인 펄스 폭 변조기를 구비한다.
링 전원 장치, 과전류 보호 회로.-
公开(公告)号:KR100603018B1
公开(公告)日:2006-07-24
申请号:KR1020040055237
申请日:2004-07-15
Applicant: 국방과학연구소
IPC: H04B1/7143
Abstract: 본 발명은 등방 다차원 배열을 이용한 주파수 할당 테이블 생성방법에 관한 것으로, 특히 주파수 도약 방식의 무전기 통신을 위해 주파수 할당 테이블을 생성할 때 1차원 배열이 아닌 등방 다차원 배열을 이용하여 주파수 겹침이 없거나 주파수 겹침이 균등한 주파수 할당 테이블을 생성할 수 있는 주파수 할당 테이블 생성방법에 관한 것이다. 이를 위해, 본 발명에 의한 주파수 할당 테이블 생성방법은 가용 주파수들을 무작위로 배열하는 단계와, 상기 무작위로 배열된 가용 주파수들을 등방 다차원 배열로 변환하는 단계와, 무전기가 운용될 지역에 따라 등방 다차원 배열의 차원 순번을 선택하는 단계와, 상기 선택된 차원 순번에 주파수 할당 테이블 번호에 따른 순번값을 결정하는 단계와, 상기 선택된 차원 순번에 상기 결정된 순번값을 고정하고 나머지 차원 순번에 들어가는 순번값들을 변화시키면서 각 배열을 선택하는 단계와, 상기 선택된 배열에 해당하는 주파수를 이용하여 주파수 할당 테이블을 생성하는 단계를 포함하여 이루어진 것을 특징으로 한다.
Abstract translation: 本发明是各向同性的使用阵列,特别是,或与各向同性多维数组,而不是一维阵列的频率重叠,以产生用于在所述跳频频率重叠的无线通信的频率分配表涉及多维频率分配表的生成方法 以及一种能够生成均匀频率分配表的频率分配表生成方法。 为此,按照步骤的频率分配表的生成方法各向同性多维数组和一个区域是所述收发器可操作来转换所述阵列各向同性他们并安排随机可用频率,布置在所述可用频率根据本发明所述随机多维 选择所选维度序号的维度订单号,根据所选维度序列中的频率分配表号确定订单值,将确定的订单值固定在所选维度序列中, 选择每个阵列,并使用对应于所选阵列的频率生成频率分配表。
-
公开(公告)号:KR1020050073765A
公开(公告)日:2005-07-18
申请号:KR1020040001837
申请日:2004-01-10
Applicant: 국방과학연구소
IPC: H04B1/7073
CPC classification number: H04B1/7073 , H04B2001/70724 , H04B2201/70701 , H04B2201/70711 , H04J13/10
Abstract: 본 발명은 DS(Direct Sequence)-CDMA 방식의 파일럿 신호 수신장치에 관한 것으로서, 특히 확산 시퀀스에 대한 부가적인 수신처리를 통해 잡음을 감소시키고 수신 신호를 보강할 수 있는 DS-CDMA 방식의 파일럿 신호 수신장치에 관한 것이다. 이를 위해, 본 발명에 의한 DS-CDMA 방식의 파일럿 신호 수신장치는 수신 시퀀스의 샘플을 일시적으로 저장하는 기억장치와, 시퀀스를 생성하는 시퀀스 발생기와, 상기 기억장치에 저장된 수신 시퀀스의 샘플에 기초하여 추정 시퀀스를 생성하는 시퀀스 추정기와, 상기 기억장치에서 출력된 수신 시퀀스의 샘플과 상기 시퀀스 발생기에서 생성된 시퀀스를 곱하는 제 1곱셈기와, 상기 시퀀스 추정기에서 생성된 추정 시퀀스와 상기 시퀀스 발생기에서 생성된 시퀀스를 곱하는 제 2곱셈기와, 상기 제 1곱셈기에서 출력된 신호를 적분하여 제 1적분신호를 출력하는 제 1적분기와, 상기 제 2곱셈기에서 출력된 신호를 적분하여 제 2적분신호를 출력하는 제 2적분기와, 상기 제 1적분신호의 신호대잡음비를 추정하는 제 1신호대잡음비 추정기와, 상기 제 2적분신호� � 신호대잡음비를 추정하는 제 2신호대잡음비 추정기와, 상기 제 1적분신호와 상기 제 2적분신호를 각각 신호대잡음비의 비율로 결합하는 최대비 결합기를 포함하여 이루어진 것을 특징으로 한다.
-
17.
公开(公告)号:KR100436569B1
公开(公告)日:2004-06-19
申请号:KR1020020009360
申请日:2002-02-21
Applicant: 국방과학연구소
IPC: H04B1/7077
Abstract: PURPOSE: A circuit for obtaining initial synchronization of a spread communication system reducing a doppler frequency influence is provided to equally divide integration time into N sections, and to integrate signals received in each section, thereby reducing the doppler frequency influence without decreasing receiving energy. CONSTITUTION: The first to the N in-phase integrators(41_I1-41_IN) integrate signals received in the first to the N sections, and create integrated values. A reverser(42) reverses the received signals. The first to the N orthogonal phase integrators(41_Q1-41_QN) integrate the reversed signals, and create integrated values. The first adder(43a) adds up the integrated values of the in-phase integrators(41_I1-41_IN). The second adder(43b) adds up the integrated values of the orthogonal phase integrators(41_Q1-41_QN). A receiving voltage detector(44) squares the values of the first and the second adders(43a,43b) to sum up the squared values, and creates entire sectional receiving voltages by extracting a square root. The first to the N section voltage detectors(45_1-45_N) square integrated values of the first to the N sections to sum up the squared values, and create each sectional receiving voltage by extracting a square root. The third adder(46) sums up the receiving voltages. The first determiner(47a) determines that synchronization is obtained, if the receiving voltages are bigger than the first threshold value. The second determiner(47b) determines that the synchronization is obtained, if values of the third adder(46) are bigger than the second threshold value.
Abstract translation: 目的:提供一种用于获得降低多普勒频率影响的扩展通信系统的初始同步的电路,以将积分时间等分为N个部分,并且对在每个部分中接收到的信号进行积分,从而降低多普勒频率影响,而不降低接收能量。 构成:第一个到N个同相积分器(41_I1-41_IN)将从第一个到第N个部分接收到的信号进行积分,并创建积分值。 反向器(42)反转接收到的信号。 第一个到N个正交相位积分器(41_Q1-41_QN)对反向信号进行积分,并创建积分值。 第一加法器(43a)将同相积分器(41_I1-41_IN)的积分值相加。 第二加法器(43b)将正交相位积分器(41_Q1-41_QN)的积分值相加。 接收电压检测器(44)对第一和第二加法器(43a,43b)的值进行平方以对平方值求和,并通过提取平方根产生整个截面接收电压。 首先对N段电压检测器(45_1-45_N)的第一至第N段的平方积分值进行平方值求和,并通过提取平方根产生各段截止接收电压。 第三加法器(46)将接收电压相加。 如果接收电压大于第一阈值,则第一确定器(47a)确定获得了同步。 如果第三加法器(46)的值大于第二阈值,则第二确定器(47b)确定获得同步。
-
公开(公告)号:KR100374483B1
公开(公告)日:2003-03-04
申请号:KR1020000035997
申请日:2000-06-28
Applicant: 국방과학연구소
Inventor: 이성민
IPC: H03M13/00 , H04L12/427
Abstract: PURPOSE: A spreading system and method using a balanced duo-binary decoder/encoder are provided, which reduces peak/average power ratio by using the balanced duo-binary decoder/encoder to facilitate designing of a radio-frequency circuit. CONSTITUTION: A balanced duo-binary decoder/encoder includes a duo-binary encoding means(400) for receiving the positive signal of input data to generate a duo-binary signal, and a duo-binary encoding means(410) for receiving the negative signal of the input data to generate a duo-binary signal. The duo-binary decoder/encoder further has a transmitter for respectively multiplying the duo-binary signals by an orthogonal carrier and a spread code, modulating, adding up and transmitting the signals, and a balanced duo-binary decoder(41) for respectively multiplying the received duo-binary signals by the orthogonal carrier and spread code to remove the carrier and obtaining the absolute values of the signals.
Abstract translation: 目的:提供使用平衡双二进制解码器/编码器的扩频系统和方法,其通过使用平衡双二进制解码器/编码器来降低峰值/平均功率比以促进射频电路的设计。 一种平衡二进制二进制解码器/编码器,包括用于接收输入数据的正信号以产生二进制二进制信号的双二进制编码装置(400),以及用于接收负二进制信号的双二进制编码装置(410) 输入数据的信号以生成双二进制信号。 双二进制解码器/编码器还具有发送器,用于分别将正交载波和扩频码乘以二进制二进制信号,调制,累加和发送信号,以及平衡双二进制解码器(41) 通过正交载波和扩频码接收的二进制二进制信号去除载波并获得信号的绝对值。
-
公开(公告)号:KR1020020076012A
公开(公告)日:2002-10-09
申请号:KR1020010015959
申请日:2001-03-27
Applicant: 국방과학연구소
Inventor: 이성민
IPC: H04B1/707
CPC classification number: H04B1/70718 , H04J13/0048
Abstract: PURPOSE: A spreading communication system using a partial response coder is provided to improve a processing gain by compressing a baseband at a minimum frequency bandwidth. CONSTITUTION: A transmitting part in a spreading communication system consists of a duo-binary coding unit(10) and a partial response coder(20). The duo-binary coding unit(10) receives input data(d(k)) and generates a duo-binary signal(VD(k)). The duo-binary coding unit(10) is composed of a preprocessing coding unit and an adder(14). The preprocessing coding unit includes a modulo-2 adder(11) and a time delay unit(12). The partial response coder(20), comprising an impulse generator(21) and a baseband spherical filter(22), generates a partial response signal(P(k)). The impulse generator(21) converts the duo-binary signal(VD(k)) into an impulse. The baseband spherical filter(22) filters the impulse.
Abstract translation: 目的:提供使用部分响应编码器的扩展通信系统,以通过以最小频率压缩压缩基带来提高处理增益。 构成:扩展通信系统中的发送部分由二进制编码单元(10)和部分响应编码器(20)组成。 二进制编码单元(10)接收输入数据(d(k))并产生二进制二进制信号(VD(k))。 二进制编码单元(10)由预处理编码单元和加法器(14)组成。 预处理编码单元包括模2加法器(11)和时间延迟单元(12)。 包括脉冲发生器(21)和基带球面滤波器(22)的部分响应编码器(20)产生部分响应信号(P(k))。 脉冲发生器(21)将二进制二进制信号(VD(k))转换为脉冲。 基带球形滤波器(22)对脉冲进行滤波。
-
公开(公告)号:KR1020020005217A
公开(公告)日:2002-01-17
申请号:KR1020000035997
申请日:2000-06-28
Applicant: 국방과학연구소
Inventor: 이성민
IPC: H03M13/00 , H04L12/427
CPC classification number: H04B1/707 , H04B2201/707 , H04L27/0014
Abstract: PURPOSE: A spreading system and method using a balanced duo-binary decoder/encoder are provided, which reduces peak/average power ratio by using the balanced duo-binary decoder/encoder to facilitate designing of a radio-frequency circuit. CONSTITUTION: A balanced duo-binary decoder/encoder includes a duo-binary encoding means(400) for receiving the positive signal of input data to generate a duo-binary signal, and a duo-binary encoding means(410) for receiving the negative signal of the input data to generate a duo-binary signal. The duo-binary decoder/encoder further has a transmitter for respectively multiplying the duo-binary signals by an orthogonal carrier and a spread code, modulating, adding up and transmitting the signals, and a balanced duo-binary decoder(41) for respectively multiplying the received duo-binary signals by the orthogonal carrier and spread code to remove the carrier and obtaining the absolute values of the signals.
Abstract translation: 目的:提供一种使用平衡二进制解码器/编码器的扩展系统和方法,通过使用平衡二进制解码器/编码器来减少峰值/平均功率比,便于射频电路的设计。 构成:平衡双二进制解码器/编码器包括二进制二进制编码装置(400),用于接收输入数据的正信号以产生二进制二进制信号;以及二进制编码装置(410),用于接收否定 输入数据的信号以产生二进制二进制信号。 二进制解码器/编码器还具有用于分别乘以二进制二进制信号与正交载波和扩展码,调制,相加和发送信号的发射机,以及用于分别乘法的平衡二进制解码器(41) 通过正交载波和扩展码接收的二进制二进制信号以去除载波并获得信号的绝对值。
-
-
-
-
-
-
-
-
-