Abstract:
본 발명은 스마트 감마 제어라고 하는 감마 보정을 행하는 액정 표시 장치의 구동 장치 및 구동 방법에 관한 것이다. 이러한 액정 표시 장치의 구동 장치는 상기 각 화소에 대응하는 영상 데이터를 보정하는 감마 보정부 및 보정된 영상 데이터를 상기 대응하는 화소에 데이터 전압으로서 공급하는 데이터 구동부를 포함하며, 감마 보정부는 복수의 화소 중 임의의 화소의 영상 데이터가 제1 기준값 이상이거나 제2 기준값 이하인 경우, 상기 임의의 화소의 영상 데이터가 상기 주어진 화소 주변에 위치한 화소군의 영상 데이터의 평균값보다 크면 상기 임의의 화소의 영상 데이터를 더 큰 값으로 보정하고, 상기 평균값보다 작으면 상기 임의의 화소의 영상 데이터를 더 작은 값으로 보정하고, 임의의 화소의 영상 데이터가 상기 제1 기준값에서 상기 제2 기준값 사이이면 상기 영상 데이터를 보정하지 않고 그대로 출력한다. 이런 방식으로, 주변보다 밝을 때에는 더 밝게 하고 주변보다 어두울 때에는 더 어둡게 하여 선명한 영상을 구현할 수 있다. 액정표시장치, 스마트감마제어, 라인메모리, 평균값, 룩업테이블, 계조, 포화영역, 블랙, 화이트
Abstract:
A driving device for a display apparatus, a display apparatus including the same, and a method of driving the display apparatus are provided to reduce EMI(Electromagnetic Interference) by processing signals inputted from a signal controller using a spread spectrum scheme. A driving device for a display apparatus includes receivers(610), spread spectrum clock(910), and dual port memories(920). The receivers receive image data inputted from outside. The spread spectrum clock receive clock of the received image data, modify the clock of the received image data with a range, and output the modified clock. The dual port memories modify the clock of the image data received at the receiver using the modified clock and modifies/output the clock of the image data.
Abstract:
A display system and a driving method thereof are provided to reduce power consumption by displaying a high quality moving picture with a first clock frequency and displaying a low quality moving picture with a second clock frequency lower than the first clock frequency. A main controller(110) generates an image control signal including image data, and generates a main clock signal sequentially changed from a first frequency into a second frequency through a few intermediate frequencies when a first image mode operated by the first frequency is changed into the second image mode operated by the second frequency. A display device(200) displays image by receiving the image control signal and a main control signal. The display device includes a timing controller outputting data and gate driving control signals by responding to the image control signal and the main clock signal, and displaying the image in a normal mode when a frequency change band of the main clock signal is included in a change margin, data and gate drivers respectively outputting data and gate signal by responding to the data and gate driving control signals, and an image display part displaying the image by receiving the data and gate signals. A clock signal generator(120) outputs a main clock signal(MCLK) to the display device.
Abstract:
A display apparatus and a method for testing the same are provided to reduce the time for testing display quality of the display apparatus by applying a test pattern signal, which is generated from a test pattern generating substrate, to a timing controller. A display apparatus includes a display panel(100), a driver(300), and a timing controller(200). The display panel displays images. The driver supplies a driving signal to the display panel. The timing controller receives a test pattern signal from an external test pattern generating substrate and controls the driver so as to display test images on the display panel. The test pattern generating substrate communicates with the timing controller through I2C(Inter-Integrated Circuit) communication.
Abstract:
소비 전력을 줄이기 위한 표시 장치 및 이의 구동 장치가 개시된다. 계조 보상부는 입력 데이터에 대응하는 보상 데이터를 출력하며, 입력 데이터와 이전 입력 데이터를 비교하여 동일한 경우 이전 입력 데이터에 대응하는 이전 보상 데이터를 유지하여 입력 데이터에 대응하는 보상 데이터로 재출력한다. 데이터 구동부는 보상 데이터를 아날로그 형태의 데이터 전압으로 변환하여 출력하고, 표시부는 복수의 픽셀을 가지며 픽셀에 데이터 전압을 충전시켜 입력 데이터에 대응하는 화상을 외부에 표시한다. 이에 따라서, 입력 데이터와 이전 입력 데이터가 동일한 경우 이전 보상 데이터를 유지하여 상기 입력 데이터의 보상 데이터로 재출력하여 소비 전력을 줄일 수 있다. 계조 보상부, ACC, DCC, 룩업테이블, 읽기 제어
Abstract:
이 발명은 액정 표시 장치의 초기 과도 상태 보호 회로에 관한 것으로서, 수직 동기 신호의 하이레벨 구간을 수평 동기 신호로써 카운트하고 수평 동기 신호의 하이레벨 구간을 클럭 신호로써 카운트하여 그 카운트 결과에 따라 동기 신호가 정상인지를 판단한 후, 동기신호가 정상 상태일 경우에만 인터페이스 회로(4)에서 출력된 색신호가 소스 구동회로에 제공되도록 함으로써 초기 과도상태에서 비정상적인 동기신호에 의해 액정 패널이 손상되는 것을 방지할 수 있다.
Abstract:
An LCD(Liquid Crystal Display), an apparatus and a method for driving the LCD are provided to be adapted for implementing moving picture by improving response speed of liquid crystal. A timing control part(400) downs a peak of full-contrast that corresponds to an inputted original contrast signal and outputs a correction contrast signal in view of a downed current contrast signal and a previous contrast signal. A gate driver(200) outputs gate signals successively. A data driver(300) outputs a data voltage corresponding to the correction contrast signal. A liquid crystal panel(100) includes a gate line for transmitting the gate signals, a data line for transmitting a data signal and a switching element formed between the gate line and the data line.
Abstract:
이 발명은 게이트 신호의 지연 정도에 따른 게이트 출력 자동조정 기능을 갖는 박막 트랜지스터 액정표시장치 모듈에 관한 것으로서, 데이타를 표시하는 박막 트랜지스터 액정 패널과; 상기 박막 트랜지스터 액정 패널의 주사선을 구동하는 게이트 구동 집적회로와; 상기 박막 트랜지스터 액정 패널의 신호선을 구동하는 데이타 구동 집적회로와; 적, 녹, 청 데이타 신호와 동기 신호를 입력받아, 상기 게이트 구동 집적회로와 상기 데이타 구동 집적회로의 타이밍을 처리하는 제어신호 처리기와; 입력전원으로 각 회로부의 동작에 필요한 전원을 공급하는 전원 발생회로와; 상기 전원 발생회로에서 발생되는 게이트 전원과 상기 박막 트랜지스터 액정 패널을 거쳐서 지연된 신호를 비교하는 비교회로와; 상기 비교회로에서의 비교가 필요한 특정 시기에만 이루어지도록 비교 시기를 결정하는 비교 시기 설정회로와; 상기 비교 시기 설정회로에서 출력되는 신호를 2비트 이상의 디지탈 신호로 변환시켜, 출력 인에이블 신호를 세팅하도록 하는 A/D 변환회로로 구성되어, 박막 트랜지스터 액정표시장치에서 각 화소를 제어하는 게이트 신호의 지연 정도를 검출하여, 출력 인에이블 신호의 자동 세팅으로 게이트 신호의 지연에 따른 게이트 출력을 조정하여 게이트 신호의 지연에 따른 화질 저하를 최소화하는 효과를 가진 게이트 신호의 지연 정도에 따른 게이트 출력 자동조정 기능을 갖는 박막 트랜지스터 액정표시장치 모듈에 관한 것이다.
Abstract:
A circuit board and an LCD(Liquid Crystal Display) including the same are provided to simplify a connection structure between modules and reduce production costs of the LCD. A circuit board(200) includes first and second connectors(400,500). The first connector receives a data signal. The second connector receives power voltage as being separated from the first connector. A timing controller(300) is installed on the circuit board and receives the power voltage from the second connector. The timing controller receives the data signal from the first connector and processes the received data signal. An LC panel displays an image by using the data signal processed by the timing controller.