-
公开(公告)号:KR20210025156A
公开(公告)日:2021-03-09
申请号:KR1020190104505A
申请日:2019-08-26
Applicant: 삼성전자주식회사
IPC: H01L27/146 , H01L21/52 , H01L21/768
CPC classification number: H01L24/08 , H01L27/1469 , H01L21/52 , H01L21/768 , H01L23/3192 , H01L24/03 , H01L24/05 , H01L24/27 , H01L24/32 , H01L27/14612 , H01L27/14621 , H01L27/14627 , H01L27/14634 , H01L27/14636 , H01L2224/03831 , H01L2224/03845 , H01L2224/05018 , H01L2224/05022 , H01L2224/05026 , H01L2224/05073 , H01L2224/05149 , H01L2224/05166 , H01L2224/05181 , H01L2224/05186 , H01L2224/05547 , H01L2224/05557 , H01L2224/05571 , H01L2224/05573 , H01L2224/05647 , H01L2224/05657 , H01L2224/05676 , H01L2224/0568 , H01L2224/05684 , H01L2224/08057 , H01L2224/08058 , H01L2224/08059 , H01L2224/0807 , H01L2224/08121 , H01L2224/08145 , H01L2224/32145 , H01L2224/80047 , H01L2224/80345 , H01L2224/80357 , H01L2224/80895 , H01L2224/80896 , H01L2224/80948 , H01L2224/80986
Abstract: 본 개시의 일 실시예는, 제1 기판과, 상기 제1 기판 상에 배치되며 평탄한 표면을 갖는 제1 절연층과, 상기 제1 절연층에 매립되어 상기 제1 절연층의 상기 표면과 실질적으로 평탄한 표면을 갖는 제1 전극과, 상기 제1 절연층과 상기 제1 전극 사이에 배치된 제1 배리어를 갖는 제1 반도체 칩 및, 제2 기판과, 상기 제2 기판 하부에 배치되며 평탄한 표면을 갖는 제2 절연층과, 상기 제2 절연층에 매립되어 상기 제2 절연층의 상기 표면과 실질적으로 평탄한 표면을 갖는 제2 전극과, 상기 제2 절연층과 상기 제2 전극 사이에 배치된 제2 배리어를 갖는 제2 반도체 칩을 포함하며, 상기 제1 절연층 및 상기 제2 절연층의 표면들이 접합되어 상기 제1 전극 및 상기 제2 전극이 연결되고, 상기 제1 절연층은 상기 접합 계면에 인접한 상기 제1 전극의 일 측면 영역에 접촉되는 부분을 갖는 반도체 장치를 제공한다.
-
公开(公告)号:KR20210024893A
公开(公告)日:2021-03-08
申请号:KR1020190104647A
申请日:2019-08-26
Applicant: 삼성전자주식회사
IPC: H01L21/768 , H01L21/304 , H01L21/3105 , H01L21/311 , H01L23/485 , H01L25/07
CPC classification number: H01L25/0657 , H01L21/76832 , H01L21/304 , H01L21/31051 , H01L21/31105 , H01L21/76813 , H01L21/76816 , H01L21/76831 , H01L21/76834 , H01L21/76837 , H01L23/485 , H01L24/03 , H01L24/05 , H01L24/80 , H01L25/074 , H01L2224/0345 , H01L2224/03452 , H01L2224/80001
Abstract: 상술한 과제를 해결하기 위한, 예시적인 실시예들에 따르면 반도체 소자 제조 방법이 제공된다. 상기 방법은, 기판 상에 제1, 제2 및 제3 절연층들을 순차적으로 형성하는 단계; 상기 제1, 제2 및 제3 절연층들을 식각하여 개구를 형성하는 단계; 상기 개구를 부분적으로 채우는 도전층을 형성하는 단계; 상기 개구의 적어도 일부를 채우는 제4 절연층을 형성하는 단계; 및 상기 기판의 가장자리의 적어도 일부를 제거하는 트리밍 단계를 포함할 수 있다.
-
公开(公告)号:WO2018110847A1
公开(公告)日:2018-06-21
申请号:PCT/KR2017/013203
申请日:2017-11-20
Applicant: 삼성전자주식회사
Abstract: 본 발명은 전자 장치에서 생체 데이터를 등록 및 인증하기 위한 것으로, 전자 장치는, 터치 센서를 포함하는 디스플레이, 상기 디스플레이의 표시 영역 중 적어도 일부 영역을 통하여 지문 데이터를 획득하기 위한 지문 센서, 및 프로세서를 포함한다. 여기서, 상기 프로세서는, 사용자의 지문 등록을 위한 제1 사용자 입력에 반응하여, 상기 제1 사용자 입력으로부터 상기 터치 센서를 이용하여 제1 터치 정보를 획득하고, 상기 지문 센서를 이용하여 제1 지문 데이터를 획득하고, 상기 제1 터치 정보에 기초하여 상기 제1 지문 데이터를 지문 정보로 등록하고, 상기 등록하는 동작은 상기 제1 터치 정보에 기초하여 상기 제1 지문 데이터를 분류하는 동작을 포함하고, 상기 사용자의 지문 인증을 위한 제2 사용자 입력에 반응하여, 상기 제2 사용자 입력으로부터 상기 터치 센서를 이용하여 제2 터치 정보를 획득하고, 상기 지문 센서를 이용하여 제2 지문 데이터를 획득하고, 상기 제2 터치 정보에 기초하여 상기 지문 정보 중 비교를 위한 후보군을 선택하고, 상기 후보군에 포함되는 지문 데이터를 상기 제2 지문 데이터와 비교하도록 설정될 수 있다.
-
公开(公告)号:KR101565968B1
公开(公告)日:2015-11-05
申请号:KR1020090018425
申请日:2009-03-04
Applicant: 삼성전자주식회사
CPC classification number: G06F12/1408 , G06F21/6209
Abstract: 데이터보호를위한메모리및 이를포함하는메모리시스템이제공된다. 메모리는, 사용자로부터입력되는 N(N은자연수)개의암호키들을저장하는제1 저장영역, 제1 저장영역으로부터 N개의암호키들을제공받아재저장하는제2 저장영역및 사용자로부터입력되는제어신호에따라제2 저장영역에저장된 N개의암호키들중에서하나의암호키를선택하고, 선택된하나의암호키를이용하여외부로부터입력된데이터를암호화하거나제1 저장영역으로부터출력된암호화된데이터를복호화하는선택유닛을포함한다.
-
公开(公告)号:KR101160835B1
公开(公告)日:2012-06-28
申请号:KR1020050065808
申请日:2005-07-20
Applicant: 삼성전자주식회사
CPC classification number: G09G3/3696 , G09G3/3607 , G09G3/3614 , G09G2320/028
Abstract: 본 발명의 한 특징에 따라 행렬 형태로 배열되어 있으며 각각 제1 및 제2 부화소를 포함하는 복수의 화소를 포함하는 표시 장치의 구동 장치는, 디지털 데이터를 기억하는 메모리, 상기 디지털 데이터를 호출하여 클록 신호 및 적어도 하나의 선택 신호와 함께 내보내는 제어부, 그리고 집적 회로로 이루어져 있으며 상기 제어부로부터의 상기 디지털 데이터를 입력받아 계조 기준 전압 집합을 생성하는 계조 전압 생성부를 포함하고, 상기 계조 전압 생성부는, 상기 디지털 데이터를 기억하는 제1 및 제2 레지스터, 상기 제1 및 제2 레지스터의 출력을 수신하는 복수의 멀티플렉서를 포함하는 선택부, 상기 멀티플렉서에 각각 연결되어 있는 복수의 디지털 아날로그 변환기를 포함하는 변환부를 포함한다.
이와 같이, 계조 전압 생성부를 하나의 칩 형태로 제공함으로써, PCB 상에서 차지하는 면적을 줄이는 것은 물론 원가 경쟁력을 제고할 수 있다.
표시장치, 계조전압생성부, 집적회로, 선택신호, 클록신호, 계조전압-
-
-
-
公开(公告)号:KR1020080028057A
公开(公告)日:2008-03-31
申请号:KR1020060093368
申请日:2006-09-26
Applicant: 삼성전자주식회사
IPC: G02F1/133
CPC classification number: G09G3/3648 , G09G2320/0261 , G09G2320/0673 , G09G2320/103 , G09G2340/0435
Abstract: An LCD device is provided to perform DCC(Dynamic Capacitance Compensation) necessary to represent a video while reducing a production cost as only pre-tilt voltage data is stored in an external memory even in case that an image signal is more than 10bits. An LCD(Liquid Crystal Display) device includes a signal controller and a first memory(700). The signal controller includes a signal compensator which generates a first compensation image signal and a second compensation image signal based on a previous image signal, a current image signal, and a next image signal. The first memory stores pre-tilt voltage data necessary to generate the first compensation signal. The signal compensator includes a second memory, a third memory(603), a parameter calculator(605), a fourth memory(607), fifth and sixth memories, a pre-tilt voltage calculator(613), an operator(615), and an output unit(617). The second memory stores reference compensation data necessary to generate the second compensation image signal. The third memory is connected to the first and second memories. The parameter calculator is connected to the third memory to calculate plural parameters. The fourth memory is connected to the parameter calculator. The fifth and sixth memories are connected to the fourth memory. The pre-tilt voltage calculator is connected to the fifth memory to generate the first compensation image signal. The operator is connected to the sixth memory to generate the second compensation image signal.
Abstract translation: 提供LCD装置,以便即使在图像信号大于10比特的情况下,也可以在仅降低预倾斜电压数据存储在外部存储器中的同时降低生产成本来执行表示视频所需的DCC(动态电容补偿)。 LCD(液晶显示器)装置包括信号控制器和第一存储器(700)。 信号控制器包括信号补偿器,其基于先前的图像信号,当前图像信号和下一个图像信号产生第一补偿图像信号和第二补偿图像信号。 第一存储器存储产生第一补偿信号所需的预倾斜电压数据。 信号补偿器包括第二存储器,第三存储器(603),参数计算器(605),第四存储器(607),第五和第六存储器,预倾斜电压计算器(613),操作器(615) 和输出单元(617)。 第二存储器存储产生第二补偿图像信号所需的参考补偿数据。 第三存储器连接到第一和第二存储器。 参数计算器连接到第三存储器以计算多个参数。 第四个存储器连接到参数计算器。 第五和第六存储器连接到第四存储器。 预倾斜电压计算器连接到第五存储器以产生第一补偿图像信号。 操作者连接到第六存储器以产生第二补偿图像信号。
-
公开(公告)号:KR1020070010853A
公开(公告)日:2007-01-24
申请号:KR1020050065808
申请日:2005-07-20
Applicant: 삼성전자주식회사
CPC classification number: G09G3/3696 , G09G3/3607 , G09G3/3614 , G09G2320/028
Abstract: An apparatus for driving a display device is provided to reduce manufacturing cost and layout area of a gradation voltage generator by forming the gradation voltage generator into one integrated chip. An apparatus for driving a display device includes a memory, a controller, and a gradation voltage generator. The display device includes plural pixels each having first and second sub-pixels. The memory stores digital data. The controller reads the digital data and outputs the digital data with a clock signal and at least one select signal. The gradation voltage generator receives the digital data from the controller and generates a gradation reference voltage set. The gradation voltage generator includes first and second registers(811,812), a selector(820), and a converter(830). The first and second registers store the digital data. The selector includes plural multiplexes, which receive outputs from the first and second registers. The converter includes plural DAC(Digital to Analog Converters), which are connected to the multiplexes, respectively.
Abstract translation: 提供一种用于驱动显示装置的装置,通过将灰度电压发生器形成为一个集成芯片来降低灰度电压发生器的制造成本和布局面积。 用于驱动显示装置的装置包括存储器,控制器和灰度电压发生器。 显示装置包括具有第一和第二子像素的多个像素。 存储器存储数字数据。 控制器读取数字数据并输出具有时钟信号和至少一个选择信号的数字数据。 灰度电压发生器从控制器接收数字数据并产生灰度参考电压。 灰度级电压发生器包括第一和第二寄存器(811,812),选择器(820)和转换器(830)。 第一和第二寄存器存储数字数据。 选择器包括多个多路复用器,其接收来自第一和第二寄存器的输出。 转换器包括分别连接到多路复用器的多个DAC(数模转换器)。
-
-
-
-
-
-
-
-
-