광전송장치에 있어서 메인 유니트의 예비 유니트의 상태를감지하는 장치
    11.
    发明公开
    광전송장치에 있어서 메인 유니트의 예비 유니트의 상태를감지하는 장치 失效
    用于监控光传输设备主单元保留单元状态的设备

    公开(公告)号:KR1020030046022A

    公开(公告)日:2003-06-12

    申请号:KR1020010076000

    申请日:2001-12-03

    Inventor: 신용무

    CPC classification number: H04B10/079 H04B10/035

    Abstract: PURPOSE: A device for monitoring a state of a reserved unit of main units in an optical transmission device is provided to relay a data stream through the main units from a data switching unit, and to always monitor the reserved unit performing a data processing of a main unit having a failure, thereby improving reliability on transceiving data transmissions. CONSTITUTION: Main units(10,20,30) add a relay/looping unit(80) in a normal state, and loop transmitting/receiving PDH data of a reserved unit(70) to receiving/transmitting PDH data, then drive the reserved unit(70) according to operation timing of one of the main units(10,20,30). By identifying the looping process with the operation timing, a normal signal is always inputted to the reserved unit(70). When one of the main units(10,20,30) has a failure, and if the operation timing of the main unit and the reserved unit(70) is the same, a normal switching process is not performed. A state of the reserved unit(70) is monitored all the time.

    Abstract translation: 目的:提供一种用于监视光传输设备中的主单元的保留单元的状态的设备,用于通过主单元从数据交换单元中继数据流,并且始终监视执行数据处理的保留单元 主单元故障,从而提高收发数据传输的可靠性。 构成:主机(10,20,30)在正常状态下增加一个继电器/回路单元(80),并将保留单元(70)的PDH数据循环回路接收/发送PDH数据,然后驱动预留 单元(70)根据其中一个主单元(10,20,30)的操作时序。 通过利用操作定时识别循环处理,总是向保留单元(70)输入正常信号。 当主单元(10,20,30)中的一个发生故障时,如果主单元和预留单元(70)的操作定时相同,则不执行正常的切换处理。 一直监视保留单元(70)的状态。

    동기식 전송장치에서의 클록손실 검출회로
    12.
    发明公开
    동기식 전송장치에서의 클록손실 검출회로 失效
    同步传输设备中的时钟丢失检测电路

    公开(公告)号:KR1019990080670A

    公开(公告)日:1999-11-15

    申请号:KR1019980014072

    申请日:1998-04-20

    Inventor: 신용무

    Abstract: 가. 청구범위에 기재된 발명이 속한 기술분야:
    데이터 전송에 관련된 기술이다.
    나. 발명이 해결하려고 하는 기술적 과제:
    동기식 전송장치에서의 클록손실(clock loss) 검출을 위한 회로를 구현한다.
    다. 그 발명의 해결방법의 요지:
    본 발명의 동기식전송장치에서의 클록손실 검출회로는, 외부클록의 손실을 미리 설정한 제1시간범위에 근거하여 판단하는 외부클록 손실 판단부와, 상기 외부클록의 정상을 미리 설정된 제2시간범위에 근거하여 판단하는 외부클록 정상 판단부와, 상기 클록 손실 및 정상판단에 의거하여 클록손실 유무를 출력하는 출력부로 구성한다.
    라. 발명의 중요한 용도:
    동기식 전송장치

    블루투스 억세스 포인트와 블루투스 장치와의 자동 연결방법 및 이를 위한 블루투스 억세스 포인트
    13.
    发明授权
    블루투스 억세스 포인트와 블루투스 장치와의 자동 연결방법 및 이를 위한 블루투스 억세스 포인트 有权
    自动连接蓝牙接入点和蓝牙设备以及蓝牙接入点的方法

    公开(公告)号:KR100987766B1

    公开(公告)日:2010-10-13

    申请号:KR1020030069144

    申请日:2003-10-06

    Abstract: 블루투스 억세스 포인트와 블루투스 장치와의 자동 연결 방법이 개시된다. 본 발명에 의한 블루투스 억세스 포인트에서의 블루투스 장치와의 연결 방법은, 일정한 주기로 블루투스 장치를 찾는 신호를 전송하는 단계; 블루투스 장치를 찾는 신호에 응답하는 신호를 블루투스 장치로부터 수신하는 단계; 블루투스 장치로 소정의 블루투스 서비스를 받을 것인가를 문의하는 신호를 전송하는 단계; 블루투스 장치로부터 블루투스 서비스를 받고 싶다는 신호를 수신하는 단계; 블루투스 장치로 블루투스 서비스를 위한 장치 연결 요청 신호를 전송하는 단계; 및 블루투스 장치로부터 장치 연결 요청 신호에 대한 응답 신호를 수신하는 단계를 포함한다. 사용자는 블루투스 서비스의 연결 과정에 대한 별도의 이해가 없이도 랜 서비스 등의 블루투스 서비스를 향유할 수 있으며, 프로파일 계층과 코어 스택 레벨에서의 연결을 미리 수행함으로써, 사용자 어플리케이션 계층의 블루투스 서비스가 시간 지연 없이 제공될 수 있다.

    동기식 전송장치에서의 클록손실 검출회로
    14.
    发明授权
    동기식 전송장치에서의 클록손실 검출회로 失效
    同步传输装置中的时钟丢失检测电路

    公开(公告)号:KR100263199B1

    公开(公告)日:2000-08-01

    申请号:KR1019980014072

    申请日:1998-04-20

    Inventor: 신용무

    Abstract: PURPOSE: A clock loss detection circuit is provided to enable an operator to rapidly find a problem by correctly detecting loss of an externally applied clock. CONSTITUTION: An internal clock(Y1) generated from an oscillator(10) is applied to clock terminals(C) of the first, second and third counters(12,14,16). Chip enable terminals(CE) of the first to third counters(12,14,16) are applied with a power(VCC). An external clock(Y2) is applied to a clear terminal(CLR) of the first counter(12), a clear terminal(CLR) of the second counter(14) and a clock terminal(C) of the third counter(16). An output terminal(TC) is connected to an input terminal of an OR-gate(18). An output terminal(TC) of the second counter(14) is connected to the other input terminal of the OR-gate(G). An output line of the OR-gate(18) is connected to a gate terminal(G) of a D-type flip flop(20). An output terminal(TC) of the third counter(16) is connected to a clear terminal(CLR) of the D-type flip flop(20). A signal(OUT) from the output terminal(Q) of the D-type flip flop(20) has information about clock loss and applied to the clear terminal(CLR) of the third counter(16).

    Abstract translation: 目的:提供时钟损耗检测电路,使操作员能够通过正确检测外部施加时钟的损耗来快速找到问题。 构成:从振荡器(10)产生的内部时钟(Y1)被施加到第一,第二和第三计数器(12,14,16)的时钟端子(C)。 第一至第三计数器(12,14,16)的芯片使能端(CE)被施加电源(VCC)。 外部时钟(Y2)被施加到第一计数器(12)的清零端(CLR),第二计数器(14)的清零端(CLR)和第三计数器(16)的时钟端(C) 。 输出端(TC)连接到或门(18)的输入端。 第二计数器(14)的输出端子(TC)连接到或门(G)的另一个输入端子。 或门(18)的输出线连接到D型触发器(20)的栅极端子(G)。 第三计数器(16)的输出端(TC)连接到D型触发器(20)的清零端(CLR)。 来自D型触发器(20)的输出端(Q)的信号(OUT)具有关于时钟损耗的信息并且被施加到第三计数器(16)的清零端(CLR)。

    시스템 실장 신호 입출력 방법 및 그 장치
    15.
    发明公开
    시스템 실장 신호 입출력 방법 및 그 장치 无效
    系统实现信号输入/输出方法和装置

    公开(公告)号:KR1019990069928A

    公开(公告)日:1999-09-06

    申请号:KR1019980004497

    申请日:1998-02-14

    Inventor: 신용무

    Abstract: 가. 청구범위에 기재된 발명이 속한 기술분야
    시스템실장신호 입출력 기술
    나. 발명이 해결하려고 하는 기술적 과제
    시스템간의 액세스가 안정적으로 이루어질 수 있도록 하는 시스템실장신호의 입출력 방법 및 그 회로를 제공한다.
    다. 그 발명의 해결방법의 요지
    실장되는 일 시스템에서 다른 시스템으로의 시스템실장신호 출력 방법에 있어서, 시스템 실장시부터 미리 설정된 소정 시간동안 기다리는 과정과, 이후 시스템실장신호를 출력하는 과정을 가진다.
    라. 발명의 중요한 용도:
    시스템실장신호의 입출력에 적용된다.

Patent Agency Ranking