디지털 광 전송장치의 네트워크 구현방법
    12.
    发明公开
    디지털 광 전송장치의 네트워크 구현방법 失效
    一种数字光传输设备的网络实现方法

    公开(公告)号:KR1019990057545A

    公开(公告)日:1999-07-15

    申请号:KR1019970077603

    申请日:1997-12-30

    Inventor: 김우섭

    Abstract: 본 발명은 허브망(HUB) 기능을 구현하고 리니어(Linear) 에이디엠(ADM : ADD/DROP Multiplexer)에서 해당 그룹 신호를 스루(Through)시킬 경우 일부 또는 전체를 결합/분기(ADD/DROP)할 수 있도록 하여 가입자 신호에 대한 용량을 최적화 하도록 한 디지털 광 전송장치의 네트워크 구현방법에 관한 것이다.
    이를 위해, 본 발명은 복수의 광전송시스템 상호간의 복수의 가입자 신호(채널)가 양방향으로 송수신될 수 있도록 물리적으로 전송로상 스루시키고, 상기 전송로상 스루시 임의의 타임-슬롯이 설정되어 그 설정된 타임-슬롯에 의해 외부로 부터 입력되는 결합/분기 신호에 따라 복수의 광전송시스템 상호간의 복수의 가입자 신호(채널)의 일부 또는 전체 가입자 신호(채널) 모두를 상기 전송로상에 선택된 신호(채널)중 결합되는 신호(채널)는 결합되게 하고, 분기되는 신호(채널)는 분기되게 하여 가입자 신호(채널)에 대한 용량을 최적화하도록 리니어망을 형성하는 제2과정으로 이루어진다.

    디지탈 다중 전송장치에서 전원이상 검출회로
    13.
    发明公开
    디지탈 다중 전송장치에서 전원이상 검출회로 无效
    数字复用传输系统中的电源故障检测电路

    公开(公告)号:KR1019970064075A

    公开(公告)日:1997-09-12

    申请号:KR1019960003523

    申请日:1996-02-14

    Inventor: 김우섭

    Abstract: 본 발명은 디지탈 다중 전송장치에서 시스템에 공급되는 전원 이상시 이를 효율적으로 검출하도록 한 디지탈 다중 전송장치에서 전원이상 검출회로에 관한 것이다.
    종래의 기술은 제어부내에 별도로 전원이상 신호를 처리하는 회로부를 부설함으로써 회로 구성이 복잡한 문제점이 있었다.
    이를 개선하기 위해 본 발명의 메인 데이타 처리부는 시스템 각단에 전원을 공급하는 전원부와; 전원부에서 각 시스템으로 공급되는 전원 상태를 검출하는 신호 검출부와; 신호 검출부에서 검출된 전원 검출 신호를 데이타 버스를 통해 상기 제어부로 전송하는 다중/역다중화부를 구비한다.

    디지탈 광 다중장치의 시스템 성능 감시장치
    14.
    发明公开
    디지탈 광 다중장치의 시스템 성능 감시장치 无效
    数字光端机系统性能监测系统

    公开(公告)号:KR1019970064043A

    公开(公告)日:1997-09-12

    申请号:KR1019960003520

    申请日:1996-02-14

    Inventor: 김우섭

    Abstract: 본 발명은 입력된 데이타를 각 시스템에 동시에 전송하여 입력 데이타를 감시함으로써 시스템의 성능 감시가 가능하도록 한 디지탈 광 다중장치의 시스템 성능 감시장치에 관한 것이다. 이러한 본 발명은 입력되는 데이타를 절체 제어신호에 따라 연결된 모든 시스템에 동시에 전송하는 릴레이부와, 릴레이부에서 전송된 데이타를 시스템에 적합한 신호로 변환하고, 입력 데이타에 대해 성능 감시기능을 수행하여 시스템의 성능을 감시하는 데이타 접속 및 성능 감시부를 구비한다.

    페이로드 추출 회로
    15.
    实用新型
    페이로드 추출 회로 无效
    有效负载提取电路

    公开(公告)号:KR2019950021834U

    公开(公告)日:1995-07-28

    申请号:KR2019930028806

    申请日:1993-12-21

    Inventor: 김창호 김우섭

    Abstract: 본고안은페이로드추출회로에관한것으로서, 동기식광 다중화장치의수신데이타에서페이로드추출을간단히하도록구성하므로서프레임찾는시간을최소화하도록한 것이다. 이와같은본 고안의목적은페이로드클리어인에이블(Pacen) 신호와 H3EN을입력으로수신클럭에의해페이로드어드레스를발생시키는페이로드어드레스발생수단과, 수신데이타와래치된포인터값을비교하고, 스터핑(Stuffing) 인에이블여부에따라새로운포인터값을발생하는포인터발생수단과, 상기페이로드어드레스발생수단과상기포인터발생수단의출력값을비교하여페이로드데이타의첫번째위치를나타내는펄스를발생하는비교수단과, 상기비교수단에서얻어진펄스를수신클럭에의해페이로드크기를계산하고데이타를추출하는페이로드추출수단으로이루어지므로서달성되는것이다.

    시스템의 성능감시 장치
    17.
    发明公开

    公开(公告)号:KR1019940009833A

    公开(公告)日:1994-05-24

    申请号:KR1019920018717

    申请日:1992-10-12

    Inventor: 김우섭

    Abstract: 본 발명은 시스템의 성능감시 장치에 관한 것으로서, 순환 중복검사 비트를 이용하여 시스템의 전부분에 걸쳐 고정을 감지하도록 하는 것이다. 이와같은 본 발명은 데이타를 발명, 또는 직렬데이타로 변환하는 제1, 제2입력데이타 변환수단과, 제2입력데이타 변환수단의 데이타에 대해 패리티 또는 순환중복검사 비트를 계산하는 제1패리티/순환중복검사 계산수단, 그 계산된 데이타와 제1입력데이타 변환수단의 데이타를 처리하는 디지탈데이타 처리수단과, 그 디지탈데이타 저리수단의 데이타에 대해 패리티 또는 순환중복검사 비트를 검출하는 패리티/순환중복검사 검출수단과, 상기 검출된 데이타와 계산된 데이타를 비교하여 에러신호를 발생하는 비교수단으로 구성함으로써 달성되는 것이다.

    에프이알에프(FERF) 검출장치
    18.
    发明公开
    에프이알에프(FERF) 검출장치 无效
    FERF检测装置

    公开(公告)号:KR1019980030503A

    公开(公告)日:1998-07-25

    申请号:KR1019960049942

    申请日:1996-10-30

    Inventor: 김우섭

    Abstract: 본 발명은 상대국의 경보 상태를 자국이 검출하여 효율적으로 상대국에 알려주어 디지탈 다중 전송 시스템의 성능을 향상시키기 위한 에프이알에프(FERF) 검출장치에 관한 것이다.
    종래 에프이알에프(FERF) 검출장치는 상대국의 경보를 알리기 위하여 주프로세서를 사용하기 때문에 주프로세서가 고장 또는 탈장될 경우 전송 및 통신이 두절되므로써 FERF 신호를 상대국에 알릴 수 없는 문제점이 있었다.
    이것을 해결하기 위해, 본 발명은 상대국으로부터 전송된 데이터를 경보 신호 존재 유무를 검색하는 경보 검출기로부터 전송된 경보 신호 존재 유무에 따라 정상적인 통신을 수행하거나 상대국으로 경보 발생을 알리기 위한 신호를 전송하는 송신부와, 송신부로부터 전송된 경보 발생을 알리기 위한 신호의 유무에 따라 정상적인 통신을 수행하거나 상대국으로 경보 발생 신호를 전송하는 수신부로 구성된다.

    비트 누설 보상회로
    19.
    实用新型
    비트 누설 보상회로 失效
    位漏电补偿电路

    公开(公告)号:KR200114363Y1

    公开(公告)日:1998-04-20

    申请号:KR2019920011250

    申请日:1992-06-23

    Inventor: 김우섭

    Abstract: 본 고안은 비트 누설 보상회로에 관한 것으로서, 이는 동기식 다중화 전송시스템에서 한 비트의 분배를 포인트 펄스가 적고 많음에 따라 비트분배를 조밀하게 또는 넓게하여 비트를 삽입, 삭제 하도록 한 것이다.
    이와같은 본 고안은 포인트 처리된 갭트클럭과 포인트 미 처리된 갭트클럭의 위상을 비교하여 포인트제어신호 및 위상차신호를 출력하는 위상비교부와, 프레임 펄스를 분주하여 임의 분주신호를 출력하는 분주부와, 상기 위상비교부의 위상차신호에 따라 분주부의 임의 분주신호를 선택하는 선택부와, 상기 위상비교부의 포인트제어신호에 따라 선택부의 비트누설신호를 입력 갭트클럭에 삽입 또는 삭제하는 클럭보상부와, 포인트 처리된 입력 데이타를 상기 포인트 처리된 갭트클럭 및 비트누설클럭에 동기시켜 저장함과 아울러 저장된 데이타를 출력하는 선입선출 버퍼부로 구성함으로써, 달성되는 것이다.

    위상 동기 루프(PLL) 회로
    20.
    发明公开
    위상 동기 루프(PLL) 회로 无效
    锁相环(PLL)电路

    公开(公告)号:KR1019970063945A

    公开(公告)日:1997-09-12

    申请号:KR1019960003522

    申请日:1996-02-14

    Inventor: 김우섭

    Abstract: 본 발명은 디지탈 전송장치에서 클럭을 고정(Locking)하기 위해 사용되는 PLL 회로의 성능을 개선한 PLL회로에 관한 것이다.
    종래의 위상동기루프(PLL)회로는 그의 회로 구성이 복잡하고 또한 아날로그 회로 위주로 구성 되어져 있어 제품 설계가 용이하지 못할 뿐만 아니라 제품 코스트가 상승되는 문제점이 있었다.
    이를 개선코자하여 본 발명은 디지탈전송장치에서 클럭을 고정하기 위해 사용되는 위상동기루프(PLL)회로의 구성의 간략화 및 성능 향상을 도모코자 한 것이다.

Patent Agency Ranking