-
公开(公告)号:KR1019980048983A
公开(公告)日:1998-09-15
申请号:KR1019960067644
申请日:1996-12-19
Applicant: 엘지정보통신주식회사
Inventor: 김창호
IPC: H04L12/707 , H04L12/721 , H04L12/46
Abstract: 본 발명의 목적은 다수개의 패킷데이타 전송경로를 제공하는 패킷버스 시스템을 제공하는 데 있다.
본 발명에 따른 패킷버스 시스템은 패킷데이타를 송수신하는 N개의 통신노드(21)와; 상기 통신노드(11)에 병렬로 각각 접속하여 패킷데이타의 송신경로를 제공하는 N개의 패킷버스(22)와, 상기 N개의 패킷버스(22)에 공통으로 접속하여 패킷버스(22)의 사용을 제어하는 버스제어부(23)와, 상기 버스제어부(23)에 접속하여 통신노드(21)의 패킷데이타 송수신상태에 대한 정보를 관리하는 통신노드 감시부(24)로 구성된다.-
公开(公告)号:KR100122420B1
公开(公告)日:1997-09-04
申请号:KR1019920012576
申请日:1992-07-15
Applicant: 엘지정보통신주식회사 , 주식회사 케이티
Inventor: 김창호
IPC: H04L12/00
-
公开(公告)号:KR1019970008905B1
公开(公告)日:1997-05-30
申请号:KR1019920012576
申请日:1992-07-15
Applicant: 엘지정보통신주식회사 , 주식회사 케이티
Inventor: 김창호
IPC: H04L12/00
Abstract: A transmission control method and apparatus for the global bus network where enables to reserve for the need of bus using, is not need to the delay according to delaying for the take-point of bus using authority that is generated by the disagreement between the giving-point of bus using authority and the need-point of bus using for the processor, decreases the overhead according to the data transmission of processor that is generated in the prior global bus network because of controlling the bus driver and moving peristaltically the DMAC/SIO, and decreases the spending of bus band width according to preparing for the data transmission after occuping the bus.
Abstract translation: 用于全局总线网络的传输控制方法和装置,其能够为需要总线使用而预留,不需要延迟,因为对于总线使用权限的延迟,这是由于给定 - 总线使用权限和总线使用点对于处理器而言,由于控制总线驱动器并且随意移动DMAC / SIO,因此根据在先前的全局总线网络中产生的处理器的数据传输降低了开销, 并根据准备乘坐公交车后的数据传输,减少总线带宽的支出。
-
公开(公告)号:KR2019950004499Y1
公开(公告)日:1995-06-05
申请号:KR2019920026771
申请日:1992-12-28
Applicant: 엘지정보통신주식회사
Inventor: 김창호
IPC: H04B10/25 , H04B10/2581 , H04B10/035
Abstract: 내용 없음.
-
公开(公告)号:KR100227504B1
公开(公告)日:1999-11-01
申请号:KR1019960067644
申请日:1996-12-19
Applicant: 엘지정보통신주식회사
Inventor: 김창호
IPC: H04L12/707 , H04L12/721 , H04L12/46
Abstract: 본 발명은 다수개의 전송경로를 제공하는 패킷버스 시스템에 관한 것으로, 종래의 패킷데이타 전송 시스템은 한 시점에 하나의 전송경로를 제공하므로 많은 시간 지연이 발생하는 문제점이 있었다.
본 발명에 의한 다수개의 전송경로를 제공하는 패킷버스 시스템은 다수개의 패킷버스가 구비된 패킷버스 시스템에 있어서, 각 패킷버스의 사용여부를 검출하여 미 사용중인 패킷버스가 있는 경우, 데이타를 전송하고자 하는 통신 노드 당 패킷버스를 하나씩 할당하여 다수개의 통신노드가 동시에 데이타를 전송할 수 있게 하는 다수 전송경로 제공 시스템을 포함하여 구성된 것을 특징으로 한다.
이에 따라, 동시에 다수개의 통신노드가 시간 지연 없이 데이타를 전송할 수 있어 패킷데이타의 전송 성능을 향상시키는 효과를 제공한다.-
公开(公告)号:KR1019970013925A
公开(公告)日:1997-03-29
申请号:KR1019950024807
申请日:1995-08-11
Applicant: 엘지정보통신주식회사
Inventor: 김창호
IPC: H04L12/403
Abstract: 본 발명은 싱글 써버 장치와 싱글 써버에 의한 멀티 스테이션의 큐 서비스 제어 방법에 관한 것으로, 특히 실시간 서비스가 요구되는 버스 네트워크에 적당하도록 큐 메모리에 인입되는 메시지의 순서에 따라 서비스가 수행되도록 한 싱글 써버 장치와 싱글 써버에 의한 멀티 스테이션의 큐 서비스 제어 방법에 관한 것으로, 네트워크의 정합 기능을 가지고 보스 네트워크에 대한 메시지 송신 요청을 요구하는 다수의 스테이션들과, 상기 다수의 스테이션으로부터 송신 요구를 인가받아 요청 순서대로 버스 네트워크의 서비스를 제어하는 써버로 구성되어, 각 스테이션으로 인입되는 메시지의 시점을 기준으로 하여 선입선출(FIFO) 방식을 근간으로 한 서비스 방법을 적용함으로써 비교적 짧은 전송 지연과 균등한 지연을 보장하여, 실시간 네트워크가 가 하도록 하는 효과를 제공한다.
-
公开(公告)号:KR1019960003780B1
公开(公告)日:1996-03-22
申请号:KR1019910017540
申请日:1991-10-07
Applicant: 엘지정보통신주식회사
Inventor: 김창호
IPC: H04L1/00
Abstract: The signals are converted into odd parity bit in the 8-bit parity generator and this signal is used to find errors in multiplexed signal. The apparatus includes a multiplexor for multiplexing low speed signal of n-number into unified high speed signal, even parity generator for generating BIP-N parity signal for the corresponding n-input signal, adders for generating BIP-nN parity signal by adding BIP-N parity signals generated by the even parity signal generators, even parity signal generator for generating BIP-nN parity signal for n-input signals, a comparator for comparing BIP-nN parity signals generated in the adders and the even parity generator by bit units, and a signal diagnosing unit for adjusting time delay of BIP-nN signals generated in the adders and the even parity generator.
Abstract translation: 信号在8位奇偶校验发生器中转换为奇校验位,该信号用于发现复用信号中的错误。 该装置包括多路复用器,用于将n个数字的低速信号复用为统一的高速信号,用于产生用于相应的n输入信号的BIP-N奇偶校验信号的偶校验发生器,用于通过增加BIP- 由奇偶校验信号发生器产生的N个奇偶校验信号,用于产生用于n个输入信号的BIP-nN奇偶校验信号的偶校验信号发生器,用于比较加法器中产生的BIP-nN奇偶校验信号和偶校验发生器的比特单元的比较器, 以及信号诊断单元,用于调整在加法器和偶校验发生器中产生的BIP-nN信号的时间延迟。
-
公开(公告)号:KR2019950021834U
公开(公告)日:1995-07-28
申请号:KR2019930028806
申请日:1993-12-21
Applicant: 엘지정보통신주식회사
IPC: H04B1/16
Abstract: 본고안은페이로드추출회로에관한것으로서, 동기식광 다중화장치의수신데이타에서페이로드추출을간단히하도록구성하므로서프레임찾는시간을최소화하도록한 것이다. 이와같은본 고안의목적은페이로드클리어인에이블(Pacen) 신호와 H3EN을입력으로수신클럭에의해페이로드어드레스를발생시키는페이로드어드레스발생수단과, 수신데이타와래치된포인터값을비교하고, 스터핑(Stuffing) 인에이블여부에따라새로운포인터값을발생하는포인터발생수단과, 상기페이로드어드레스발생수단과상기포인터발생수단의출력값을비교하여페이로드데이타의첫번째위치를나타내는펄스를발생하는비교수단과, 상기비교수단에서얻어진펄스를수신클럭에의해페이로드크기를계산하고데이타를추출하는페이로드추출수단으로이루어지므로서달성되는것이다.
-
公开(公告)号:KR2019950010350U
公开(公告)日:1995-04-24
申请号:KR2019930017643
申请日:1993-09-06
Applicant: 엘지정보통신주식회사
Inventor: 김창호
IPC: H04L1/00
Abstract: 본고안은동기식광다중화장치에관한것으로, 특히수신되는데이타와송신되는데이타를비교하여다중및 역다중의에러를진단및 감시하고자한동기식광다중화장치의원격루프백회로에관한것으로서, 이러한본 고안의목적은광수신수단으로부터출력된데이타와클럭신호를역다중화하는역다중화수단과, 상기역다중화수단으로부터출력된신호및 프로세서에서출력된신호를제어명령에따라선택하여루프백시키는루프백회로와, 상기루프백회로로부터얻어진송신데이타및 클럭신호를다중화하여출력하는다중화수단과, 상기다중화수단으로부터출력되는송신데이타와상기광수신수단으로부터출력되는수신데이타를비교하여다중및 역다중의에러를검출하여상기프로세서에인가하는진단회로를구성함으로써달성된다.
-
公开(公告)号:KR1019940017564A
公开(公告)日:1994-07-26
申请号:KR1019920023896
申请日:1992-12-10
Applicant: 엘지정보통신주식회사
Inventor: 김창호
IPC: H04M3/22
Abstract: 본 발명은 대용량 전전자 교환기의 아이피씨(IPC;Inter-Processor Communication) 메시지 모니터링에 관한 것으로, 고속의 데이타 전송 네트워크에서 사용자의 요구에 따른 네트워크의 상태를 제공하기 위한 전전자 교환기의 IPC메시지 모티터링 방법 및 장치에 관한 것이다.
본 발명은 대용량 전전자 교환기에서 운용자 및 시스템 개발자에게 네트워크에 대한 상태 및 사용자 요구에 따른 특징 메시지의 트레이스(trace) 기능과 모니터 기능수행이 가능한 장치 및 방법을 제공하는데 목적이 있다.
-
-
-
-
-
-
-
-
-