전력 스위치용 단락보호회로
    11.
    发明申请

    公开(公告)号:WO2021040153A1

    公开(公告)日:2021-03-04

    申请号:PCT/KR2019/018072

    申请日:2019-12-19

    Abstract: 본 발명은 전력 스위치용 단락보호회로에 관한 것으로, 전력 스위치의 드레인(D) 단과 소스(S) 단 사이의 전압(VDS)을 센싱하여 상기 전력 스위치가 포화(saturation) 상태를 벗어나는지를 검출하고, 상기 전력 스위치의 탈포화(desaturation) 상태 검출 시, 해당 스위치를 강제로 턴 오프(turn off)시키기 위한 제어신호를 생성하는 탈포화 검출부; 및 상기 탈포화 상태가 검출됨과 동시에, 상기 전력 스위치의 게이트 구동전압(VGS)을 미리 결정된 전압으로 감소시켜 상기 전력 스위치에 흐르는 전류를 제한하는 전압 감소부를 포함한다.

    플라이백 컨버터의 전류 제한 회로 및 그 방법
    12.
    发明公开
    플라이백 컨버터의 전류 제한 회로 및 그 방법 审中-实审
    限制电流转换器的电路和方法

    公开(公告)号:KR1020170025743A

    公开(公告)日:2017-03-08

    申请号:KR1020150122645

    申请日:2015-08-31

    Abstract: 본발명은프로그래밍가능한전류제한회로및 그방법에관한것으로서, 1차측권선및 1차측보조권선과, 상기 1차측권선및 상기 1차측보조권선에유도결합되는 2차측권선을포함하는플라이백컨버터의전류제한회로에있어서, 상기 2차측권선의일단으로부터전달받은피드백전압과기설정된참고전압에기초하여소정의기준전압을생성하되, 상기기준전압은외부단자에인가되는전류에따라조정되도록하는기준전압생성부와, 상기기준전압과상기 1차측권선의일단에연결된스위칭소자에흐르는전류를검출한값을비교하여소정의전류제한신호를생성하는전류제어부와, 상기전류제한신호에기초하여상기스위칭소자의구동을위한게이트구동신호를출력하는구동신호생성부를포함하는것을특징으로한다. 이에따라, 플라이백컨버터 1차측에연결된스위칭소자의전류를일정수준이상이되지않도록제한해주기때문에플라이백컨버터의출력을안정적으로제어할수 있고, 별도의부가회로없이프로그래밍단자에연결된저항값을변경하는것만으로도컨버터의최대출력부하량을원하는값으로조절할수 있으므로회로를원하는부하량의범위내에서안정적으로제어할수 있는효과가있다.

    플라이백 컨버터의 출력전압 감지회로 및 감지방법
    13.
    发明公开
    플라이백 컨버터의 출력전압 감지회로 및 감지방법 审中-实审
    反激式转换器的输出电压检测电路和检测方法

    公开(公告)号:KR1020170006363A

    公开(公告)日:2017-01-18

    申请号:KR1020150096879

    申请日:2015-07-08

    Abstract: 본발명은플라이백컨버터의출력전압감지회로및 감지방법에관한것으로서, 1차측권선과, 상기 1차측권선에유도결합되는 2차측권선및 2차측보조권선을포함하는플라이백컨버터의출력전압감지회로에있어서, 상기 1차측권선의일단에연결된스위칭소자의게이트전압신호의하강에지를감지하는하강에지감지부와; 상기 2차측보조권선의일단에인가되는피드백전압신호의변곡점을감지하는변곡점감지부와; 상기하강에지및 상기변곡점의감지여부에기초하여톱니파를생성하거나리셋하는톱니파생성부와; 생성된톱니파와상기피드백전압신호를합산한보정신호를생성하는신호합산부와; 상기게이트전압신호가오프상태일때 동작하여상기보정신호의피크값을검출하는피크값검출부와; 상기변곡점이감지되는시점에검출된상기피크값을다음변곡점이감지되기전까지유지하는 S/H 회로를포함하는것을특징으로한다. 이에따라, 플라이백컨버터의 2차측출력전압정보를가지는구간이항상피크값을유지하도록제어함으로써, 높은신뢰성을가지는출력전압정보를감지할수 있고, 레귤레이션특성이향상되어전체회로에서안정적인동작을할 수있는효과가있다.

    Abstract translation: 本发明的反激式涉及的输出电压检测电路和所述转换器的检测方法中,初级侧绕组和一个回扫转换器包括二次侧绕组和次级侧辅助绕组,其被感应地耦合到初级绕组电路的输出电压检测 下降沿检测单元,用于检测连接到初级绕组的一端的开关元件的栅极电压信号的下降沿; 拐点感测单元,用于感测施加到次级侧辅助绕组的一端的反馈电压信号的拐点; 下降沿和锯齿发生器产生一锯齿或复位检测是否转折点和的基础上; 信号求和单元,用于通过对生成的锯齿波和反馈电压信号求和来生成校正信号; 峰值检测器,用于当栅极电压信号断开时检测校正信号的峰值; 并且感测到用于保持在检测到拐点时检测到的峰值直到下一个拐点为止的S / H电路。 Yiettara,通过控制具有反激转换器的次级侧输出电压的信息,以便始终保持峰值,能够检测具有更高的可靠性的输出电压的信息的时间间隔,它改善了调节特性,从而可以在整个电路执行稳定的操作 这是有效的。

    대기전력 저감모드를 가지는 클록생성회로 및 이를 이용한 플라이백 컨버터
    14.
    发明公开
    대기전력 저감모드를 가지는 클록생성회로 및 이를 이용한 플라이백 컨버터 有权
    降低时钟产生电路的时钟发生电路及其逆变器

    公开(公告)号:KR1020160000666A

    公开(公告)日:2016-01-05

    申请号:KR1020140078091

    申请日:2014-06-25

    CPC classification number: Y02B70/16 H02M3/28 H03K3/78

    Abstract: 본발명은대기전력소비를최소화하기위한게이트오프구간을최대한늘리고, 전자기기의종류에적합한슬립모드주파수를용이하게조절할수 있도록하는대기전력저감모드를가지는클록생성회로에관한것으로, 외부로부터대기전력을저감하기위한슬립모드신호를입력받으면기설정된듀티비에따라다발성묶음주파수를생성하여트랜지스터의게이트를대기전력저감모드로구동시키는클록생성회로에있어서, 기설정된주기로분주된제1클록을제공하는메인클록부와; 상기제1클록을이용하여상기제1클록의주파수보다낮은주파수를생성및 제공하는보조클록부와; 상기제1클록의주파수에따라기설정된제1비트부터상기제1비트보다큰 제2비트까지카운팅연산하는스텝카운터와; 셋(Set) 입력은상기제1멀티플렉서의출력과연결되고리셋(Reset) 입력은상기스텝카운터의출력과연결되어, 상기스텝카운터의제2비트까지카운팅되는경우리셋동작하는래치부; 및상기제1클록및 상기래치부의출력에따라다발성묶음주파수를출력하는출력부;를포함하는것을기술적요지로한다.

    Abstract translation: 本发明涉及一种包括待机功率的减少模式的时钟生成电路,其能够容易地控制适合于一种电子设备的滑模模式频率,并最大限度地扩展了一个门关断部分以最小化待机功耗。 时钟发生电路通过在输入滑差模式信号时根据预设的占空比产生一束频率来驱动处于备用功率的减小模式的晶体管的栅极,以减少来自外部的待机功率。 时钟发生电路包括:主时钟单元,提供以预设周期发散的第一时钟; 辅助时钟单元通过使用第一时钟产生并提供低于第一时钟的频率的频率; 步骤计数器根据第一时钟的频率执行从预设的第一位到比第一位高的第二位的计数和计算; 当步骤计数器计数到第二位时,执行复位的锁存单元,因为设定的输入连接到第一多路复用器的输出,并且复位输入连接到步进计数器的输出; 以及输出单元,其根据所述锁存单元和所述第一时钟的输出来输出所述频率组。

    중력센서를 이용한 지반 침하 측정방법

    公开(公告)号:KR101514264B1

    公开(公告)日:2015-04-22

    申请号:KR1020130046700

    申请日:2013-04-26

    Abstract: 본 발명은 중력센서를 이용한 지반 침하 측정방법에 관한 것으로서, 지표상에서 배치되는 복수개의 중력센서와, 상기 중력센서의 데이터를 전송하는 통신모듈과, 상기 통신모듈로부터 상기 중력센서의 데이터를 수신하여 연산하고 이를 바탕으로 지반의 상태를 시뮬레이션하는 감시 서버를 포함하는 지반 침하 측정시스템에서 중력센서의 기울기 값을 이용하여 지반의 침하를 측정하기 위한 방법으로 본 발명에 따르면, 상기 중력센서들을 지표상에서 격자형으로 배치시키는 중력센서 배치단계와; 상기 중력센서들을 서로 구별하여 각각의 위치 및 서로 간의 거리를 파악할 수 있도록 각각 중력센서에 고유의 식별번호를 부여하는 식별번호 부여단계와; 상기 식별번호를 바탕으로 상기 중력센서들이 배치된 지반 영역을 맵핑(mapping)하여 상기 지반 영역을 이미지로 표시하는 지반 맵핑단계와; 상기 고유의 식별번호별로 중력센서들의 초기 기울기 값을 각각 측정한 후 기준 값으로 지정하여 상기 감시 서버에 전송 및 저장하는 기준값 지정단계와; 상기 중력센서들의 기울기 값을 시간별 또는 날짜별로 측정하여 상기 감시 서버에 전송 및 저장하는 기울기 측정단계와; 상기 기울기 측정단계에서 측정된 기울기 값을 상기 기준값과 비교 연산하여 지반 침하 여부를 판단하는 침하 판단단계;를 포함하는 것을 기술적 요지로 한다.

    플라이백 컨버터의 제어전압 생성회로
    16.
    发明公开
    플라이백 컨버터의 제어전압 생성회로 审中-实审
    反激式转换器的控制电压产生电路

    公开(公告)号:KR1020170088680A

    公开(公告)日:2017-08-02

    申请号:KR1020160008890

    申请日:2016-01-25

    Abstract: 본발명은플라이백컨버터의제어전압생성회로에관한것으로서, 입력단자를통해입력되는소정의피드백전압과기설정된기준전압을비교하는비교부와, 상기비교부의출력상태를기준클록신호에기초하여유지하기위한플립플롭부와, 상기피드백전압이상기기준전압미만인경우, 상기기준클록신호에기초한오프펄스를가지는충전신호를생성하는충전신호생성부와, 상기피드백전압이상기기준전압이상인경우, 상기기준클록신호에기초한온 펄스를가지는방전신호를생성하는방전신호생성부와, 커패시터를구비하며, 상기충전신호생성부의출력또는상기방전신호생성부의출력에기초하여상기커패시터를충전또는방전하도록제어하는충방전부를포함하는것을특징으로한다. 이에따라, 디지털방식의논리회로로설계구현하여잡음의영향을거의받지않고, 플라이백컨버터의제어전압을용이하게조절할수 있는효과가있다.

    Abstract translation: 本发明涉及一种回扫涉及转换器中,保持一个比较单元的基础上,以及参考时钟信号和输出的状态的控制电压生成电路,所述比较在预定的反馈电压技术相比设定的基准电压通过输入端子被输入 充电信号发生器,用于当参考电压低于反馈电压阈值参考电压时,基于参考时钟信号产生具有关断脉冲的充电信号; 以及包括电容器并且基于充电信号生成单元的输出或放电信号生成单元的输出来控制电容器的充电或放电的充电/放电单元 而且,其特征在于。 因此,通过设计数字逻辑电路,可以容易地控制反激式转换器的控制电压而不受噪声的影响。

    액티브 다이오드 회로
    17.
    发明公开
    액티브 다이오드 회로 审中-实审
    有源二极管电路

    公开(公告)号:KR1020170035557A

    公开(公告)日:2017-03-31

    申请号:KR1020150134551

    申请日:2015-09-23

    Abstract: 본발명은액티브다이오드회로에관한것으로서, 애노드단자와, 캐소드단자와, 소스가상기애노드단자에전기적으로연결되는제1 PMOS 트랜지스터및 제2 PMOS 트랜지스터와, 드레인은상기제1 PMOS 트랜지스터의드레인에연결되고게이트는상기제1 PMOS 트랜지스터의게이트에연결되며소스는접지연결되는제1 NMOS 트랜지스터와, 드레인은상기제2 PMOS 트랜지스터의드레인에연결되고게이트는상기제2 PMOS 트랜지스터의게이트에연결되며소스는접지연결되는제2 NMOS 트랜지스터와, 드레인은상기애노드단자에전기적으로연결되고소스는상기제1 PMOS 트랜지스터의드레인과상기제1 NMOS 트랜지스터의드레인이연결되는제1노드에연결되는제3 NMOS 트랜지스터와, 소스는상기캐소드단자에연결되고드레인은상기제2 PMOS 트랜지스터의드레인과상기제2 NMOS 트랜지스터의드레인이연결되는제2노드에연결되는제4 NMOS 트랜지스터를포함하는액티브다이오드제어부; 및소스는상기애노드단자에전기적으로연결되고드레인은상기캐소드단자에전기적으로연결되는스위칭부를포함하며, 상기액티브다이오드제어부는, 상기애노드단자에인가되는제1전압이상기캐소드단자에인가되는제2전압보다클 경우상기애노드단자로부터상기캐소드단자로전류가흐르도록상기스위칭부를온 하는것을특징으로한다. 이에따라, 복수개의 MOSFET 트랜지스터를다이오드커넥티드(diode connected) 형태로설계한전류미러형감지증폭기를이용하여임계전압이하의저전압에서동작하는액티브다이오드회로를 2-스택(2-STACK)의간단한구조로설계함으로써, 별도의외부전원없이도저전압에너지하베스트를위한 AC/DC 정류회로를구성할수 있는효과가있다.

    Abstract translation: 本发明涉及一种有源二极管电路,阳极端子和阴极端子,根据权利要求1 PMOS晶体管和一个2个PMOS晶体管且具有电耦合到所述阳极端子的源极的漏极连接到所述第一1个PMOS晶体管的漏极 并且栅极被连接到所述第一1个PMOS晶体管源极的栅极,和一个1 NMOS晶体管到地的连接,而漏极被连接到第一2 PMOS晶体管栅极的漏极耦合到第一2 PMOS晶体管源极的栅极 和2个NMOS晶体管到地的连接,而漏极和3 NMOS晶体管电连接到连接到第一节点的源极,其与第一PMOS晶体管的漏极和连接到阳极端子的第一NMOS晶体管的漏极 ,连接到阴极端子的源极和连接到第二PMOS晶体管的漏极和第二NMOS晶体管的漏极的漏极 用于有源二极管的第四控制单元包括耦合到所述第二节点的NMOS晶体管; 和施加到所述第一电压转换器的阴极端子的第二电压的源极电连接到阳极端子和漏极包括电连接至所述阴极端子的开关,有源二极管控制器,它被施加到阳极端子 开关单元导通,使得电流从阳极端子流向阴极端子。 Yiettara,在二极管的简单结构中,通过使用电流反射型读出放大器的设计中以低电压低于阈值电压的有源二极管电路操作的形式连接(二极管连接)多个MOSFET晶体管的两叠(2-STACK) 可以构建用于低电压能量收集的AC / DC整流器电路,而无需单独的外部电源。

    액티브 다이오드 회로
    18.
    发明公开
    액티브 다이오드 회로 审中-实审
    有源二极管电路

    公开(公告)号:KR1020170032972A

    公开(公告)日:2017-03-24

    申请号:KR1020150130698

    申请日:2015-09-16

    Abstract: 본발명은액티브다이오드회로에관한것으로서, 애노드단자와, 캐소드단자와, 게이트는상기애노드단자에전기적으로연결되고소스는접지연결되는제1 NMOS트랜지스터와, 드레인은상기제1 NMOS 트랜지스터의드레인에연결되고소스는상기애노드단자에전기적으로연결되는제1 PMOS 트랜지스터와, 소스는상기캐소드단자에전기적으로연결되고게이트는상기제1 PMOS 트랜지스터의게이트에연결되는제2 PMOS 트랜지스터와, 드레인은상기제2 PMOS 트랜지스터의드레인에연결되고게이트는상기캐소드단자에전기적으로연결되며소스는접지연결되는제2 NMOS 트랜지스터를포함하는액티브다이오드제어부; 및소스는상기애노드단자에전기적으로연결되고드레인은상기캐소드단자에전기적으로연결되는스위칭부를포함하며, 상기액티브다이오드제어부는, 상기애노드단자에인가되는제1전압이상기캐소드단자에인가되는제2전압보다클 경우상기애노드단자로부터상기캐소드단자로전류가흐르도록상기스위칭부를온 하는것을특징으로한다. 이에따라, 복수개의 MOSFET 트랜지스터를다이오드커넥티드(diode connected) 형태로설계한전류미러형감지증폭기를이용하여임계전압이하의저전압에서동작하는액티브다이오드회로를 2-스택(2-STACK)의간단한구조로설계함으로써, 별도의외부전원없이도저전압에너지하베스트를위한 AC/DC 브릿지회로를구성할수 있는효과가있다.

    Abstract translation: 本发明涉及一种有源二极管电路,阳极端子,阴极端子和连接到权利要求1个NMOS晶体管的栅极和漏极是所述第一1个NMOS晶体管的漏极电连接到阳极端子和源极接地连接 在其中源是一个第一和一个PMOS晶体管,源极被电连接至所述阴极端子栅极 - 漏极和耦合到所述第一PMOS晶体管的栅极的第二PMOS晶体管,以及电连接到阳极端子是第二 有源二极管控制部分,包括连接到PMOS晶体管的漏极并具有电连接到阴极端子的栅极和接地的源极的第二NMOS晶体管; 和施加到所述第一电压转换器的阴极端子的第二电压的源极电连接到阳极端子和漏极包括电连接至所述阴极端子的开关,有源二极管控制器,它被施加到阳极端子 开关单元导通,使得电流从阳极端子流向阴极端子。 Yiettara,在二极管的简单结构中,通过使用电流反射型读出放大器的设计中以低电压低于阈值电压的有源二极管电路操作的形式连接(二极管连接)多个MOSFET晶体管的两叠(2-STACK) 通过设计,可以构建用于低电压能量收集的AC / DC电桥电路,而无需单独的外部电源。

    대기전력 저감모드를 가지는 클록생성회로 및 이를 이용한 플라이백 컨버터
    19.
    发明授权
    대기전력 저감모드를 가지는 클록생성회로 및 이를 이용한 플라이백 컨버터 有权
    降低时钟产生电路的时钟发生电路及其逆变器

    公开(公告)号:KR101623887B1

    公开(公告)日:2016-05-24

    申请号:KR1020140078091

    申请日:2014-06-25

    CPC classification number: Y02B70/16

    Abstract: 본발명은대기전력소비를최소화하기위한게이트오프구간을최대한늘리고, 전자기기의종류에적합한슬립모드주파수를용이하게조절할수 있도록하는대기전력저감모드를가지는클록생성회로에관한것으로, 외부로부터대기전력을저감하기위한슬립모드신호를입력받으면기설정된듀티비에따라다발성묶음주파수를생성하여트랜지스터의게이트를대기전력저감모드로구동시키는클록생성회로에있어서, 기설정된주기로분주된제1클록을제공하는메인클록부와; 상기제1클록을이용하여상기제1클록의주파수보다낮은주파수를생성및 제공하는보조클록부와; 상기제1클록의주파수에따라기설정된제1비트부터상기제1비트보다큰 제2비트까지카운팅연산하는스텝카운터와; 셋(Set) 입력은상기제1멀티플렉서의출력과연결되고리셋(Reset) 입력은상기스텝카운터의출력과연결되어, 상기스텝카운터의제2비트까지카운팅되는경우리셋동작하는래치부; 및상기제1클록및 상기래치부의출력에따라다발성묶음주파수를출력하는출력부;를포함하는것을기술적요지로한다.

    LED 램프를 위한 구동 전류 제어 장치
    20.
    发明授权
    LED 램프를 위한 구동 전류 제어 장치 有权
    控制LED灯驱动电流的装置

    公开(公告)号:KR101484160B1

    公开(公告)日:2015-01-28

    申请号:KR1020130034583

    申请日:2013-03-29

    Abstract: 본 발명은 LED 램프를 위한 구동 전류 제어 장치에 관한 것으로서, 본 발명의 일면에 따른 LED 램프를 위한 구동 전류 제어 장치는 일단이 전원부의 출력단과 연결되되 직렬로 연결되는 복수개의 발광 다이오드와, 드레인이 직렬로 연결된 복수개의 발광 다이오드의 타단과 연결되고 게이트 전압의 전압 레벨에 따라 스위칭 동작하는 트랜지스터(Q
    1 )를 포함하여 복수개의 발광 다이오드에 흐르는 전류를 도통 또는 차단하는 주스위치부와, 복수개의 발광 다이오드 각각에 흐르는 전류를 분기시켜 각각의 다이오드에 흐르는 전류량을 스위칭 동작에 따라 변경하되 발광 다이오드간에 연결된 노드들에 각각의 드레인이 연결되는 트랜지스터들(Q
    2 , Q
    3 , Q
    4 )을 포함하는 부스위치부와, 부스위치부의 트랜지스터들(Q
    2 , Q
    3 , Q
    4 )에 각각 구동전압을 공급하는 부 스위치 구동부와, 트랜지스터(Q
    1 )의 드레인-소스 전류를 측정하는 측정부와 측정부의 출력값을 기설정된 증폭비에 따라 증폭하여 측정부의 출력값에 비례하는 전압 레벨을 가지는 전압을 출력하는 증폭부와 증폭부에서 출력되는 전압을 입력받아 증폭부에서 출력되는 전압에 비례하며 트랜지스터(Q
    1 )의 스위칭 동작을 위한 구동전압을 생성하고 트랜지스터(Q
    1 )의 게이트에 구동전압을 공급하는 주스위치 게이트 구동부를 포함하는 주스위치 구동부를 포함한다.

Patent Agency Ranking