자동화된 클러스터링 방법 및 이를 이용한 이동통신환경에서 다중 경로의 클러스터링 방법 및 장치
    11.
    发明授权
    자동화된 클러스터링 방법 및 이를 이용한 이동통신환경에서 다중 경로의 클러스터링 방법 및 장치 失效
    자동화된클러스터링방법및이를이용한이동통신환신환경에서다중경로의클러스터링방법및장

    公开(公告)号:KR100930799B1

    公开(公告)日:2009-12-09

    申请号:KR1020070094116

    申请日:2007-09-17

    CPC classification number: H04B7/0413 G06K9/6218

    Abstract: 본 발명은 자동화된 클러스터링 방법에 관한 것으로서, 더욱 상세하게는 Average-Linkage 알고리즘 및 KPowerMeans 알고리즘을 이용한 자동화된 클러스터링 방법과, 이동통신 환경에서의 공간 채널 특성 분석(Spatial Channel Modeling, SCM)에 반드시 필요한 다중 경로의 클러스터링을 자동화하는 방법 및 장치에 관한 것이다.
    본 발명은 계층적 클러스터링 알고리즘에 의하여 클러스터 초기 중심 구하는 제 1 단계; 상기 클러스터의 초기 중심을 평면적 클러스터링 알고리즘에 의하여 재설정하는 제 2 단계; 상기 재설정된 클러스터의 중심에 따라서 데이터집합을 클러스터링 하는 제 3 단계; 및 상기 클러스터링된 데이터집합에 대한 검증 지표를 계산하여 최적의 클러스터 수를 결정하는 제 4 단계를 포함하는 자동화된 클러스터링 방법을 개시한다.
    클러스터링 알고리즘, 다중 경로, MIMO,

    Abstract translation: 提供了一种使用平均链接算法和KPower Means算法的自动聚类方法,以及用于无线通信环境中的空间信道建模(SCM)所需的多路径聚类的方法和设备。 该自动聚类方法包括:第一步,使用分层聚类算法获得初始聚类质心; 使用二维聚类算法移动初始聚类质心的第二步骤; 根据移动的初始聚类质心对数据集进行聚类的第三步骤; 以及第四步,计算关于聚类数据组的确认指数并确定聚类的最佳数量。

    에이 티 엠 교환시스템에서의 순서번호 처리장치 및 데이터 비트의 투명성 보장방법
    12.
    发明授权
    에이 티 엠 교환시스템에서의 순서번호 처리장치 및 데이터 비트의 투명성 보장방법 失效
    序列计数器处理器和ATM切换系统中数据位传输的方法

    公开(公告)号:KR100221497B1

    公开(公告)日:1999-09-15

    申请号:KR1019960047705

    申请日:1996-10-23

    Abstract: 본 발명은 단말 대 단말 사이에서 기존망(PSTN, N-ISDN)과 ATM망과의 연동시 요구되는 기능 중 AAL 형태 1 헤더의 SN값을 이용하여 데이터의 투명성을 보장해주는 방법에 관한 것으로, 셀의 순서가 정상인지 손실이 발생하였는지, 또는 오삽입되었는지를 판단하여 오삽입된 셀의 데이터는 버리고 손실이 발생하면 발생한 셀의 수만큼 더미셀을 발생시켜 원래 데이터의 구조를 유지하게 하여 서비스의 품질이 크게 저하되는 것을 방지할 수 있는 방법이며, 셀의 정상여부를 판단하는 알고리즘의 구조가 간단하고, 논리소자를 이용하여 구성할 수 있으며, 가변비트율 서비스 및 영상신호뿐만 아니라 존재가능한 모든 서비스의 ATM망 연동시에도 이용할 수 있도록 기능화시켜 범용성이 있도록 구성한 점을 특징으로 한다.

    인쇄회로기판의 광신호 상호연결장치

    公开(公告)号:KR1019970072791A

    公开(公告)日:1997-11-07

    申请号:KR1019960012089

    申请日:1996-04-20

    Abstract: 본 발명은 해당 시스템의 전체 기능을 정지시키지 않고, 실장된 인쇄회로기판만의 교체 및 유지보수를 용이하게 수행하기 위한 인쇄회로기판의 광신호 상호연결장치에 관한 것으로, 광도파로 사이를 통과하여 백플레인(4)에 접속되는 해당 인쇄회로기판(3)의 일단측 중앙부위에 한쪽이 개방된 슬롯(3a)이 형성되며, 상기 슬롯(3a)의 양부에는 백플레인(4)과 접속을 위한 제2커넥터(8)를 구비하고 또한 상기 인쇄회로기판(3)의 슬롯(3a)에 삽입되는 크기로 형성되어 백플레인(4)에 연결되며, 상, 하면에 제2발광소자(13)와 제2수광소자(14)를 구비한 중계기판(12)을 포함하므로써 전기적 임피던스정합에 의한 인쇄회로기판의 상호접속보다 고속의 광신호를 용이하게 전송하고 전기적 접속과 병행하여 필요한 채널별로 선택적으로 적용할 수 있고, 또한 시스템 운용 정지하지 않고도 인쇄회로기판의 유지보수를 용이하게 수행할 수 있는 효과를 가진다.

    단안정 펄스래치를 사용한 디지탈 PCB의 누화 시험장치
    14.
    发明授权
    단안정 펄스래치를 사용한 디지탈 PCB의 누화 시험장치 失效
    数字串扰测试仪使用稳定的脉冲锁存器

    公开(公告)号:KR1019970000819B1

    公开(公告)日:1997-01-20

    申请号:KR1019940027302

    申请日:1994-10-25

    Abstract: A crosstalk test apparatus of digital PCB is provided that rapidly checks a reason of crosstalk in PCB pattern using a monostable pulse latch when an error occurs due to crosstalk. The crosstalk test apparatus of digital PCB using a monostable pulse latch for testing a crosstalk between interconnections in designing PCB includes a signal generator(10) being connected to a pin hole or via hole of a PCB to be tested by a signal transmitting bar(40) and a wire, for generating a monostable pulse signal(ST) under the control of a control signal; a plurality of crosstalk detectors(20A~20N) for detecting whether the signal inputted from the interconnections to which a plurality of crosstalk receiving bars(50A~50N) each connected via the wire is a crosstalk signal beyond a predetermined limitation value; and a display means(30) for receiving a test signal outputted from the plurality of crosstalk detectors(20A~20N) and displaying crosstalk receiving bars that received a crosstalk beyond the predetermined threshold value and its polarity.

    Abstract translation: 提供数字PCB的串扰测试装置,当由于串扰发生错误时,使用单稳态脉冲锁存器快速检查PCB图案中的串扰原因。 使用用于测试设计PCB中的互连之间的串扰的单稳态脉冲锁存器的数字PCB的串扰测试装置包括信号发生器(10),其被连接到要由信号传输条(40)测试的PCB的针孔或通孔 )和导线,用于在控制信号的控制下产生单稳态脉冲信号(ST); 多个串扰检测器(20A〜20N),用于检测从经由导线连接的多个串扰接收条(50A〜50N)的互连输入的信号是否超过预定限制值的串扰信号; 以及显示装置(30),用于接收从多个串扰检测器(20A〜20N)输出的测试信号,并显示接收超过预定阈值及其极性的串扰的串扰接收条。

    비동기 직렬 데이터 통신에서의 주파수 도약동기 장치와 동기 신호 검출 방법 및 장치
    15.
    发明授权

    公开(公告)号:KR100250436B1

    公开(公告)日:2000-04-01

    申请号:KR1019970065688

    申请日:1997-12-03

    Abstract: PURPOSE: A frequency hopping synchronous device in asynchronous serial data communication is provided to easily extract a synchronous signal necessary for frequency hopping, as using an asynchronous data transmission system for data transmissions of a wireless section in a wireless data transmission system using a frequency hopping system. CONSTITUTION: An RF modulator/demodulator(501) outputs received serial data frames. If high-level signals having short constant times are inputted among the data frames, an integrator(502) accumulates the signals to integrate the signals. If the integrated signals are low-level signals, a low-level detector(503) discharges inputted signals. If a frequency hopping synchronous signal is inputted after high-level signals having long constant times are inputted, a comparator(504) compares an output value of the integrator(502) with a comparison voltage, and outputs a square wave pulse. A timer(506) is preset as the same time as one frequency frame length. If an elapsing time of the timer(506) is remarkably earlier than a synchronization expiring time, a deciding circuit(510) decides a wrong operation signal by using a timer completion signal. If the elapsing time is close to the synchronization expiring time, the deciding circuit(510) performs a frequency conversion to hop into a next step of communication frequency from a present communication frequency. If the elapsing time exceeds the expiring time, the deciding circuit(510) performs a frequency conversion by using a timer expiring signal as an additional synchronous signal. A PN generator(511) is driven by an output of the deciding circuit(510).

    Abstract translation: 目的:提供异步串行数据通信中的跳频同步装置,以便在使用跳频系统的无线数据传输系统中使用用于数据传输的无线部分的异步数据传输系统来轻松提取跳频所需的同步信号 。 构成:RF调制器/解调器(501)输出接收到的串行数据帧。 如果在数据帧之间输入具有短常数时间的高电平信号,则积分器(502)累积信号以对信号进行积分。 如果集成信号是低电平信号,则低电平检测器(503)放电输入的信号。 如果在输入了具有长时间的高电平信号之后输入跳频同步信号,比较器(504)将积分器(502)的输出值与比较电压进行比较,并输出方波脉冲。 定时器(506)被预设为与一个频率帧长度相同的时间。 如果定时器(506)的经过时间明显早于同步到期时间,则判定电路(510)通过使用定时器完成信号来确定错误的操作信号。 如果经过时间接近于同步到期时间,则判定电路(510)进行频率转换,从当前通信频率跳到通信频率的下一步。 如果经过时间超过到期时间,则判定电路(510)通过使用定时器到期信号作为附加同步信号进行频率转换。 PN发生器(511)由决定电路(510)的输出驱动。

    비동기 직렬 데이터 통신에서의 주파수 도약동기 장치와 동기 신호 검출 방법 및 장치
    16.
    发明公开
    비동기 직렬 데이터 통신에서의 주파수 도약동기 장치와 동기 신호 검출 방법 및 장치 失效
    跳频同步装置及异步串行数据通信中的同步信号检测方法及装置

    公开(公告)号:KR1019990047331A

    公开(公告)日:1999-07-05

    申请号:KR1019970065688

    申请日:1997-12-03

    Abstract: 본 발명은 비동기 직렬 데이터 통신에서의 주파수 도약 동기 장치와 동기 신호 검출 방법 및 장치에 관한 것이다.
    데이터 전송 시스템의 주파수 도약 동기 수단으로 주로 사용되는 방식은 송신단에서 전송되는 디지털 데이터 신호로부터 동기 신호를 축출하는 위상 동기 루프(Phase Locked Loop ;PLL) 방식이며, PLL 방식을 사용하기 위해서는 데이터 전송에 동기식 전송 방식을 사용하는 것이 PLL 회로의 구현에 유리하다. 그러나 현재 주로 사용되는 데이터 통신 단말들은 비동기 전송 방식을 사용하며, 비동기 전송 방식을 사용할 경우 전송 속도는 저하되지만 망 구성 및 접속이 용이해진다. 하지만 비동기식 직렬 전송 방식의 경우에도 데이터의 레벨 천이가 불규칙하므로 접속은 편리하지만 PLL을 구현하기 복잡한 문제점이 있다.
    이러한 문제점을 해결하기 위하여, 본 발명에서는 비동기식 직렬 전송 방식으로 데이터를 전송하면서 도약 동기를 유지하기 위하여 PLL 회로를 사용하지 않고 데이터 프레임 끝에 삽입되는 짧은 동기 신호와 내장된 타이머를 이용하여 페이딩 등에 의한 동기 신호의 일시적 상실에도 주파수 동기를 유지할 수 있는 비동기 직렬 데이터 통신에서의 주파수 도약 동기 장치와 동기 신호 검출 방법 및 장치가 제시된다.

    광 직접전송방식에 의한 인쇄회로기판 어셈블리의 상호접속방법
    17.
    发明授权
    광 직접전송방식에 의한 인쇄회로기판 어셈블리의 상호접속방법 失效
    使用光直接发送模式打印电路板组合的互连方式

    公开(公告)号:KR100171372B1

    公开(公告)日:1999-05-01

    申请号:KR1019950047052

    申请日:1995-12-06

    Abstract: 본 발명은 광 직접전송방식에 의한 인쇄회로기판 어셈블리의 상호접속방법에 관한 것이다. 본 발명에 따른 인쇄회로기판 어셈블리의 상호접속방법은 복수개의 인쇄회로기판 어셈블리를 백플레인에 전기적 커넥터를 사용하여 접속하고, 고속신호의 상호접속이 요구되는 인쇄회로기판 어셈블린 상에 하나의 상호접속 채널을 형성하도록 발광소자의 수광소자를 광빔의 주전송 방향에 수직으로 인쇄회로기판 어셈블린 상에 대향하게 각각 배치하는 동시에, 상호접속 채널 사이에 제3의 인쇄회로기판 어셈블리가 존재하는 경우에는 전기한 발광소자 또는 수광소자의 대향하는 위치의 인쇄회로기판 어셈블리 상에 광신호를 통과시키기 위한 인쇄회로기판 구멍을 형성하며, 인쇄회로기판 어셈블리의 사이의 공간을 해당 신호의 상호접속을 위한 광도파로로 이용하는 것을 특징으로 한다.

    정전기 방지기능이 부가된 인쇄회로기판 가이드레일 시스템

    公开(公告)号:KR1019970032333A

    公开(公告)日:1997-06-26

    申请号:KR1019950041336

    申请日:1995-11-14

    Abstract: 본 발명은 정전기 방지기능이 부가된 인쇄회로기판 가이드레일 시스템에 관한 것이다.
    본 발명의 인쇄회로기판 가이드레일 시스템은 서브랙(1) 하부의 가이드레일(5)을 따라 안내되고 서브랙(1) 후단의 백플레인(2)에 부설된 컨넥터(3)에 연결되는 플러그인 유니트(4)의 인쇄회로기판(4')을 정전기(ESD)로부터 보호하기 위한 인쇄 회로기판 가이드레일 시스템에 있어서, 인쇄회로기판(4')상의 일면에는 ESD접지면(10)이 형성되고, 가이드레일(5)의 하단에는 'ㄷ'자 형상의 홈(17')이 형성되도록 걸림턱(17)이 돌설되며, 가이드레일(5)의 측면 일단에는 ESD 스트립(8)이 삽입될 수 있도록 삽입홈(13)이 형성되고, ESD 접지면 접촉부(18)와 ESD용 인쇄회로기판 접촉부(14)가 절곡형성된 ESD스트립(8)이 전기한 삽입홈(13)에 삽설되며, 가이드레일(5)의 걸림턱(17)에 형성된 홈(17')에 삽입될 수 있도록 상면에 동박(9)이 부설된 ESD용 인쇄회로기판(7)이 전기한 서브랙(1)의 방 하단을 횡단하여 서브랙(1)의 측면에 절연체(12)를 통하여 돌출형성되고, ESD용 인쇄회로기판(7)의 양단에는 접지케이블(11)이 연결되어 구성된 것을 특징으로 한다.

    트리머 회로 자동 조정 장치(APPARATUS FOR ADJUSTING TRIMMER CIRCUIT ATOMATICALLY)
    20.
    发明授权
    트리머 회로 자동 조정 장치(APPARATUS FOR ADJUSTING TRIMMER CIRCUIT ATOMATICALLY) 失效
    自动控制装置用于调整电路

    公开(公告)号:KR1019970010380B1

    公开(公告)日:1997-06-25

    申请号:KR1019940021582

    申请日:1994-08-30

    Abstract: After comparing the levels of the measurement signal(st) and standard signal(Sr), the comparing part(230) gives out a comparison signal(sp) which shows the result of the comparison and delivers it to the motor driving part(240). If the comparison signal shows St > Sr, the motor driving part(240) controls so the motor(110) may be rotated forward, while the comparison signal shows St

    Abstract translation: 在比较测量信号(st)和标准信号(Sr)的电平之后,比较部分(230)给出比较信号(sp),其显示比较结果并将其传送到电动机驱动部分(240) 。 如果比较信号显示St> Sr,则电动机驱动部(240)进行控制,使得电动机(110)可以向前旋转,而比较信号显示St

Patent Agency Ranking