Abstract:
PURPOSE: A power control apparatus, an LRWPAN-Ethernet bridge, and a power control method of a power sensor node are provided to constitute a power control network in a shadow zone. CONSTITUTION: A power control apparatus transfers the state information request message of a power sensor node(S12). An LRWPAN(Low Rate Wireless Personal Area Network)-Ethernet bridge converts an order message into an LRWPAN packet(S21). The power sensor node measures the power consumption of a connected device(S31). The power control apparatus refers to a DB about the power sensor node or the bridge(S13). The power control apparatus outputs status information about the power sensor node to a user(S14).
Abstract:
A method and an apparatus for controlling a video conference are provided to configure a video screen and voice data requested by each person by using image and voice data generated from each video conference application of the participants of a video conference. A data processing unit(120) decodes compressed data inputted from a video conference application of a user to extract image and voice data of each person participating in a video conference, and encodes image and voice data to be provided to the application. An image processing unit(130) generates image data for configuring a video screen according to video screen requesting information generated according to a user request by using the extracted image data. A voice processing unit(140) configures voice data according to voice control information generated according to a user request by using the extracted voice data.
Abstract:
본 발명은 인텔 x86 기반의 홈 서버 장비에서 네트워크 분배 및 QoS 기능을 적용하기 위해 요구되는 SMI 기반의 이더넷 스위치를 수용할 수 있도록 하기 위한 GPIO 신호와 SMI 신호의 정합 장치 및 방법, 이를 이용한 홈 서버에 관한 것으로서, SMI를 지원하지 않는 CPU에서 SMI 기반의 이더넷 스위치를 대부분의 CPU에 구비된 GPIO를 이용하여 SMI 정합 기능을 제공함으로써, 단순한 이더넷 정합기능이 아닌 여러 포트의 네트워크 분배 기능과 QoS 기능을 홈 서버에 제공할 수 있게 한다. x86, GPIO, SMI, 이더넷 스위치, 홈 서버, QoS,
Abstract:
본 발명은 방송 서비스, 인터넷 서비스, 게임 플랫폼 서비스는 물론이고, 댁내에서 요구되는 광대역의 네트워크 분배 기능을 제공할 수 있는 서비스 융합 및 에너지 절약이 가능한 홈 서버 및 그 제어 방법에 관한 것으로서, 본 발명은 하나 이상의 방송 신호를 동시에 수신하여 디코딩 처리함과 동시에, 방송 신호의 분배를 수행하는 방송 처리부; 방송 서비스, 게임 플랫폼, 인터넷 서비스의 제공 및 처리를 제어하며 홈 서버내의 전반적인 동작을 제어하며, 현재 수행되는 서비스 모드 및 절전 모드를 하기 전원 제어부에 알리는 서비스 프로세서부; 댁내의 사설망을 지원하고, 댁내망의 네트워크 분배 기능을 수행하며, 방송 분배를 위한 방송 선택신호를 하기 전원 제어부로 인가하는 네트워크 분배 기능부; 홈 서버 내 각 모듈별로 전원을 각각 공급하는 전원 공급부; 및 상기 서비스 프로세서부 및 네트워크 분배 기능부에서 제공된 서비스 및 동작 상태에 따라서 상기 전원 공급부에서 각 모듈별로 제공되는 전원의 온/오프를 제어하는 전원 제어부를 포함한다. 홈 네트워크, 홈 서버, 에너지 절약, 융합 서비스
Abstract:
An 802.15.4 WPAN(Wireless Personal Area Network) installation method and a device therefor are provided to easily construct a PAN in consideration of another PAN which is already constructed, thereby increasing efficiency of frequencies and channel stability. Addresses, PAN IDs, and channels to be used by coordinators which newly start operation are set(S100). One suitable coordinator of the constructed coordinators is selected to combine with a device(S200). The coordinator installation process(S100) comprises the following steps of: setting a coordinator to be newly installed is set to a setup mode; selecting a channel having the minimum energy among available channels; setting a PAN ID which existing other coordinators do not use as PAN ID of the coordinator to be newly installed; and setting the coordinator to an operation mode after completion of the installation.
Abstract:
본 발명은 광통신망(FTTH : Fiber to the Home)인 EPON(Ethernet Passive Optical Network) 기반의 홈 게이트웨이 시스템 및 이러한 홈게이트웨이 시스템에서의 패킷 처리 방법에 관한 것으로, 홈 게이트웨이의 메인 프로세서로 2개의 이더넷 인터페이스를 갖는 제어프로세서를 이용하고, 댁내망 이더넷 스위치 칩으로는 L2 멀티캐스트 MAC 테이블을 기반으로 멀티캐스트 트래픽에 대한 처리가 가능하도록 IGMP 스누핑 기능을 갖는 이더넷 스위치를 사용함으로써 멀티캐스트 MAC 테이블을 제어 프로세서에서 관리가 가능하도록 한다. 또한, 입력된 멀티캐스트 트래픽에 대해서는 프로세서를 거치지 않고 L2 이더넷 스위치 기능에 의해서 직접 처리하도록 하여 홈 게이트웨이에 사용하는 상기 제어 프로세서의 부하를 경감하도록 하고, 가입자망 인터페이스로 VDSL, EPON, 기가비트 이더넷 및 10/100 패스트 이더넷 인터페이스를 모드 선택에 따라 다양하게 제공함으로써 사용자에게 다양한 서비스를 제공한다. 홈 네트워크, 홈 게이트웨이, 다중 WAN 정합, EPON, PLC 정합
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 다중 물리장치 접속을 위한 네트워크 프로세서 기반의 패킷 포워딩 장치 및 그 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은, 네트워크 프로세서를 기반으로 하는 패킷 포워딩 장치를 포함한 라인카드에서 네트워크 프로세서가 포함된 패킷 포워딩 장치 부분을 마더 보드로 구성하고 물리 장치 부분을 도터(Daughter) 보드로 구성함으로써, 도터 보드로 구성되는 물리 장치만 변경하여 장착함으로써 새로운 인터페이스의 패킷 포워딩 장치 라인 카드로 동작할 수 있도록 하기 위한 네트워크 프로세서 기반의 패킷 포워딩 장치 및 그 방법을 제공하고자 함. 3. 발명의 해결방법의 요지 본 발명은, 패킷 포워딩 장치에 있어서, 상기 패킷 포워딩 장치를 마더 보드(mother board) 형태로 구성하되, 상기 마더 보드에 탈/장착이 가능하여, 정합 시 물리층 식별값(물리 장치 고유의 식별값) 및 물리장치 클럭을 제공하기 위한, 도터 보드(daughter board) 형태로 구성된 다중 물리장치; 상기 다중 물리장치로부터의 물리층 식별값을 바탕으로, 상기 다중 물리장치 중 현재 정합된 물리 장치가 지원해야 하는 송신 클럭을 선택하여 해당 물리 장치에 공급하기 위한 송신클럭 공급수단; 상기 다중 물리장치로부터의 물리층 식별값 및 물리장치 클럭을 바탕으로, 상기 해당 물리 장치와의 인터페이스에 사용되는 수신 클럭을 선택하여 패킷 포워딩 수단에 공급하기 위한 수신클럭 공급수단; 상기 패킷 포워딩 장치의 각 구성요소를 제어하고, 상기 다중 물리장치로부터의 물리층 식별값을 바탕으로, 상기 현재 정합된 물리 장치의 종류를 식별하여 상기 해당 물리 장치에 맞는 기능을 수행하는 프로그램 모듈을 선택하기 위한 제어수단; 및 상기 제어수단에서 선택한 프로그램 모듈에 의거하여, 상기 해당 물리 장치와의 인터페이스에 맞게 상기 해당 물리 장치와의 패킷 포워딩 기능을 수행하기 위한 상기 패킷 포워딩 수단을 포함함. 4. 발명의 중요한 용도 본 발명은 패킷 포워딩 장치 등에 이용됨. 다중 물리 인터페이스, 네트워크 프로세서, 라인 카드, 패킷 포워딩 장치
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 전원 모니터 소자를 이용한 입력 전원 동작 순서 제어 장치 및 그 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은, 입력 전원들의 순서를 요구하는 고성능 칩을 하드웨어 보드 구현에 사용함에 있어, 입력 전원의 동작 순서를 제어하기 위해 간단한 전원 모니터 소자를 사용하여 구성함으로써, 복잡한 회로의 필요성을 제거하고 고성능 소자가 안정적으로 요구된 기능 동작을 수행할 수 있도록 하는 전원 모니터 소자를 이용한 입력 전원 동작 순서 제어 장치 및 그 방법을 제공하고자 함. 3. 발명의 해결방법의 요지 본 발명은, 전원 모니터 소자를 이용한 입력 전원 동작 순서 제어 장치에 있어서, 하드웨어 보드를 구성하는 구성 요소의 1차 전원으로 동작 직류 전원을 공급하기 위한 주 전원 공급수단; 상기 주 전원 공급수단으로부터 직류 전원을 입력받아 다른 레벨의 직류 전원으로 변환하여 하드웨어 소자들의 입력 전원으로 사용하기 위한 2차 전원을 만들어 내는 다중의 부 전원 공급수단; 상기 입력 전원의 레벨을 감시하여 입력 전원이 특정 레벨 이하로 떨어졌을 경우, 리셋 입력 제어신호를 발생시키기 위한 리셋 입력 제어신호 발생수단; 상기 리셋 입력 제어신호 발생수단으로부터 리셋 입력 제어신호를 입력받아 실질적으로 제어 신호를 발생시키는 제어신호 발생수단; 및 상기 입력 전원의 온/오프(ON/OFF) 순서를 요구하는 요구수단을 포함함. 4. 발명의 중요한 용도 본 발명은 하드웨어 시스템 등에 이용됨.
Abstract:
PURPOSE: A method and an apparatus for processing an output directional packet of a multi-protocol label switch having an extended output directional channel are provided to effectively use and easily extend channel resource by performing a virtual merge function. CONSTITUTION: Data is transmitted and received between an output packet control module(110) and a system control processor(170) by a PCI bus and a CPU local bus. A packet receiver(120) operates as a 16-bit slave in a UTOPIA 2 cell mode. A packet of the UTOPIA 2 cell mode is received by a reception SAR(Segmentation And Reassembly) element(124) of the packet receiver(120) and stored in a reception packet memory(122). The packet receiver(120) converts the received packet into a UTOPIA 2 packet mode and transmits it to a packet controller(150). The packet controller(150) determines a kind of the packet received in the UTOPIA 2 packet mode and sets a transmission path corresponding to the kind of the packet.