Abstract:
PURPOSE: A network-based IP multicast service reception control apparatus and method thereof are provided to control data corresponding to a multicast channel by using a snooping table and to block access to a multicast channel. CONSTITUTION: A memory(611) stores a snooping table and a service profile that includes multicast channel information. A processor(612) determines whether a user joins a specific multicast channel by using service profile. The processor updates information about a specific user to the snooping table based on a determining result. The processor controls data corresponding to the specific multicast channel that is transmitted from a multicast router.
Abstract:
본 발명은 망 부하에 따른 트래픽의 동적 제어방법 및 그 장치에 관한 것으로, 네트워크의 트래픽을 분류하여 P2P 용 트래픽을 별도의 테이블로 관리함으로써, 네트워크의 부하량에 따라 다이나믹하게 P2P트래픽을 제어하여 체계적인 관리가 가능하고, 필요에 따라 P2P 서비스로 인한 과부하를 방지하면서 네트워크의 자원을 효율적으로 이용하여 트래픽 관리 및 제어에 따른 효율성이 향상되는 효과가 있다. P2P, 트래픽, 트래픽 제어, 플로우, 패킷, 피어 투 피어
Abstract:
본 발명은 두 개의 이더넷 스위치를 이용하여 가용성이 제공되는 프로세서간 통신 경로를 제공하는 이중화 경로 제공 장치 및 방법에 관한 것이다. 본 발명의 이중화 경로 제공 장치는, 다수의 프로세서, 각각이 다수의 프로세서와 케이블을 통해 연결되어 통신을 할 수 있도록 통신 경로를 제공하는 다수의 포트와 릴레이 포트를 가지는 두 개의 이더넷 스위치, 두 개의 이더넷 스위치간의 릴레이 포트를 연결하기 위한 케이블, 그리고 이더넷 스위치와 각각 전용선으로 연결되어 있으며 또한 케이블을 통해서는 이중으로 연결되어 이중화되어 있는 두 개의 호스트를 포함하여, 운용 관리가 간단하고 자체적인 이중화 진단이 가능하며 단일 링크 또는 단일 보드의 고장에도 프로세서간 통신에 장애를 극복하는 고 가용성을 제공하는 효과가 있다.
Abstract:
PURPOSE: An apparatus and a method for supplying the duplexing path of Ethernet switch by using a relay port are provided to represent the effect of the duplexing of communication link between the multi processors. CONSTITUTION: An apparatus for supplying the duplexing path of Ethernet switch by using a relay port includes a plurality of processors(P1-Pm), a pair of Ethernet switches(30,40), a cable and a pair of hosts(10,20). Each of the Ethernet switches(30,40) is provided with a plurality of ports and relay ports so as to communicate though a plurality of processors(P1-Pm) and the cable. The cable connects the relay ports of the two Ethernet switches(30,40) each other. And, the pair of hosts(10,20) are connected to the Ethernet switches(30,40) through the dedicated lines and are connected through the cable in double.
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 ATM(Asynchronous Transfer Mode : 비동기 전송 모드, 이하 ATM 이라 함)교환 시스템에서 신뢰도가 높은, 프로세서간 통신을 위해 이중화된 통신경로를 제공하는 이중화된 통신경로의 제어 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은, ATM(Asynchronous Transfer Mode)교환 시스템에 있어서, 프로세서간 통신경로를 제공하는 방법에 대한 것으로 특히, 프로세서간 통신을 위해 이중화된 경로를 제공하기 위한 데이터 채널의 관리 및 제어 방법과 그를 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체를 제공하고자 함. 3. 발명의 해결방법의 요지 본 발명은, 이중화된 통신경로의 제어를 통한 메시지 송신에 있어서, 통신경로 제어 프로세서가 사용자 인터페이스를 통해 메시지 송신 루틴을 호출받는 제 1 단계; 사용자의 선택 혹은 현재 경로의 활성 여부에 의해 송신경로를 결정하고 상기 결정된 경로에 따라 표준 셀의 통상 흐름 제어(GFC : Generic Flow Control)영역값을 설정하는 제 2 단계; 및 상기 표준 셀의 통상 흐름 제어(GFC : Generic Flow Control)영역값을 이용해서 셀을 송신하고 상기 제 2 단계에서 설정된 표준 셀의 통상 흐름 제어(GFC : Generic Flow Control)영역값을 복원하는 제 3 단계를 포함함. 4. 발명의 중요한 용도 본 발명은, 논리적으로 이중화되어 있는 독립된 두 경로를 가지는 경로 이중화를 구현하는데 이용됨.
Abstract:
본 발명은 분산된 다중 프로세서 구조를 가지는 ATM 교환 시스템에서, 분산된 다중 프로세서의 논리 주소를 주소 테이블의 인덱스로, 스위치 라우팅 태그, VPI 및 VCI를 주소 테이블의 내용으로 하는 주소 테이블을 구성함으로써, 보다 빠르고, 효율적인 주소 검색 및 관리 방법을 제공하는데 그 목적이 있다. 본 발명에 따르면, 분산된 다중 프로세서 구조를 가지는 ATM 교환 시스템의 물리 주소의 테이블 구성 및 관리 방법에 있어서, 운용 유지 보수 프로세서(OMP : Operation and Maintenance Processor) 또는 호 연결 제어 프로세서(CCCP : Call and Connection Control Processor) 등의 논리 주소를 읽어들여, 가상 경로 식별자(VPI : Virtual Path Identifier)를 계산하는 제 1 단계와; 운영 프로세서에서 스위치 라우팅 정보 테이블을 다운로딩하여 스위치 라우팅 태그를 계산하는 제 2 단계와; 상기 제 1 단계에서 읽어들인 논리 주소를 인덱스로 가지고, 상기 제 1 단계 및 상기 제 2 단계에서 계산한 스위치 라우팅 태그 및 가상 경로 식별자를 주소 테이블의 내용으로 하는 ATM 주소 테이블을 작성하는 제 3 단계를 포함하여 이루어진 것을 특징으로 하는 ATM 교환 시스템의 물리 주소의 테이블 구성 및 관리 방법이 제공된다.
Abstract:
PURPOSE: A method of forming and managing an asynchronous transmission mode physical address table having a logical address of a processor as an index is provided to enable faster and more effective address search and more effective management of the address. CONSTITUTION: A method of forming and managing a physical address table in an ATM exchange system is disclosed. A logical address such as an operation and maintenance processor or a call and connection control processor is read to calculate a virtual path identifier, and a switch routing data table is downloaded from the operation processor to calculate a switch routing tag. An ATM address table is formed containing the calculated switch routing tag and the virtual pass identifier.
Abstract:
PURPOSE: A method for embodying a vector interrupt in software is provided to embody an interrupt similar to a vector interrupt having various sorts of interrupt sources in software using DPRAM by setting a response to an interrupt and a confirmation flag in two boards, and by enabling an IPC device firmware to perform the setting. CONSTITUTION: A source, which generates an interrupt, is generated(S9). An IPC firmware checks whether a condition is suitable for generating the interrupt(S10). A vector is recorded in an interrupt vector domain of SPCA DPRAM(S11). According to a sort of the vector, interrupt information such as DPRAM receiving buffer FULL(S12), an SPCA dual link failure(S13), a message assembly CRC error(S14) and a message receipt of the DPRAM(S15) are transmitted to a command domain of the DPRAM. In addition, a level interrupt is generated through Sbus IRQ(S16).
Abstract:
본 발명은 ATM 교환기의 SARA 칩 응용 프로세서간 메세지 전달 및 자원관리 방법에 관한 것으로, 프리 디스크립터 리스트에서 필드의 내용을 송신 버퍼 테이블의 번호로 사용하고, 프리 디스크립터 리스트 송신 큐를 선택하고 할당 포인트의 값을 1증가시키는 제1단계; N번째 송신 버퍼 테이블에 송신할 패킷에 대한 정보를 기록하고 패킷의 크기에 따른 버퍼의 크기를 기록하고 AAL 타입5로 설정하며, 송신 버퍼 테이블에 설정된 패킷 메모리 주소에 전송할 패킷을 AAL 타입5 CPCS-PDU의 형식으로 기록하는 제2단계; N번째 패킷에 대한 스위치 라우팅을 위한 라우팅 어드레스를 라우팅 레지스트에 기록하고, 전송 준비큐에 송신 버퍼 번호 N을 기록함으로써 이 패킷의 전송 준비 완료이므로 전송을 하라고 SARA-S에게 알리는 제3단계; SARA-S가 전송을 완료 인터럽트로 프로세서에게 알리고, 인터럽트를 접수하면 N번째 송신 버퍼를 재사용을 위해 해제하며, 해제 포인트를 1증가시키는 제4단계; 를 포함하여 메세지 송신기능을 수행하고, SARA칩의 상태를 나타내는 레지스트의 값 저장, 송신 수신 셀의 갯수 저장, 송신과 수신에 관련된 각종 큐들의 읽기, 쓰기 프리 큐의 갯수를 계산하고, CRC, HEC 에러 및 DROP 된 패킷의 수와 예외 상황 발생 빈도를 저장하며, 저장된 정보를 상위 OS로 보고하고 이 정보를 화면에 출력하는 제5단계를 포함하여 상태 보고 및 출력기능을 수행하며, 메세지 조립완료 인터럽트로 프로세서에게 메세지 수신을 알리면 프로세서는 인터럽트를 접수하고, 조립 완료된 수신 버퍼의 번호를 조립 완료큐(PCQ)로부터 읽어서(N), N번째 수신 버퍼 테이블을 찾아 수신 버퍼 테이블의 상태 필드를 판독하여 이 패킷이 에러를 가진 패킷인지 판독한 제6단계; 수신 버퍼 테이블의 상태 필드의 하위 6비트의 값이 모두 0이 아닐 경우는 에러 종류를 파악하고, 에러 및 예외 상황이 발생한 패킷이라면 에러 및 예외 상황이 발생했음을 상위에 보고하는 제7단계; 수신한 패킷에 에러가 없을 경우는 이 패킷이 스몰 또는 라지 버퍼를 사요하는지 판독하여 N번째 수신 버퍼 테이블의 패킷 메모리 어드레스 필드가 가르키는 주소에서 메세지를 읽어 OS로 전송하고, 수신된 패킷을 상위로 전송한 후에는 그 패킷의 수신 버퍼와 PCQ와 프리큐를 해제하여 재사용하도록 하는 제8단계를 포함하여 메세지 수신기능을 수행하는 것을 특징으로 한다.