-
公开(公告)号:KR100417240B1
公开(公告)日:2004-02-05
申请号:KR1020020021730
申请日:2002-04-20
Applicant: 한국전자통신연구원
IPC: H04L12/66
Abstract: PURPOSE: A method for performing digital voice communication is provided to transceive a voice by using a data communication service method between a wire terminal and a wireless terminal without correcting a mobile communication system of a communication provider, thereby enhancing clear and safe voice quality. CONSTITUTION: A wireless terminal(40) performs a voice communication service and a data communication service by using a CDMA system. A mobile communication network(42) transmits data between the wireless terminal(40) and an IWF(44). The IWF(44) processes data connections between the mobile communication network(42) and a wire communication network(46). The wire communication network(46) transmits data between the IWF(44) and a wire terminal(48), and includes an exchange. The wire terminal(48) comprises as follows. A voice communication processor(48d) performs the voice communication service. A vocoder(48a) encodes/decodes a voice signal/voice data. An input/output unit(48b) inputs/outputs the voice data. A controller(48c) determines to perform either of the voice communication service and the data communication service.
Abstract translation: 目的:提供一种用于执行数字语音通信的方法,以通过使用有线终端和无线终端之间的数据通信服务方法来收发语音,而不纠正通信提供商的移动通信系统,从而增强清晰和安全的语音质量。 组成:无线终端(40)通过使用CDMA系统执行语音通信业务和数据通信业务。 移动通信网络(42)在无线终端(40)和IWF(44)之间传输数据。 IWF(44)处理移动通信网络(42)和有线通信网络(46)之间的数据连接。 有线通信网络(46)在IWF(44)和有线终端(48)之间传输数据,并且包括交换机。 导线端子(48)如下所述。 话音通信处理器(48d)执行话音通信服务。 声码器(48a)编码/解码语音信号/语音数据。 输入/输出单元(48b)输入/输出语音数据。 控制器(48c)确定执行语音通信服务和数据通信服务中的任一个。
-
-
公开(公告)号:KR1020080043212A
公开(公告)日:2008-05-16
申请号:KR1020070071864
申请日:2007-07-18
Applicant: 한국전자통신연구원
IPC: G11C11/41
CPC classification number: G11C11/4125 , G11C5/14 , G11C7/24 , G11C11/414
Abstract: A method and an apparatus for erasing information in a volatile memory are provided to erase data by writing meanless data in the memory forcibly. A volatile memory(204) stores data. A power switch circuit(206) senses external attack. A variable circuit device(211) writes random number data generated by the volatile memory forcibly, when the power switch circuit senses external attack. The variable circuit device is located between the volatile memory and a processor(207) to process data. The variable circuit device includes an address signal generator generating address information indicating a part of an address region of the volatile memory.
Abstract translation: 提供了一种用于擦除易失性存储器中的信息的方法和装置,用于通过在存储器中强制写入无意义的数据来擦除数据。 易失性存储器(204)存储数据。 电源开关电路(206)感测外部攻击。 当电源开关电路感测到外部攻击时,可变电路装置(211)强制地写入由易失性存储器产生的随机数字数据。 可变电路装置位于易失性存储器和处理器(207)之间以处理数据。 可变电路装置包括产生指示易失性存储器的地址区域的一部分的地址信息的地址信号发生器。
-
公开(公告)号:KR100423957B1
公开(公告)日:2004-03-22
申请号:KR1020020021729
申请日:2002-04-20
Applicant: 한국전자통신연구원
IPC: H04L12/28
Abstract: PURPOSE: A method for reducing delay of a voice transmission in a digital voice communication system is provided to abandon data whose packet data rate in a wireless terminal is less than a predetermined rate, when voice delay occurs, thereby reducing the voice delay. CONSTITUTION: A wireless terminal measures a recovery time whenever a voice block is generated(10). The wireless terminal compares the recovery time with a reference value(12). If the recovery time exceeds the reference value, the wireless terminal stores packet data only whose data rate is more than a predetermined rate among packet data generated from a vocoder, and generates the voice block(16). If the recovery time is less than the reference value, the wireless terminal stores all the packet data, and generates the voice block(14). The wireless terminal transmits the generated voice block to a TCP layer(18).
Abstract translation: 目的:提供一种减少数字语音通信系统中语音传输延迟的方法,用于当语音延迟发生时放弃无线终端中的分组数据速率小于预定速率的数据,从而减少语音延迟。 构成:每当语音块产生时,无线终端测量恢复时间(10)。 无线终端将恢复时间与参考值(12)进行比较。 如果恢复时间超过参考值,则无线终端在从声码器产生的分组数据中存储只有其数据速率大于预定速率的分组数据,并生成语音块(16)。 如果恢复时间小于参考值,则无线终端存储所有分组数据,并生成语音块(14)。 无线终端将生成的语音块发送到TCP层(18)。
-
公开(公告)号:KR100374112B1
公开(公告)日:2003-03-03
申请号:KR1019990025473
申请日:1999-06-29
Applicant: 한국전자통신연구원
IPC: G11C11/413
Abstract: PURPOSE: An apparatus for protecting SRAM data is provided to store an important data to an inner memory provided a power supply backup circuit and protect a data from an outer illegal access CONSTITUTION: An apparatus for protecting an SRAM data includes an SRAM(130) storing a secret data, a back battery provided to the SRAM so as to be selectively connected to a power supply to always supply the power to the SRAM, a supervisory circuit(120) to supervise a power supply supplied to the SRAM and control so that a power supply is applied from the power supply or the backup battery, a scrambler(140) to decode or encode a data stored to the SRAM, a flash memory(150) storing a process procedure to a user verification process to restrict a user intending access to the apparatus for protecting the SRAM data, and a processor(110) controlling the operation of the supervisory circuit, the scrambler, and the flash memory.
Abstract translation: 提供了一种用于保护SRAM数据的设备,用于将重要数据存储到设置有电源备份电路的内部存储器中,并且保护数据免受外部非法访问。构成:用于保护SRAM数据的设备包括SRAM(130),其存储 秘密数据,提供给SRAM以便选择性地连接到电源以始终将电力提供给SRAM的后备电池,监督提供给SRAM的电源的监督电路(120),并且进行控制,使得 从电源或备用电池施加电源;扰频器(140),对存储到SRAM的数据进行解码或编码;闪存(150),存储处理过程到用户验证过程,以限制用户意图访问 涉及用于保护SRAM数据的设备以及控制监控电路,加扰器和闪存的操作的处理器(110)。
-
公开(公告)号:KR100312590B1
公开(公告)日:2001-12-28
申请号:KR1019980050208
申请日:1998-11-23
Applicant: 한국전자통신연구원
IPC: H03M1/12
Abstract: 본 발명은 병렬로 연결된 비교기를 순차적으로 동작하도록 설계하고 스위치 배열을 이용하여 비교기에 기준전위 값을 제공하도록 함으로써 전력소모를 감소시킬 수 있는 아날로그/디지털 변환기에 관한 것이다.
본 발명은 아날로그 입력신호에 따라 샘플/홀드 된 신호를 출력하기 위한 샘플/홀드 회로와, 상기 샘플/홀드 회로의 출력 및 각각의 기준전위 값의 입력에 따라 각기 다른 출력코드 값을 순차적으로 출력하기 위한 다수의 비교기와, 상기 다수의 비교기로부터 출력되는 각각의 출력코드 값에 따라 상기 다수의 비교기로 입력되는 각기 다른 기준전위 값을 출력하기 위한 기준전위 절체회로와, 상기 다수의 비교기로부터 출력되는 각각의 출력코드 값을 순차적으로 래치하며 상기 다수의 비교기로부터 최종 출력코드 값이 출력될 때 해당 비트 수의 디지털 출력신호를 출력하기 위한 플립플롭 회로를 포함하여 구성된 아날로그/디지털 변환기를 제시한다.-
公开(公告)号:KR1019990053976A
公开(公告)日:1999-07-15
申请号:KR1019970073707
申请日:1997-12-24
Applicant: 한국전자통신연구원
IPC: H03H9/30
Abstract: 본 발명은 전류 미러를 이용한 저주파 전류 모드 필터에 관한 것이다.
일반적으로, 전류미러를 이용한 전류모드 필터는 DC전류값에 의하여 입력임피던스 값이 결정되고, 또한 필터의 차단주파수는 입력 임피던스 값과 부하 캐패시터의 곱에 의하여 결정된다. 저주파수 동작을 위해서는 DC전류값을 적게 해야하는데 이러한 방법에는 한계가 있으므로 본 발명은 저주파 전류모드 필터를 실현하기 위하여 부귀환 전류증폭기를 이용하였다. 구현예로 전류모드 적분기를 이용하여 5차 버터워스 저역통과 필터를 종속연결법으로 실현하였고, 필터의 차단주파수가 60kHz에서 120kHz까지 DC 전류에 의해 간단히 제어될 수 있도록 설계하였다.
-
-
-
-
-
-