No.7 공통선 신호망에서의 신호중계기 이중화 구조 시스템
    12.
    发明授权
    No.7 공통선 신호망에서의 신호중계기 이중화 구조 시스템 失效
    NO.7公共通道信号系统

    公开(公告)号:KR1019920002483B1

    公开(公告)日:1992-03-26

    申请号:KR1019890013721

    申请日:1989-09-23

    CPC classification number: H04Q3/0025

    Abstract: The duplex structure system has level 3 units (310a,310b) that runs message handling protocol which governs message routing in level 3 of message transfer protocol. The system comprises a duplexed level 3-3 connection network (100a,100b), a message processing module (110), a signal network supervising module (120) and an operation and maintenance system 9130). The message processing module includes the level 3 units (310a,310b), level 3- 3 connection network units (300a,300b) and level 2-3 connection network units (330a,330b) for connecting the level 3 units tothe level 2 units and level 3-3 connection network units.

    Abstract translation: 双工结构系统具有级别3单元(310a,310b),其运行消息处理协议,其管理消息传输协议级别3中的消息路由。 该系统包括双工级3-3连接网络(100a,100b),消息处理模块(110),信号网络监督模块(120)和操作和维护系统9130)。 消息处理模块包括用于将级别3单元连接到级别2单元的级别3单元(310a,310b),级别3-3连接网络单元(300a,300b)和级别2-3连接网络单元(330a,330b) 和3-3级连接网络单元。

    데이타 교환 시스템에 있어서 분산 경로 제어를 이용한 데이타 송수신 방법
    13.
    发明授权
    데이타 교환 시스템에 있어서 분산 경로 제어를 이용한 데이타 송수신 방법 失效
    在数据切换系统中使用分散程序控制传输和接收数据的方法

    公开(公告)号:KR100152228B1

    公开(公告)日:1998-11-02

    申请号:KR1019950055866

    申请日:1995-12-23

    Inventor: 이현태 이근우

    Abstract: 본 발명은 다수의 통신단말을 연결하여 이들 상호간에 데이타 교환 기능을 수행하는 데이타 교환 시스템에 있어서 분산 경로 제어를 이용한 데이타 송수신 방법에 관한 것으로서, 다수의 통신단말과 접속하여 상호 데이타 교환을 수행하는 데이타 교환 시스템에 적용되는 분산 경로 제어를 이용한 데이타 송수신 방법에 있어서, 수신된 데이타 프레임의 처음 코드와 끝 코드를 구분하여 데이타를 저장하여 프레임의 헤더를 읽어 프레임 헤더를 저장하고, 경로 설정을 요구하고 시도횟수를 초기한후, 폴링 주소가 자신의 주소일때 다음 타임 슬롯에서 목적점 포트 주소 함께 설정요구 신호를 송신하여 목적점 출력 포트로 부터 수신된 응답 신호가 경로 제어 완료이면 저장된 헤더를 데이타 채널을 통해 전송하고, 입력 버퍼에 저장된 데이타를 프레임의 � �까지 전송한 후, 경로 해제를 요구하여 자신의 폴링 주소에서 경로 해제를 요구하여 경로를 해제하는 제1단계(201 내지 234); 및 목적점 포트 주소가 자신의 포트 주소이면 경로 해제 요구시 경로를 해제하고, 경로 설정 요구시 출력 포트가 사용중 혹은 출력 버퍼가 풀상태가 아니고, 상호 통신이 가능하면 응답버스 신호에 경로 제어 완료를 표시하고 스위치 경로를 설정 데이타를 수신하여 프레임의 처음 코드와 끝 코드를 구별하여 데이타를 전송하는 제2단계(301 내지 315)를 포함하는 것을 특징으로 한다.

    크로스바 스위칭시스템에서의 모듈화된 분산 제어장치와 크로스바 연결 구성 제어 방법

    公开(公告)号:KR1019970024761A

    公开(公告)日:1997-05-30

    申请号:KR1019950034320

    申请日:1995-10-06

    Inventor: 이근우 이현태

    Abstract: 본 발명은, Gbps 급의 초고속 대역폭과 매우적은 지연의 통신능력과 함께 높은 성능과 신뢰도를 갖는 통신시스템용 데이타 패킷 교환을 수행하기 위하여 N×N 크로스바 스위치 시스템에서의 모듈화된 분산 제어장치와 모듈화된 분산 제어장치와 크로스바 구성 제어 수단간의 크로스바 연결 제어 방법을 제공하는데 있으며, 이를 달성하기 위해 상호 통신하고자 하는 다수의 통신 포트를 상호 연결하고 목적지의 경로 연결 요구를 제어하는 다수의 입/출력 제어수단(320a,320b,320c)과, 상기 다수의 입출력 제어수단의 연결요구 상태와 다수의 입/출력 제어수단 간의 상호 데이타 전달 경로를 제공하는 크로스바(300)의 연결상태를 검사하여 크로스바(300)를 제어하여 연결 구성을 제어하는 크로스바 연결 구성 제어수단(310)을 포함하는 제어장치와, 이에 적용되는 어방법으로 이루어진다.

    계수기능과 태그통신방식을 갖는 고속 다채널 메시지 교환장치
    15.
    发明授权
    계수기능과 태그통신방식을 갖는 고속 다채널 메시지 교환장치 失效
    具有计数功能和标签通讯方式的高速多路信息交换机

    公开(公告)号:KR1019960013969B1

    公开(公告)日:1996-10-10

    申请号:KR1019930027887

    申请日:1993-12-15

    Abstract: The device includes a multichannel input means(100) for counting an input message using tag function, a delaying buffering means(101) for storing an input message at one time before message will be exchange, a multichannel output means(102) for generating the message using tag function to a certain channel, an exchange means(103) for establishing a exchanging and transmitting channel, and a system control means(104) for controlling the multichannel input means(100), the multichannel output means(102) and the exchange means(103).

    Abstract translation: 该装置包括用于使用标签功能对输入消息进行计数的多信道输入装置(100),用于在消息将被交换之前一次存储输入消息的延迟缓冲装置(101),用于产生消息的多信道输出装置 使用标签功能的消息,用于建立交换和发送信道的交换装置(103),以及用于控制多信道输入装置(100)的系统控制装置(104),多信道输出装置(102)和 交换装置(103)。

    신호중계 시스템의 레벨 2 프로토콜 처리 장치
    16.
    发明授权
    신호중계 시스템의 레벨 2 프로토콜 처리 장치 失效
    通用信号系统的二级协议处理装置

    公开(公告)号:KR1019930000732B1

    公开(公告)日:1993-01-30

    申请号:KR1019890019571

    申请日:1989-12-27

    Abstract: The dual port RAMs of a level 2 unit are isolated completely so that level 2 protocol is executed when a fault occurs on one of the dual port RAM. The level 2 protocol processing unit comprises a first and a second parallel bus connector (900a,900b) connected to duplicated parallel buses, a first and a second dual port RAM (910a,910b) connected to the first and the second connector respectively, a processor (920) connected to the dual port RAMs, a ROM (930) having an initial program to drive a level 2 unit board, a RAM (940) having a level 2 protocol, a level 2 protocol processing chip (950) for processing level 2 protocol, and a serial connector (960) connected between the level 2 protocol processing chip and level 2 signal link.

    Abstract translation: 二级单元的双端口RAM完全隔离,以便在双端口RAM之一发生故障时执行2级协议。 级别2协议处理单元包括连接到复制的并行总线的第一和第二并行总线连接器(900a,900b),分别连接到第一和第二连接器的第一和第二双端口RAM(910a,910b) 处理器(920),连接到双端口RAM的ROM(930),具有驱动二级单元板的初始程序的ROM(930),具有级别2协议的RAM(940),用于处理的级别2协议处理芯片(950) 2级协议和连接在2级协议处理芯片和2级信号链路之间的串行连接器(960)。

    휘발성 메모리 내 키 정보 보호 장치 및 그 방법
    19.
    发明授权
    휘발성 메모리 내 키 정보 보호 장치 및 그 방법 有权
    用于保护易失性存储器中的关键信息的装置及其方法

    公开(公告)号:KR101219191B1

    公开(公告)日:2013-01-21

    申请号:KR1020110026397

    申请日:2011-03-24

    Abstract: 본 발명은 휘발성 메모리 내 키 정보 보호 장치 및 그 방법에 관한 것으로, 외장 메모리로부터 호출된 키정보를 암호화하여 인코딩 키를 생성하는 인코딩 키 생성부, 사용자 단말에 전원이 인가되는 경우마다 서로 다른 난수를 발생시킬 수 있으며 시간변화에 따라 서로 다른 난수를 발생시킬 수 있는 난수 발생부, 휘발성 메모리로서 키 정보를 이용한 암호 연산이 수행되는 동안 키 정보에 대해 암호화된 인코딩 키 및 하나 이상의 난수들이 저장되는 저장부, 암호 연산을 수행하는 프로세서로부터 키 정보 요청 명령이 입력되면 난수들을 일방향 함수의 입력값으로 하여 난수들 각각에 대응하는 출력값을 생성하는 출력값 생성부, 인코딩 키 정보를 호출하고 이원 가산기를 통해 출력값들과 인코딩 키 정보를 이원 가산(XOR)하여 키 정보를 복원하는 키 정보 획득부, 및 복원된 키 정보를 프로세서로 출력하는 출력부를 포함한다.

    휘발성 메모리 내 키 정보 보호 장치 및 그 방법
    20.
    发明公开
    휘발성 메모리 내 키 정보 보호 장치 및 그 방법 有权
    用于保护挥发性记忆中的主要信息的装置及其方法

    公开(公告)号:KR1020120109041A

    公开(公告)日:2012-10-08

    申请号:KR1020110026397

    申请日:2011-03-24

    CPC classification number: H04L9/0897 H04L9/0861 H04L9/0869 H04L9/3234

    Abstract: PURPOSE: A key information protecting apparatus within a nonvolatile memory and a method thereof are provided to protect key information in a nonvolatile memory such as a register or a RAM and to minimize key information exposure danger about a memory analysis harmful program. CONSTITUTION: A storing unit(40) stores an encoding key and one or more random numbers about key information as a volatile memory. If a key information request command is inputted from a processor, an output value generator(60) generates a restoring output value. A key information acquisition unit(80) restores key information. An output unit(30) outputs the restored key information to a processor. [Reference numerals] (10) Control unit; (20) Input unit; (30) Output unit; (40) Storing unit; (50) Random generator; (60) Output value generator; (70) Encoding key generator; (80) Key information acquisition unit

    Abstract translation: 目的:提供非易失性存储器内的密钥信息保护装置及其方法,以保护诸如寄存器或RAM之类的非易失性存储器中的密钥信息,并使关于存储器分析有害程序的关键信息暴露危险最小化。 构成:存储单元(40)将密钥信息的编码密钥和一个或多个随机数存储为易失性存储器。 如果从处理器输入密钥信息请求命令,则输出值生成器(60)生成恢复输出值。 密钥信息获取单元(80)恢复密钥信息。 输出单元(30)将恢复的密钥信息输出到处理器。 (附图标记)(10)控制单元; (20)输入单元; (30)输出单元; (40)存储单元; (50)随机发生器; (60)输出值发生器; (70)密钥生成器编码; (80)主要信息采集单位

Patent Agency Ranking