-
公开(公告)号:KR1019970056273A
公开(公告)日:1997-07-31
申请号:KR1019950055866
申请日:1995-12-23
IPC: H04L12/407
Abstract: 본 발명은 다수의 통신단말을 연결하여 이들 상호간에 데이타 교환 기능을 수행하는 데이타 교환 시스템에 있어서 분산 경로 제어를 이용한 데이타 송수신 방법에 관한 것으로서, 다수의 통신단말과 접속하여 상호 데이타 교환을 수행하는 데이타 교환 시스템에 적용되는 분산 경로 제어를 이용한 데이타 송수신 방법에 있어서, 수신된 데이타 프레임의 처음 코드와 끝 코드를 구분하여 데이타를 저장하여 프레임의 헤더를 읽어 프레임 헤더를 저장하고, 경로 설정을 요구하고 시도횟수를 초기한후, 폴링 주소가 자신의 주소일때 다음 타임 슬롯에서 목적점 포트 주소 함께 설정요구 신호를 송신하여 목적점 출력 포트로 부터 수신된 응답 신호가 경로 제어 완료이면 저장된 헤더를 데이타 채널을 통해 전송하고, 입력 버퍼에 저장된 데이타를 프레임의 까지 전송한 후, 경로 해제를 요구하여 자신의 폴링 주소에서 경로 해제를 요구하여 경로를 해제하는 제1단계(201 내지 234); 및 목적점 포트 주소가 자신의 포트 주소이면 경로 해제 요구시 경로를 해제하고, 경로 설정 요구시 출력 포트가 사용중 혹은 출력 버퍼가 풀상태가 아니고, 상호 통신이 가능하면 응답버스 신호에 경로 제어 완료를 표시하고 스위치 경로를 설정 데이타를 수신하여 프레임의 처음 코드와 끝 코드를 구별하여 데이타를 전송하는 제2단계(301 내지 315)를 포함하는 것을 특징으로 한다.
-
公开(公告)号:KR1019970049474A
公开(公告)日:1997-07-29
申请号:KR1019950055852
申请日:1995-12-23
Applicant: 한국전자통신연구원
IPC: G06F15/16
Abstract: 본 발명은 데이터 교환 장치 및 방법에 관한 것으로, 다수의 통신 단말과 상호 교환하는 데이터를 수신 및 송신하는 다수의 입/출력 포트(230,231,232); 상기 입/출력 포트(230,231,232)간의 데이터 경로를 설정하는 크로스바 스위칭 수단 (250); 상기 크로스바 스위칭 수단(250)을 제어하는 크로스바 스위치 제어수단 (260); 상기 다수의 입/출력 포트(230,231,232)간의 신호를 교환하고 상기 크로스바 스위치 제어수단(260)으로 제어 신호를 전달하는 경로 제어 버스(240); 상기 경로 제어 버스(270)에 연결되어 폴링포트주소를 발생하는 폴링 주소 발생 수단(280)을 구비하며, 브로드캐스팅, 멀티캐스팅, 헌트 그룹 등과 같은 그룹통신을 가능하게 하고, 경로제어요구부와 출력 포트 중재부간에 신호전달을 위한 신호선의 수를 크게 줄일 수 있으며, 주소 비트의 크기가 허용하는 최대수까지 시스템을 쉽게 확장할 수 있는 효과가 있다.
-
-
-
公开(公告)号:KR1019930000733B1
公开(公告)日:1993-01-30
申请号:KR1019890020564
申请日:1989-12-30
Abstract: The level 2 protocol processing apparatus adapts a pair of RAM and arbitrator to improve reliability of a relay system. The apparatus includes a first and a second RAM (810a,810b) for storing message transmitted between a level 2 and a level 3 unit temporary, a first and a second internal abitrator (870a,870b) for abitrating between signal to access the RAMs through a first and a second connector, and signal generated by an internal processor, a processor (820) for processing message transmitted between the RAMs and the internal abitrators according to level 2 protocol, a ROM (830) for storing initilization program and debugging program, a RAM (840) for storing a level 2 protocol processing program, and a HDLC chip (850) for executing HDLC protocol.
Abstract translation: 二级协议处理装置适配一对RAM和仲裁器,以提高中继系统的可靠性。 该装置包括:第一和第二RAM(810a,810b),用于存储在级别2和级别3单元临时之间传输的消息;第一和第二内部消除器(870a,870b),用于在信号访问RAM之间通过 第一连接器和第二连接器,以及由内部处理器产生的信号,用于根据级别2协议处理在RAM和内部访问器之间传送的消息的处理器(820),用于存储启动程序和调试程序的ROM(830) 用于存储2级协议处理程序的RAM(840)和用于执行HDLC协议的HDLC芯片(850)。
-
公开(公告)号:KR1019920008791B1
公开(公告)日:1992-10-09
申请号:KR1019890020563
申请日:1989-12-30
IPC: H04M3/22
Abstract: The duplicated structure signal relay system of No.7 common line signal network adopts an inter-unit interrupt processors for effective message processing and system operation. The signal relay system includes a first interrupt processor equipped in a level 2 unit for generating interrupt signal applied to a level 3 unit, a second interrupt processor equipped in level 3-3 network unit for generating interrupt signal applied to a level 3 unit, and a third interrupt processor lequipped in a level 3 unit for checking input interrupt signals using non-daisy chain and for generating interrupt signal applied to the level 2 unit and the level 3-3 network unit.
Abstract translation: 7号共线信号网络的复制结构信号中继系统采用单片机中断处理器进行有效的消息处理和系统运行。 信号中继系统包括:第二中断处理器,用于产生用于产生施加到3级单元的中断信号的二级单元;第三中断处理器,配置在3-3级网络单元中,用于产生施加到3级单元的中断信号;以及 第三个中断处理器以3级为单位,用于使用非菊花链检查输入中断信号,并产生施加到2级单元和3级网络单元的中断信号。
-
-
-
9.
公开(公告)号:KR100173051B1
公开(公告)日:1999-03-30
申请号:KR1019950034320
申请日:1995-10-06
Applicant: 한국전자통신연구원
IPC: H04L12/28
Abstract: 본 발명은 고속 통신을 필요로 하는 통신시스템에서 다수의 통신 단말을 연결하여 이들 상호간에 데이터 패킷을 교환하므로써 시스템의 성능을 향상시킬 수 있도록 한 모듈화된 분산제어 장치 및 크로스바(Crossbar) 연결 구성 제어 방법에 관한 것으로, 모듈화 단위로 독립적인 경로 제어기를 설치하여 경로 제어 기능을 분산한 구조를 갖고, 단일 크로스바 스위치 구성을 갖는 구조에서 발생할 수 있는 크로스바 연결 구성 제어기에서의 연결 요구 충돌에 의한 독립 경로 제어기의 성능저하현상을 모듈 경로 제어기와 크로스바 연결구성 제어기간에 동시에 접근가능한 이중 포트 램 구조를 갖는 연결 구성 테이블을 사용하므로써, 모듈 경로 제어기에서는 해당 연결 구성 테이블을 갱신하는 동작을 수행하고, 크로스바 연결구성 제어기에서는 이를 주기적� ��로 폴링하여 해당 크로스바의 연결구성을 제어하는 동작을 수행하여 분산 모듈화한 경로 제어기가 집중 연결구성 제어기에 의한 영향을 최소화하므로 시스템의 성능을 향상시킬 수 있는 효과가 있다.
-
公开(公告)号:KR100123064B1
公开(公告)日:1997-11-24
申请号:KR1019940032594
申请日:1994-12-02
IPC: H04L12/40
CPC classification number: H04L12/437
Abstract: A packet transmission network system where structures the dual receiving/dual node as the ring type. Even if the interruption of the node generates, the packet can be transferred immediately, and the interruption situation recovers through the independent function.
Abstract translation: 一种分组传输网络系统,其中双接收/双节点为环型。 即使生成中断节点,也可以立即传输数据包,并通过独立的功能恢复中断状态。
-
-
-
-
-
-
-
-
-