동적폭주제어를위한가변구조적셀버퍼큐제어방법및그제어
    11.
    发明授权
    동적폭주제어를위한가변구조적셀버퍼큐제어방법및그제어 失效
    变结构小区缓冲区队列控制方法及其对动态拥塞控制的控制

    公开(公告)号:KR100317223B1

    公开(公告)日:2002-04-24

    申请号:KR1019980049314

    申请日:1998-11-17

    Abstract: 본 발명은 셀 전달 및 망의 동적 상태 변화에 따른 폭주제어를 가변 구조적(variable structure)으로 제어하게 함으로써, 고속 데이터 전달 망에서의 보다 지능적이고(intelligent) 다양한(various) 방법의 폭주제어가 동적으로 이루어질 수 있도록 하는 가변구조적 셀 버퍼 큐 제어 방법(variable-structured cell-buffering-queue control method)과 그 제어기(controller)를 제공하기 위한 것이다. 본 발명은, 외부로부터의 과 제어 또는 소 제어 요구에 따라 가변 폭주 발생 및 해제 기준값(V
    L , V
    U )을 결정하는 가변체계 기준값 설정수단과; 상기 가변체계 기준값 설정수단에서 보내온 가변 폭주 발생 및 해제 기준값(V
    L , V
    U )을 기준하여 셀버퍼 큐로부터 입력된 셀 버퍼 큐의 현 셀 점유량에 대한 영역상태를 결정하는 현재 영역상태 천이 수단과; 상기 현재영역 천이 수단에서 천이된 현재 영역상태에 따른 셀 버퍼 큐의 상태를 천이시키고, 그 천이된 영역의 입력 셀 수에 따라 셋 PTI 또는 리셋 PTI를 제어하는 셀 버퍼 큐 상태천이 수단으로 구성된 셀 버퍼 큐 제어기 및 그 제어방법을 제공한다. 본 발명에서 제시된 동적 폭주 제어(dynamic congestion control)를 위한 셀 버퍼 큐 제어 방법은 본 발명의 기본 개념을 그대로 응용하여 셀 기반(cell-based) 데이터 통신망 뿐 아니라 일반적으로 일련의 메시지 버퍼 큐에 의해 데이터 전달망을 구성하는 경우에는 어디에나 동일하게 적용할 수 있다.

    비동기 전달 모드 근거리 통신망 시스템의 계층적 셀 헤더 처리 장치
    12.
    发明公开
    비동기 전달 모드 근거리 통신망 시스템의 계층적 셀 헤더 처리 장치 失效
    用于在异步传输模式中进行细分处理的设备本地区域网络系统

    公开(公告)号:KR1020010027913A

    公开(公告)日:2001-04-06

    申请号:KR1019990039894

    申请日:1999-09-16

    CPC classification number: H04L12/5601 H04L2012/5653 H04L2012/5681

    Abstract: PURPOSE: A device for hierarchically processing a cell header in an ATM(Asynchronous Transfer Mode) LAN(Local Area Network) system is provided to restrictively and hierarchically operate ATM connection as many as an actually set ATM connection number, so that VPI(Virtual Path Identifier) and VCI(Virtual Connect Identifier) regions used in an SAR(Segmentation And Reassembly) function module can be allocated within a limited range as many as the ATM connection number. CONSTITUTION: A transmission connection unit(110) checks errors of ATM(Asynchronous Transfer Mode) cells delivered from external to eliminate abnormally received cells, and transmits normally received cells. The first storage unit(111) temporarily stored cells delivered from the transmission connection unit(110). A transmission ATM cell header converter(112) reads cells stored in the first storage unit(111), and obtains routing tag information and connection tag information by using a VPI(Virtual Path Identifier) and a VCI(Virtual Connect Identifier) values which are header values of corresponding cells. A receiving ATM cell header converter obtains VPI and VCI information by using connection tag values of received ATM cells. And the receiving ATM cell header converter discards not-registered cells and outputs information on the discarded cells. The second storage unit temporarily stores delivered cells of which the headers are converted by the receiving ATM cell header converter. And a receiving connection unit reads cells stored in the second storage unit, to connect only normally received cells with external.

    Abstract translation: 目的:提供一种用于分层处理ATM(异步传输模式)LAN(局域网)系统中的信元报头的设备,以限制和分级地操作与实际设置的ATM连接号码一样多的ATM连接,使得VPI(虚拟路径 标识符)和在SAR(分段和重组)功能模块中使用的VCI(虚拟连接标识符)区域可以在与ATM连接号一样的有限范围内分配。 构成:传输连接单元(110)检查从外部传送的ATM(异步传输模式)信元的错误消除异常接收的小区,并发送正常接收的小区。 第一存储单元(111)临时存储从传输连接单元(110)传送的单元。 传输ATM信元头转换器(112)读取存储在第一存储单元(111)中的单元,并通过使用VPI(虚拟路径标识符)和VCI(虚拟连接标识符)值获得路由标签信息和连接标签信息 相应单元格的头值。 接收ATM信元头转换器通过使用接收的ATM信元的连接标签值来获得VPI和VCI信息。 并且接收ATM信元头转换器丢弃未注册的信元并输出关于丢弃的信元的信息。 第二存储单元临时存储由接收ATM信元头转换器转发报头的传送信元。 并且接收连接单元读取存储在第二存储单元中的单元,以仅将正常接收的单元与外部连接。

    전송 장치에서의 전자파 발생을 억제하는 시스템 클럭 발생방법및 시스템 클럭 발생 회로

    公开(公告)号:KR100258092B1

    公开(公告)日:2000-06-01

    申请号:KR1019970062786

    申请日:1997-11-25

    Abstract: PURPOSE: A system clock generation method and circuit is provided to prevent the power accumulation of an electromagnetic wave by not fixing a transition time point of a system clock of a main signal source for generating the electromagnetic wave and by diffusing the transition time point of a clock , without using a metal conductor. CONSTITUTION: In a method for generating a system clock, a low frequency signal is modulated and input to an input of a voltage control signal generator in a device for generating a system clock. A low frequency filter is inserted to a modulation signal terminal to modulate the signals to a low frequency signal sufficiently as to prevent a transmission error by the modulation signal. The modulated signal is used to the transmission device independently as to prevent the accumulation of a clock fluctuation in a multi-step transmission device by the modulated low frequency signal. The modulated signal is removed in a final output terminal. The cumulation of an electromagnetic wave output power is prevent by diffusing a signal transition time point, thereby preventing a generation of the electromagnetic wave.

    Abstract translation: 目的:提供一种系统时钟生成方法和电路,用于通过不固定用于产生电磁波的主信号源的系统时钟的转变时间点,并通过扩展电磁波的过渡时间点来防止电磁波的功率累积 时钟,不使用金属导体。 构成:在用于产生系统时钟的方法中,低频信号被调制并输入到用于产生系统时钟的装置中的电压控制信号发生器的输入端。 将低频滤波器插入到调制信号端子,以将信号充分调制为低频信号,以防止调制信号的传输误差。 调制信号独立地用于传输设备,以防止通过调制的低频信号在多步传输设备中累积时钟波动。 在最终输出端子中去除调制信号。 电磁波输出功率的累计是通过扩散信号转变时间点来防止电磁波的产生。

    공간분할 스위치를 이용한 분기 결합 제어 장치
    14.
    发明授权
    공간분할 스위치를 이용한 분기 결합 제어 장치 失效
    使用空间部门开关的ADD / DROP CONNTOL单元

    公开(公告)号:KR100256684B1

    公开(公告)日:2000-05-15

    申请号:KR1019970063186

    申请日:1997-11-26

    Abstract: PURPOSE: A division/coupling controller using a space division switch is provided to easily control functions by which main signals are divided into desired slave signals or the slave signals are coupled to the main signals by an external command, thereby freely changing the structure of an overall network. CONSTITUTION: Main signal receivers(51,52) receive main signals over a constant speed transported from outside. A slave signal receiver(53) receives slave signals which are transformed into electrical signals and demultiplexed. A space division switch(57) changes the transmission paths of the data, frame synchronizing signal, clock and slave signal received from the main signal receivers(51,52) and slave signal receiver(53) in accordance with external switching control signals. Main transmitters(54,55) transmit data, frame synchronizing signal, clock and slave signal output from the space division switch(57) to outside. A slave signal transmitter(56) transmits the slave signals received from the space division switch(57) to outside.

    Abstract translation: 目的:提供使用空分开关的分频/耦合控制器,以便容易地控制主信号被分成期望的从信号的功能,或者从信号通过外部指令耦合到主信号,从而自由地改变 整体网络。 构成:主信号接收器(51,52)以从外部传输的恒定速度接收主信号。 从信号接收器(53)接收被转换成电信号并解复用的从信号。 空分开关(57)根据外部开关控制信号,改变从主信号接收器(51,52)和从属信号接收器(53)接收到的数据,帧同步信号,时钟和从属信号的传输路径。 主发射机(54,55)将从分区开关(57)输出的数据,帧同步信号,时钟和从属信号发送到外部。 从信号发送器(56)将从空分开关(57)接收的从属信号发送到外部。

    스크램블 동기식 전송모드-64 프레임 생성방법
    15.
    发明授权
    스크램블 동기식 전송모드-64 프레임 생성방법 失效
    STM-64生成方法

    公开(公告)号:KR100241334B1

    公开(公告)日:2000-02-01

    申请号:KR1019970069471

    申请日:1997-12-17

    Abstract: 본 발명은 10Gb/s 신호인 SDH 계위의 STM-64 데이터를 수신하여 처리하는 시험 대상 유니트에서 STM-64 데이터를 정상적으로 분석하는지 유무를 확인하기 위해서 패턴 발생기에 로딩하여 사용될 STM-64 프레임 패턴을 생성하는 장치로서, STM-64 데이터 분석을 위해서 사용자가 오버헤드 바이트를 직접 지정할 수 있으며 측정할 대상 유니트에서 STM-64 프레임 중 다중/재생 구간의 신호를 정상적으로 처리되었는지 여부를 확인할 수 있도록 B1, B2 패러티 바이트를 소프트웨어적으로 계산하여 삽입하고, 다항식을 갖는 패이로드 데이터 PRBS 패턴 중 사용자가 원하는 패턴으로 지정할 수 있으며 최종 출력은 IUT-T에서 권고한 바와 같이 7단 스크램블링하여 최종 데이터를 생성함으로써, 대상 장치에서 원하는 패턴으로 언제든지 변경이 가능한 효과가 있다.

    엠비46 선로 부호화 및 복호화 회로
    16.
    发明授权
    엠비46 선로 부호화 및 복호화 회로 失效
    MB46的编码和解码电路

    公开(公告)号:KR100238430B1

    公开(公告)日:2000-01-15

    申请号:KR1019970045738

    申请日:1997-09-04

    Abstract: 본 발명은 동기식 전송장치에서 저속 병렬 신호를 이용한 MB46 선로 부호화 복호화 회로 구조에 관한 것으로서, 동기식 전송장치에서 최소 대역폭 선로 부호 MB46으로 동기식 전송신호를 부호화하는데 저속 병렬 데이터에서 부호화하고, 단순 비트 인터리빙 방식으로 다중화하여, 산업상의 이용분야로 수신측에서는 광신호를 15G 전기신호로 변환하고 이를 단순비트 역다중하여 24개의 622Mb/s 신호로 만들고 여기에서 다시 78Mb/s 병렬데이터를 같은 방법으로 만든다음 이들을 이용하여 MB46 복호화를 수행하여 원래의 신호를 얻어내도록 함으로써 고속의 비트율에서 선호 부호화/복호화를 하지 않고 저속의 병렬 데이터에서 선로 부호화/복호화를 수행함으로써, 회로설계가 용이하고 소요되는 부품의 주파수 한계를 극복할 수 있는 장점이 있으며, 최종 출력이 부호화 워드가 되도록 하는 회로와 수신신호를 복호화하는데 고속의 신호열을 저속의 병렬 데이터열로 단순 역다중하여 만들고 이를 이용하여 MB46 복호화를 수행하여 원래의 신호를 얻는 회로로 구성되어 고속의 동기식 전송장치에서 부호화하는데 저속의 신호에서 부호화 및 복호화를 하게 됨에 따라 소요되는 부품의 주파수 한계가 높지 않아도 되므로 부호화 및 복호화를 용이하게 하는 효과를 가진다.

    대국장애표시신호를 이용한 1+1 양방향 선로절체 제어방법
    17.
    发明授权
    대국장애표시신호를 이용한 1+1 양방향 선로절체 제어방법 失效
    双向线路改变控制方法

    公开(公告)号:KR100233261B1

    公开(公告)日:1999-12-01

    申请号:KR1019960054744

    申请日:1996-11-16

    Inventor: 전경규 이유경

    CPC classification number: H04J3/14 H04J2203/006 H04L1/22 H04L69/40 Y10S379/905

    Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
    본 발명은 대국장애표시신호를 이용한 1+1 양방향 선로절체 제어방법에 관한 것임.
    2. 발명이 해결하려고 하는 기술적 과제
    본 발명은, 전송시스템에서 한쪽 방향의 트래픽 링크 장애 발생시에, 양 대향 국소간에 주 신호의 전송속도와 동일한 대국장애표시신호를 이용하여 동시에 트래픽 수송구간을 절체함으로써, 절체처리 과정과 시간을 시간을 줄여 신속히 고장난 선로를 보호하기 위한 1+1 양방향 선로절체 제어방법을 제공하고자 함.
    3. 발명의 해결방법의 요지
    본 발명은, SDH 또는 SONET을 기반으로 설계된 장치에서 트래픽이 1+1 양방향 절체방식에 의해 보호될 때, 양방향 트래픽을 보호하기 위해 양 대향 국소간 절체제어신호를 서로 주고 받지 않고서도 "대국장애표시신호"를 이용하여 절체제어를 수행함.
    4. 발명의 중요한 용도
    본 발명은 장거리 전송시스템 등에 이용됨.

    STM-64 다중화 장치
    18.
    发明授权
    STM-64 다중화 장치 失效
    STM-64多路复用器

    公开(公告)号:KR100211984B1

    公开(公告)日:1999-08-02

    申请号:KR1019960064193

    申请日:1996-12-11

    Abstract: 본 발명은 동기식 광 전송 시스템에 있어서, 동기식 디지털 계위(SDH)의 기본 모듈인 STM-1 신호를 수신하여 10 Gb/s STM-64 신호로 다중화 하는 STM-64 다중화 장치에 관한 것이다.
    2000년대의 국내의 기간 통신망 구축에 필수적인 10 Gb/s STM-64 광 전송 시스템을 구현함에 있어서, 시분할 다중화 방식을 이용한 고속 디지털 신호 처리 시 전체 시스템의 비용이나 전력 소모 및 신뢰성 등을 고려할 때 고속의 디지털 신호를 병렬 신호로 만들어 보다 낮은 속도에서 디지털 신호를 처리하는 병렬 처리 방식을 도입하는 것이 필수적이다.
    따라서, 현재의 반도체 제조 공정 기술을 이용하여 낮은 소비 전력 및 비용 절감을 위해, 64개의 STM-1 처리기, 16개의 데이터 변환부, STM-64구간 오버헤드 삽입부, 8:1 다중화부, 16:1 비트 다중화부로 구성되어, 64 채널의 156 Mb/s STM-1 신호를 수신하여 대부분의 기능을 저전력의 CMOS 반도체 기술을 적용하고자 속도가 낮은 바이트 병렬 구조로 변환 처리하여 회로 설게의 단순함과 시스템의 소비전력을 낮추었다.

    선형 망 및 2선식 양방향 링 망을 위한 분기/결합 제어기
    19.
    发明授权
    선형 망 및 2선식 양방향 링 망을 위한 분기/결합 제어기 失效
    用于线性网络和双线双向网络的ADD / DROP控制器

    公开(公告)号:KR100211982B1

    公开(公告)日:1999-08-02

    申请号:KR1019960064186

    申请日:1996-12-11

    Abstract: 본 발명은 동기식(SDH: Synchronous Digital Hierarchy) 디지탈 전송 장치 중 선형 분기/결합 다중 장치(L-ADM : Linear Add-Drop Multiplexer) 및 2선식 양방향 선로 절체 링 분기/결합 다중 장치(BLSR/2-ADM: 2 Fiber Bi-directional Line Switching Ring ADM)의 기능을 수행할 수 있도록 하는 분기/결합 제어기의 구조에 관한 것이다.
    본 발명은 서쪽(West), 동쪽(East) 및 저속부(Tributary)로부터 입력되는 신호를 감시하여 언이퀴프드(Unequipped) 처리를 하는 언이퀴프드 제어 수단, 서쪽(West) 또는 동쪽(East)의 고속 신호에 대하여 루프 백시 신호를 출력할지 AIS를 출력할 지 결정하는 루프 백 모드 선택 수단, 분기/결합 제어가 완료된 데이터를 선택하여 BLSR/2-ADM에서의 링 스위치 기능을 행하는 링 스위치 제어 수단, 고속 신호에 대한 루프 백을 행하는 출력 신호 선택 수단; L-ADM과 BLSR/2-ADM의 두 가지 동작 모드에 따라 상향으로 신호 결합을 제어하는 결합/통과 신호 선택 수단; 하향으로 신호 분기를 제어하는 분기 신호 선택 수단; 사용자에게 접속하는 저속 신호에 대한 루프 백을 행하는 수단, 저속부에서 결합되는 신호를 AIS로 대치하는 AIS 신호 삽입 제어 수단, 분기 또는 결합 신호의 채널을 재정렬하는 채널 스위치 수단을 구비하는 것을 특징으로 하는 분기/결합 제어 장치의 스위치 구조에 관한 것으로, 본 발명의 분기/결합 제어기가 적용하면 외부로부터의 제어 신호만으로 전송로의 망 구성에 따라 선형 및 2선식 양방향 링망에 사용되는 SDH 광 전송 시스템을 유연하게 변경시킬 수 있다.

    임의 조합의 종속신호를 수용하는 광전송 장치
    20.
    发明公开
    임의 조합의 종속신호를 수용하는 광전송 장치 失效
    一种适应从属信号任意组合的光传输设备

    公开(公告)号:KR1019990053398A

    公开(公告)日:1999-07-15

    申请号:KR1019970073021

    申请日:1997-12-24

    Abstract: 1. 청구범위에 기재된 발명이 속하는 기술분야
    임의 조합의 종속신호를 수용하는 광전송 장치
    2. 발명이 해결하고자하는 기술적 요지
    동기식 전송에서 다향한 전송속도 신호를 수용해서 광선로를 이용하여 전송할 수 있는 임의 조합의 종속신호를 수용하는 광전송 장치를 제공하는데 그 목적이 있다.
    3. 발명의 해결 방법의 요지
    본 발명은 다수의 광신호들을 송수신하기 위하여 접속 기능을 수행하는 종속 신호 처리수단; 및 상기 종속 신호 처리수단으로부터 수신된 신호를 다중화하여 광신호로 변환하고, 반대로 상기 광신호를 수신하여 역다중화하며, 데이터를 전기적인 신호로 송신하는 신호 처리수단을 포함한다.
    4. 발명의 중요한 용도
    동기식 전송에서 다종의 종속신호를 수용해 하나의 광선로를 이용하여 일정 속도의 용량으로 전송할 수 있는 것임.

Patent Agency Ranking