-
公开(公告)号:KR100246621B1
公开(公告)日:2000-03-15
申请号:KR1019970046643
申请日:1997-09-10
Applicant: 한국전자통신연구원
IPC: G06F15/167
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 중복 저장된 전자메일 제거 장치 및 그 방법에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은, 전체 그룹으로 중복 전송되는 전자메일을 전자메일 인덱스 필터를 이용하여 중복 저장된 전자메일을 제거하는 전자메일 제거 장치 및 그 방법을 제공하고자 함.
3. 발명의 해결방법의 요지
본 발명은, 전자메일 인덱스 필터를 이용하여 전자메일 수신 시스템에 의해 생성된 인덱스 파일을 분석하여 중복 저장된 전자메일을 찾아 전자메일 저장부에 중복 저장된 전자메일을 제거한다.
4. 발명의 중요한 용도
본 발명은 중복 저장된 전자메일 제거에 이용됨.-
公开(公告)号:KR1019990025139A
公开(公告)日:1999-04-06
申请号:KR1019970046643
申请日:1997-09-10
Applicant: 한국전자통신연구원
IPC: G06F15/167
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 중복 저장된 전자메일 제거 장치 및 그 방법에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은, 전체 그룹으로 중복 전송되는 전자메일을 전자메일 인덱스 필터를 이용하여 중복 저장된 전자메일을 제거하는 전자메일 제거 장치 및 그 방법을 제공하고자 함.
3. 발명의 해결방법의 요지
본 발명은, 전자메일 인덱스 필터를 이용하여 전자메일 수신 시스템에 의해 생성된 인덱스 파일을 분석하여 중복 저장된 전자메일을 찾아 전자메일 저장부에 중복 저장된 전자메일을 제거한다.
4. 발명의 중요한 용도
본 발명은 중복 저장된 전자메일 제거에 이용됨.-
公开(公告)号:KR1019980039220A
公开(公告)日:1998-08-17
申请号:KR1019960058215
申请日:1996-11-27
IPC: H04L12/56
Abstract: 본 발명은 ATM 망특성상 발생하는 셀 손실에 대응하기 위해, 셀 손실이 발생한 만큼의 데이타를 보완하여 상위 TS 역 다중화기로 전송 하므로써, 비디오오디오 데이타를 복원하는 ATM 셀 손실방지를 고려한 MPEG TS복원장치를 제공하는 ATM셀 손실 방지를 고려한 MPEG TS복원장치에 관한것으로서, ATM망으로 패킷화되어 전송되는 MPEG 운송 스트림을 복원하기 위하여 ATM망으로부터 전송되는 셀을 저장하는 ATM 버퍼 수단과, 상기 ATM 버퍼 수단에 저장된 셀로 부터 MPEG 운송 스트림을 복원하기 위하여AAL5 프로토콜 처리를 하는 AAL5 수신 제어 수단과, 재결합된 188
X 2 바이트의 TS_PDU를 저장하는 TS 버퍼 수단과 상기TS 버퍼 수단으로 부터 출력되는 TS 패킷을 역 다중화하는 TS 역 다중화 수단으로 구성된다.-
公开(公告)号:KR1019970056144A
公开(公告)日:1997-07-31
申请号:KR1019950053953
申请日:1995-12-22
IPC: H04L7/00
Abstract: 본 발명은 다중 비트 전송율을 지원하는 적응 클럭 복원 장치에 관한 것으로, 광대역 종합정보통신망의 전송 방식인 ATM 방식을 이용한 서비스중 비트 전송율이 5~15Mbps까지 가변되는 MPEG-2 비디오 신호를 ATM 망에서 지원하기 위한 적응 클럭 복원 장치를 제공하기 위하여, 표본화 클럭을 절체하는 클럭 절체 수단(14); 버퍼 상태 신호에 따라 표본화 데이타를 출력하는 표본화 카운팅 수단(12); 적응 클럭 제어 신호를 출력하는 적응 클럭 제어 수단(13); 주파수 설정 데이타를 출력하는 수신 주파수 처리 수단(15); 적응 클럭을 출력하는 적응 클럭 발생 수단(16); 및 영상 데이타를 저장하고 버퍼 상태 신호를 출력하는 버퍼링 수단(11)을 구비하여 ATM 망에서 다양한 비트 전송율의 MPEGG-2 서비스를 수용할 수 있는 효과가 있다.
-
-
-
公开(公告)号:KR1019960002683B1
公开(公告)日:1996-02-24
申请号:KR1019920024194
申请日:1992-12-14
IPC: H04L12/28
Abstract: an input/output signal generator driven by a system clock supplied from a network; a video codec connector for impendence-matching an input/output signal from the input/output signal generator and a video signal upon connection of a video codec; a convergence part layer generator for generating a CS-PDU payload by processing a convergence part layer which receives the input/output signal from the input/output signal generator and data and a clock signal from the video codec connector; an SAR part layer processor for receiving an output signal from the convergence part layer generator to generate an SAR header and for connecting the header to the CS-PDU payload to transmit the connected SAR-PDU payload to an asynchronous transfer mode layer; a clock information generator for receiving the input/output signal from the input/output signal generator and the clock signal from the video codec connector and for generating acknowledging information being synchronous to a network driving clock and required for clock restoration; and a managing/state signal processor for communicating a managing/state signal in a transmitting part to an external controller.
Abstract translation: 由网络提供的系统时钟驱动的输入/输出信号发生器; 视频编解码器连接器,用于在连接视频编解码器时阻止来自输入/输出信号发生器的输入/输出信号和视频信号的匹配; 用于通过处理从输入/输出信号发生器接收输入/输出信号的会聚部分层和来自视频编解码器连接器的时钟信号来产生CS-PDU有效载荷的会聚部分层发生器; SAR部分层处理器,用于从会聚部分层发生器接收输出信号以产生SAR报头,并将标题连接到CS-PDU有效载荷,以将连接的SAR-PDU有效载荷发送到异步传输模式层; 时钟信息发生器,用于从输入/输出信号发生器接收输入/输出信号和来自视频编解码器连接器的时钟信号,并产生与网络驱动时钟同步且与时钟恢复所需的确认信息; 以及用于将发送部分中的管理/状态信号传送到外部控制器的管理/状态信号处理器。
-
公开(公告)号:KR1019960002682B1
公开(公告)日:1996-02-24
申请号:KR1019920024193
申请日:1992-12-14
IPC: H04L12/28
Abstract: an input/output signal generator driven by a system clock supplied from a network and for receiving a buffer state signal and a managing signal; an SAR header checking means for receiving an input/output control signal from the input/output signal generator and receiving an SAR-PDU transmitted from an asynchronous transfer mode layer to check whether an SAR header is normal; a video information compensating means connected to the SAR header checking means, for receiving the input/output signal from the input/output signal generator to output an acknowledging bit signal and for compensating abnormal SAR-PDU ; a convergence part layer restoring means for receiving an effective SAR-PDU payload from the video information compensating means to output data and a restoring clock, to thereby restore CS-PDU; a clock restoring means for receiving the acknowledging bit from the video information restoring means and a network driving clock from the exterior and for supplying the restoring clock to the convergence part layer restoring means; a video codec connecting means for performing impendence matching and line encoding upon the application of the data and clock to a video codec; and a managing/state signal processor for communicating a managing/state signal in a transmitting part to an external controller.
Abstract translation: 由从网络提供的系统时钟驱动并用于接收缓冲状态信号和管理信号的输入/输出信号发生器; SAR报头检查装置,用于从输入/输出信号发生器接收输入/输出控制信号,并接收从异步传输模式层发送的SAR-PDU,以检查SAR报头是否正常; 连接到SAR标题检查装置的视频信息补偿装置,用于从输入/输出信号发生器接收输入/输出信号以输出确认位信号并补偿异常SAR-PDU; 会聚部分层恢复装置,用于从视频信息补偿装置接收有效的SAR-PDU有效载荷以输出数据和恢复时钟,从而恢复CS-PDU; 时钟恢复装置,用于从视频信息恢复装置接收确认位和从外部接收网络驱动时钟,并将恢复时钟提供给会聚部分层恢复装置; 视频编解码器连接装置,用于在将视频编解码器应用数据和时钟时执行阻抗匹配和行编码; 以及用于将发送部分中的管理/状态信号传送到外部控制器的管理/状态信号处理器。
-
-
公开(公告)号:KR1019950028347A
公开(公告)日:1995-10-18
申请号:KR1019940004616
申请日:1994-03-09
IPC: H04L12/26 , H04L12/939 , H04L12/823
-
-
-
-
-
-
-
-
-