-
公开(公告)号:KR1020010027890A
公开(公告)日:2001-04-06
申请号:KR1019990039868
申请日:1999-09-16
Applicant: 한국전자통신연구원
IPC: H04L12/28
CPC classification number: H04L49/1553 , H04L12/5601 , H04L49/309 , H04L2012/562 , H04L2012/5652
Abstract: PURPOSE: An ATM(Asynchronous Transfer Mode) switch interface device is provided to supply an interface function in order to communicate with a switch having an additional inner switching routing tag. CONSTITUTION: An ATM(Asynchronous Transfer Mode) cell transmitting processor(11) adds a routing tag to an ATM cell received from an ATM network, and transmits the ATM cell to a switch interface transmitting processor(12). The switch interface transmitting processor(12) matches the ATM routing cell to a determined switch format, and interfaces the routing cell. A switch processor(13) retrieves the routing tag of the inner routing cell transmitted from the switch interface transmitting processor(12), and switches the retrieved routing cell. A switch interface receiving processor(14) converts the inner routing cell to match the inner routing cell to a determined routing cell format, and generates an idle routing cell in order to maintain a cell synchronization, then converts the idle routing cell. After converting the idle routing cell, the switch interface receiving processor(14) interfaces the idle routing cell as a determined byte unit. An ATM cell receiving processor(15) matches the transmitted idle routing cell to inner connection setup information, and transmits the idle routing cell to the ATM network.
Abstract translation: 目的:提供ATM(异步传输模式)交换机接口设备以提供接口功能,以便与具有附加内部交换路由标签的交换机进行通信。 构成:ATM(异步传输模式)小区发送处理器(11)向从ATM网络接收的ATM信元添加路由标签,并将ATM信元发送到交换接口发送处理器(12)。 交换接口发送处理器(12)将ATM路由单元与确定的交换格式相匹配,并且将路由单元接口。 交换处理器(13)检索从交换接口发送处理器(12)发送的内部路由单元的路由标签,并切换检索到的路由单元。 交换接口接收处理器(14)将内部路由信元转换为匹配内部路由信元到所确定的路由信元格式,并产生一个空闲路由信元,以保持小区同步,然后转换空闲路由信元。 在转换空闲路由单元之后,交换接口接收处理器(14)将空闲路由信元作为确定的字节单元进行接口。 ATM信元接收处理器(15)将发送的空闲路由信元与内部连接建立信息相匹配,并将空闲路由信元发送到ATM网络。
-
公开(公告)号:KR100233846B1
公开(公告)日:1999-12-01
申请号:KR1019970047180
申请日:1997-09-12
Applicant: 한국전자통신연구원
Abstract: 본 발명은 비동기 전송모드(ATM) 망으로부터 전송되는 비동기 전송모드 데이터와 디지털 헤드앤드로 부터 제공되는 디지털 방송 정보를 다중화하여 가입자에게 전송하는 비동기 전송모드 액세스 장치에서의 방송 및 사용자 정보 전달 장치에 관한 것이다.
액세스 장치는 비동기 전송모드 교환 망으로 부터 제공되는 비동기 전송모드 셀 들을 서비스 채널 접속을 통하여 가입자로의 스위칭 및 전달 기능을 통하여 비동기 전송모드 정보를 제공한다. 액세스 장치에서 비동기 전송모드 서비스 접속을 통하여 제공받을 수 있는 것은 비동기 전송모드 교환 망과 접속되어 있는 주문형 비디오 서비스, 기존의 인터네트 서비스, 화상전화 서비스 등을 들 수 있다. 그리고 별도로 존재했던 방송 채널을 분배 및 다중화 기능을 부여하므로 기존의 비동기 전송모드 데이터와 방송 데이터를 융합하여 비동기 전송 모드 가입자에게 방송과 통신의 기능을 모두 제공하는 기능을 한다.-
公开(公告)号:KR100211977B1
公开(公告)日:1999-08-02
申请号:KR1019960061303
申请日:1996-12-03
IPC: H04L12/18
Abstract: 본 발명은 MREG-2 코딩 방식을 이용한 비디오 및 오디오의 압축, 전송, 저장, 수신, 복원과 관련되는 기능들이 복합적으로 지원될 수 있도록 MPEG-2 TS(운송 스트림)을 복제하여 전송하는 다기능 MPEG-2 TS 전송장치 및 그 방법에 관한 것으로서, 본 발명의 장치는 입력되는 MPEG-2 TS 스위치 데이터를 복제하여 출력하는 MPEG-2 TS 메모리 전환 수단과, 통신망의 데이터에 대한 프로토콜 처리 기능을 하는 통신망 접속 수단과, 각종 매체를 통해 입력되는 신호를 변환하여 상기 MPEG-2 TS 메모리 전환 수단으로 전송하는 부호화 수단과, 상기 MPEG-2 TS 메모리 전환 수단의 데이터를 변환하여 각종 매체로 전송하는 재생 수단과, 상기 MPEG-2 TS 메모리 전환 수단과 저장 장치 사이에서 데이터의 전송 및 변환 기능을 하는 저장 제어 수단과, 사용자가 요구하는 기능을 수행하도록 � ��기 각 장치들로 제어 정보를 전달하는 다기능 MPEG-2 TS 장치 기능 제어 수단으로 구성된다.
-
公开(公告)号:KR100205037B1
公开(公告)日:1999-06-15
申请号:KR1019960058214
申请日:1996-11-27
IPC: H04L12/18
Abstract: 본 발명은 MPEG-2 비디오 및 MPEG-1 오디오 인코더로부터 제공되는 가변길이의 단위 PES에 대하여 시작 코드를 검출하여 이를 TS 헤더에 표시하므로 수신부에서 단위 PES를 복원하는 기능과 단위 PES의 길이를 184 바이트 단위로 고정화 하여 처리하는 가변 길이를 같은 PES에 대한 TS 계층의 동기 장치에 관한 것으로, 상위의 MPEG 비디오/오디오 인코더로부터 제공되는 가변 PES를 버퍼로부터 출력하도록 제어하는 PES 입력 신호 제어 수단과, 입력되는 가변 PES로부터 PES 데이터를 184바이트의 TS 페이로드 단위로 정렬하여 출력하는 가변 PES 데이터 처리수단과, 입력되는 PES 데이터에 대하여 PES 시작 코드의 검출하여 이를 입출력 제어를 위하여 통보하는 PES 시작 코드 검출 수단과, 검출된 PES 시작 코드 신호로부터 출력을 184바이트의 TS 페이로드 형태로 정렬시키기 위 한 PES 동기 제어 처리수단과, 정렬된 PES_PDU를 저장하는 버퍼 수단으로 구성된다.
-
公开(公告)号:KR100146994B1
公开(公告)日:1998-08-17
申请号:KR1019950031983
申请日:1995-09-26
IPC: H04L12/43
Abstract: 본 발명은 망 장치에서 발생할 수 있는 프레임 동기문제를 해결하거나 예방하기 위한 프레임 수신장치에 관한 것으로, 광수신기(1)와, 상기 광수신기(1)에 연결된 프레임 수신기(2)와, 상기 프레임 수신기(2)에 연결된 프레임 처리기(3)를 구비하는 프레임 수신장치에 있어서, 상기 광수산기(1)에서 오는 LOS(Loss Of Signal) 신호와 프레임 처리기(3)에서 오는 OFF(Out Of Frame) 신호를 사용하여 프레임 수신기(2)로 가는 LOS 신호를 만들어 주는 LOS 신호 발생수단(4); 상기 프레임 처리기(3)에서 오는 OOF 신호와 리셋(Reset) 신호를 이용하여 프레임 수신기(2)로 가는 OOF 신호를 발생시키는 OOF 발생수단(5); 망의 클럭을 분주하여 상기 LOS 발생수단(4)과 OOF 발생수단(5)에서 사용할 느린클럭을 만들어 내는 클럭발생수단(6)을 더 구비하는 것을 특징으로 하여 OOF 상태에서 빠른 시간안에 인-프레임 상태로 돌아 올 수 있도록 하는 효과가 있다.
-
公开(公告)号:KR100114582B1
公开(公告)日:1997-04-23
申请号:KR1019940004616
申请日:1994-03-09
IPC: H04L12/26 , H04L12/939 , H04L12/823
-
-
公开(公告)号:KR1019950005048B1
公开(公告)日:1995-05-17
申请号:KR1019930004203
申请日:1993-03-18
IPC: H03K23/00
Abstract: The circuit implements a SRTS algorithm, a clock recovering algorithm, with a hardware. It can recover a source clock of all CBR service(64Mbps=155.520Mbps) in ATM transmission mode. It comprises: (i) a first FIFO(34); (ii) a RTS generating part(33) for generating RTS from a transmission source data; (iii) an SAR-PDU generating circuit (37) for generating SAR-PDU from a 47 octet siganl and a RTS data; (vi) a first ATM cell processing part(39) generating a ATM cell after converting SAR-PDU; (v) a second ATM cell processing part(40); (vi) a SAR-PDU separation part(38) that separates the SAR-PDU and the RTS; (vii) a clock recovering part(35); and (viii) a second FIFO(36).
Abstract translation: 该电路实现了具有硬件的SRTS算法,时钟恢复算法。 它可以在ATM传输模式下恢复所有CBR业务(64Mbps = 155.520Mbps)的源时钟。 它包括:(i)第一FIFO(34); (ii)用于从传输源数据生成RTS的RTS生成部分(33); (iii)SAR数据生成电路(37),用于从47个八位位组信号和RTS数据生成SAR-PDU; (vi)在转换SAR-PDU之后生成ATM信元的第一ATM信元处理部分(39); (v)第二ATM信元处理部分(40); (vi)分离SAR-PDU和RTS的SAR-PDU分离部分(38); (vii)时钟恢复部分(35); 和(viii)第二FIFO(36)。
-
公开(公告)号:KR1019950004800A
公开(公告)日:1995-02-18
申请号:KR1019930013967
申请日:1993-07-22
IPC: H04L12/18
Abstract: 본 발명은 국제 표준 기구인 CCITT에서 광대역 종합정보통신망의 전송방식인 ATM(비동기 전송방식)을 이용한 서비스 중 사용자에게 동영상, 하이파이 오디오, ISDN정보, 그리고 정지화상, 그래픽, 문자등의 데이타 서비스를 동시에 제공하기 위한 멀티미디어 다중화장치에 관한 것으로, ATM망으로 전송되는 실시간을 요구하는 고정비트율의 멀티미디어 SAR-PDU와 같은 채널정보를 갖는 헤더를 다중화하여 ATM셀로 전송하며, 실시간성이 비교적 적은 가변 비트율의 데이타 SAR-PDU도 다른 채널정보를 갖는 헤더와 다중화하여 ATM망으로 전송하므로 ATM망에서 고정비트율의 멀티미디어 통신과 데이타 통신 서비스를 수용할 수 있는 장점이 있다.
-
公开(公告)号:KR1019930020893A
公开(公告)日:1993-10-20
申请号:KR1019920004383
申请日:1992-03-17
IPC: H04L12/28
Abstract: 본 발명은 광대역 정보 전송 모드의 CCITT권고에 따른 비동기식 전달 모드(Asynchronous Transfer Mode : 이하 ATM이라 한다)의 서비스 중에서, 사용자에게 ATM망에서 고정 비트율 영상 서비스 제공을 위한 ATM적응 계층에서의 영상 서비스 접속 장치에 관한 것이다.
비디오 코덱으로부터 영상 신호를 접속하는 비디오 코덱 접속회로(1)와, 상기 비디오 코덱 접속회로(1)와 연결되어 영상 정보를 저장하며, 저장상태를 알려주는 제1FIFO(2)와, 상기 제1FIFO(2)와 연결되어 상기 제1FIFO(2)로부터 전송되는 ATM 적응 계층-서비스 데이타 유니트(AAL-SDU)와, 분리 및 재결합(SAR)헤더를 저장하여 ATM적응 계층-프로토콜 데이타 유니트(AAL-PDU)를 만들어 ATM 계층으로 전송하거나, ATM 계층에서 전송되는 ATM 적응계층-프로토콜 데이타 유니트(AL-PDU)를, 분리 및 재결합헤더와 ATM적응 계층-서비스 데이타 유니트(AAL-SDU)를 분리하여 전송하도록 하는 제2FIFO(3)와, 상기 제1, 제2FIFO(2), (3)와 연결되어 저장 상태로 모니터링하며, 상기의 FIFO를 제어하는 버퍼 제어 회로(4)와, 상기 버퍼회로(4)로부터 출력되는 카운터 구동 신호를 받고 카운터 출력을 내는 카운터 회로(5)와, 상기 카운터 회로(5)에 연결되어 카운터 출력을 받고, 분리 및 재결합헤더를 발생하여 상기 제2FIFO(3)에 전송하는 분리 및 재결합 헤더 발생회로(6)와, 상기 카운트 회로(5)의 카운터 출력을 받고, 상기 분리 및 결합 헤더 발생회로(6)과 상기 제2FIFO(3)에 전송된 데이타 중에서 분리 및 결합 헤더를 검출하는 및 결합 헤더 검출 회로(7), 및 상기 카운터 회로(5)에 연결되고 상기 분리 및 결합 헤더 검출 회로(7)의 출력 순서 번호를 전검하여 손실된 데이타를 보상하여 제2FIFO(3)에 전송하는 영상데이타 보상회로(8)를 구비한 것을 특징으로 한다.
-
-
-
-
-
-
-
-
-