Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 디지털 방송 수신기에서의 타이밍 락 검출 장치 및 그 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은 수렴 정도를 판단하기 위해 심볼 동기부의 루프 필터에서 출력되는 타이밍 에러 신호의 차(ΔTiming_error), 즉 타이밍 지터 신호를 이용함으로써, 하드웨어의 복잡도를 현저히 감소시키면서도 락 오류를 방지하고 신속/정확한 수렴 특성을 획득할 수 있게 하는, 디지털 방송 수신기에서의 타이밍 락 검출 장치 및 그 방법을 제공하는데 그 목적이 있음. 3. 발명의 해결방법의 요지 본 발명은, 디지털 방송 수신기에서의 타이밍 락 검출 장치에 있어서, 심볼 동기부의 루프 필터로부터 입력되는 연속적인 타이밍 에러신호로부터 주기적으로 이산적인 신호값을 선택하기 위한 이산치 생성 수단; 상기 이산치 생성 수단에서 선택된 타이밍 에러 신호값의 시간에 따른 변화를 나타내는 타이밍 지터 신호를 구하기 위한 차등 계산 수단; 상기 타이밍 지터 신호의 부호 변화를 검출하기 위한 부호변화 검출 수단; 상기 부호변화 검출 수단에서 검출된 부호변화 시점을 기준으로 구간을 구분하고, 매 구분구간마다 상기 타이밍 지터 신호의 수렴 모드에 따라 상기 루프 필터의 락 스텝을 제어하는 락 제어신호를 생성하기 위한 락 제어신호 생성 수단; 및 상기 타이밍 지터 신호의 정상상태 도달 여부 및 현재의 락 스텝 상태를 이용하여 락 신호 또는 언락 신호를 생성하기 위한 락검출신호 생성 수단을 포함함. 4. 발명의 중요한 용도 본 발명은 타이밍 락 검출 장치 및 방법 등에 이용됨. 디지털 위상 동기 루프, 심볼 타이밍, 반송파 주파수 동기, 반송파 위상 동기, 락 검출, 타이밍 에러 신호, 타이밍 지터 신호
Abstract:
본 발명은 케이블 다운스트림 전송을 위한 QAM 심볼 매핑 방법 및 장치에 관한 것으로, QAM-TCM 모드에서 메모리를 사용하지 않고 입력 비트신호와 성좌도를 이용하여 QAM 심볼을 결정하는 매핑 방법 및 장치에 관한 것이다. 본 발명에 따른 QAM 심볼 매핑 방법은, QAM 심볼 매핑을 위해 입력되는 비트들중에서 집합분리정보를 나타내는 2개 비트와 진폭정보를 나타내는 비트들의 LSB 2개 비트 사이의 선정된 관계에 근거하여 위상정보를 판단하는 단계와, 상기 진폭정보를 나타내는 비트들로부터 제1사분면상의 I 신호 및 Q 신호를 분리하는 단계와, 상기 판단된 위상정보에 근거하여 상기 제 1사분면상의 I 및 Q 신호를 실제 위치로 매핑하는 단계를 포함한다. 본 발명은 QAM 심볼 매핑 장치로 입력되는 비트 정보에 대한 논리 연산을 수행함으로써 메모리를 사용하지 않고 심볼 매핑을 구현하므로, 하드웨어 구현 측면에서 효율적이고 고속 데이터 처리에 보다 적합하다. 케이블 모뎀, 다운스트림, QAM, 심볼 매핑
Abstract:
본 발명은 케이블 다운스트림 전송을 위한 QAM 심볼 매핑 방법 및 장치에 관한 것으로, QAM-TCM 모드에서 메모리를 사용하지 않고 입력 비트신호와 성좌도를 이용하여 QAM 심볼을 결정하는 매핑 방법 및 장치에 관한 것이다. 본 발명에 따른 QAM 심볼 매핑 방법은, QAM 심볼 매핑을 위해 입력되는 비트들중에서 집합분리정보를 나타내는 2개 비트와 진폭정보를 나타내는 비트들의 LSB 2개 비트 사이의 선정된 관계에 근거하여 위상정보를 판단하는 단계와, 상기 진폭정보를 나타내는 비트들로부터 제1사분면상의 I 신호 및 Q 신호를 분리하는 단계와, 상기 판단된 위상정보에 근거하여 상기 제 1사분면상의 I 및 Q 신호를 실제 위치로 매핑하는 단계를 포함한다. 본 발명은 QAM 심볼 매핑 장치로 입력되는 비트 정보에 대한 논리 연산을 수행함으로써 메모리를 사용하지 않고 심볼 매핑을 구현하므로, 하드웨어 구현 측면에서 효율적이고 고속 데이터 처리에 보다 적합하다. 케이블 모뎀, 다운스트림, QAM, 심볼 매핑
Abstract:
PURPOSE: A modulo N calculation method and apparatus thereof are provided to simplify the configuration of a hardware and increase the calculation processing speed by performing the calculation using an adder and a logic circuit. CONSTITUTION: A binary converter(210) converts the plus integer X into binary number. A variable calculator(230) calculates the plus integer m and n in order the plus integer N, which is a modulo, to be the same as the value calculated by multiplying the value of 2^n plus or minus 1 by 2^m. A bit unit operator(250) calculates the binary value of X converted by the bit units in which the bit unit is varied according to the m and n value. The total bits of the converted binary value of X comprise r number of n bit units and the least significant bit of m bit, wherein r is a plus integer.
Abstract:
잔류 주파수 옵셋 추정 방법이 제공된다. 잔류 주파수 옵셋 추정 방법은 파일럿 심볼을 이용하여 시간 영역에서의 임펄스 응답을 계산하는 단계, 상기 임펄스 응답의 타임 샘플들의 파워를 기초로 상기 타임 샘플들 중 미리 설정된 개수의 대상 샘플들을 추출하는 단계 및 상기 대상 샘플들의 위상들과 이전(previous) 대상 샘플들의 위상들 사이의 위상 차들을 이용하여 잔류 주파수 옵셋을 추정하는 단계를 포함한다. 주파수 옵셋, 파일럿, OFDM, 파워, 위상, 샘플, 추정, 보상
Abstract:
리커시브 복조 장치가 개시된다. 리커시브 복조 장치는 잔여 주파수 또는 위상 오차를 갖는 데이터 심볼들을 소정 개수로 나누어 상기 소정 개수의 데이터 심볼들로 구성된 복수개의 세그먼트를 생성하는 세그먼트 생성부 및 상기 각 세그먼트에 포함된 데이터 심볼들 각각의 위상오차에 대한 보정을 세그먼트 단위로 순차적으로 수행하는 위상오차 보정부를 포함한다. 리커시브 복조, 데이터 심볼, 세그먼트, 잔여 주파수/위상, 주파수/위상 오차, 심볼 복조, 평균위상오차
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 디지털 수신기의 복조 알고리즘 성능 측정을 위해 타이밍 위상 에러의 분해능을 증가시키기 위한 타이밍 위상 에러 생성 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은 디지털 수신기의 복조 알고리즘 성능 측정(시뮬레이션)을 위한 타이밍 위상 에러를 생성하는데 있어서, 정합 필터의 위상을 변화시켜 타이밍 위상 에러의 분해능을 증가시킴으로써, 성능 측정(시뮬레이션)을 위한 메모리와 계산량을 줄이기 위한, 디지털 수신기의 복조 알고리즘 성능 측정을 위해 타이밍 위상 에러의 분해능을 증가시키기 위한 타이밍 위상 에러 생성 방법을 제공하는데 그 목적이 있음. 3. 발명의 해결방법의 요지 본 발명은, 디지털 수신기의 복조 알고리즘 성능 측정을 위해 타이밍 위상 에러의 분해능을 증가시키기 위한 타이밍 위상 에러 생성 방법에 있어서, 정합 필터의 계수를 타이밍 위상 에러의 최소 분해능 단위로 오버 샘플링하여 저장하는 단계; 생성하고자 하는 타이밍 위상 에러 시간만큼 상기 정합 필터의 계수들을 지연시키는 단계; 및 상기 오버 샘플링되어 저장된 정합 필터 계수 값 및 상기 지연된 정합 필터 계수들을 바탕으로 시스템이 요구하는 오버 샘플링 율만큼의 타이밍 위상 에러를 생성하는 단계를 포함한다. 4. 발명의 중요한 용도 본 발명은 디지털 수신기의 복조 알고리즘 성능 측정을 위한 타이밍 위상 에러 생성 등에 이용됨. 복조 알고리즘, 시뮬레이션, 타이밍 위상 오류
Abstract:
데이터 연산인 모듈로(modulo) N 연산에 관한 것으로, 일 실시예에 따른 임의의 양의 정수 X의 모듈로(modulo) N 연산 방법은 X를 이진수로 변환하고, 다음으로 양의 정수 N이 2의 n승에 1을 더하거나 뺀 값에 2의 m승을 곱한 값과 같도록 양의 정수 m, n을 계산하고, 다음으로 m, n 값에 따라 가변 되는 비트 단위별로 구분하여, 변환된 X의 이진수를 연산함으로써, 간단한 덧셈기와 논리회로를 이용하여 모듈로(modulo) 연산의 복잡도를 줄일 수 있다.
Abstract:
A device for compensating residual frequency is provided to update the basis phase offset according to a phase shift value. The device for compensating residual frequency comprises basis phase offset compensation(310), a phase transition calculation unit(320), and a phase transition compensation(330) and a basis phase offset update part(340). The offset compensation part produces first symbols. First symbols compensates for input symbols according the basis phase offset. The phase transition calculation unit calculates each first symbol phase shift values. The phase transition compensation compensates for first symbols based on the mean value of the phase shift values. The offset update part updates the basis phase offset in consideration of phase shift values.