-
公开(公告)号:FR3057086A1
公开(公告)日:2018-04-06
申请号:FR1659550
申请日:2016-10-04
Applicant: ST MICROELECTRONICS ROUSSET
Inventor: ONDE VINCENT
IPC: G06F21/50
Abstract: Au moins un microcode (MC1, MC2) est stocké dans au moins une mémoire programme (MP1, MP2), et destiné à être exécuté par au moins une unité centrale (CPU1, CPU2) d'une unité de traitement (UT), ladite unité de traitement (UT) comportant un contrôleur de mémoire (CM1, CM2) associé à chaque mémoire programme (MP1, MP2), et au moins un périphérique matériel (PM1, PM2, PM3). Selon une mise en œuvre possible, le procédé comprend, en réponse à au moins une demande de mise à jour (DMC1, DMC2) de chaque microcode, une transmission à chaque périphérique matériel (PM1, PM2), d'un signal global de demande d'autorisation (SGDA) obtenu à partir d'un signal élémentaire de demande d'autorisation (SEDA1, SEDA2) généré par chaque contrôleur de mémoire (CM1, CM2) correspondant, une transmission d'un signal global d'autorisation (SGA) obtenu à partir d'un signal élémentaire d'autorisation (SEA1, SEA2, SEA3) généré par chaque périphérique matériel (PM1, PM2, PM3), en réponse audit signal global de demande d'autorisation (SGDA) et après satisfaction d'une condition élémentaire prédéterminée, et une mise à jour de chaque microcode (MC1, MC2) par le contrôleur de mémoire (CM1, CM2) correspondant seulement après réception dudit signal global d'autorisation (SGA).
-
公开(公告)号:FR3124867A1
公开(公告)日:2023-01-06
申请号:FR2107062
申请日:2021-06-30
Inventor: MEUNIER LAURENT , ONDE VINCENT
Abstract: Le procédé de communication d’une valeur d’une base de temps de référence contenue dans un registre de compteur (RCNT) accessible par une unité de traitement (CPU) de microcontrôleur (MCU) pouvant avoir un fonctionnement en mode veille (VEI) et en mode actif (ACT), comprend une génération d’un signal d’horloge basse fréquence (LPclk) dans le mode veille et dans le mode actif, et une génération d’un signal d’horloge haute fréquence (HSclk) dans le mode actif. La valeur de la base de temps de référence est actualisée à chaque période du signal d’horloge basse fréquence (LPclk) dans le mode veille (VEI), et l’accès au registre de compteur (RCNT) est cadencé avec le signal d’horloge haute fréquence (HSclk) dans le mode actif. Figure pour l’abrégé : Fig 1
-
公开(公告)号:FR3052254B1
公开(公告)日:2018-06-15
申请号:FR1655182
申请日:2016-06-07
Applicant: ST MICROELECTRONICS ROUSSET
Inventor: ONDE VINCENT
-
-