-
公开(公告)号:WO2021043829A1
公开(公告)日:2021-03-11
申请号:PCT/EP2020/074475
申请日:2020-09-02
Applicant: STMICROELECTRONICS (GRAND OUEST) SAS
Inventor: RUELLE, Frederic
IPC: G06F21/57
Abstract: La présente description concerne un procédé d'authentification d'instructions et d'opérandes dans un système électronique comprenant un contrôleur, le procédé comprenant : l'extraction des instructions et opérandes par un premier circuit (102) du contrôleur depuis au moins une première mémoire (104) interne au contrôleur par l'intermédiaire d'un bus matriciel (106) du contrôleur; le prélèvement sur le bus matriciel (106), par un deuxième circuit (110) interne au contrôleur, des instructions et opérandes lors de leur transmission au premier circuit (102); et la génération d'un mot représentatif des instructions et opérandes (DIGEST).
-
2.
公开(公告)号:FR3137471B1
公开(公告)日:2024-12-13
申请号:FR2206736
申请日:2022-07-04
Applicant: STMICROELECTRONICS GRAND OUEST SAS
Inventor: PALLARDY LOIC , DEBIEVE LIONEL
Abstract: Le procédé de gestion de droits d’accès de régions mémoires (R1, R2) d’une mémoire (MEM) comprend une attribution d’un statut de permission d’exécution (E, NE) pour chaque région mémoire dans un dispositif de pare-feu (FWL) dédié à la mémoire, de sorte que le contenu d’une région mémoire ayant un statut exécutable (E) est apte à être exécuté par un processeur (CPU), et que le contenu d’une région mémoire ayant un statut non-exécutable (NE) ne peut pas être exécuté par le processeur (CPU). Figure pour l’abrégé : Fig 1
-
公开(公告)号:FR3136101B1
公开(公告)日:2024-09-27
申请号:FR2205096
申请日:2022-05-27
Applicant: STMICROELECTRONICS GRAND OUEST SAS
Inventor: BERTHELOT VINCENT
IPC: G11C16/22 , G11C11/4078
Abstract: Mémoire non volatile avec circuit de contrôle d’accès pour démarrage sécurisé d’un dispositif électronique La présente description concerne un procédé de démarrage d’un dispositif électronique (100) comprenant :- une première phase dans laquelle un ou plusieurs premiers codes stockés dans une première zone immutable (116) d’une mémoire non volatile (104) sont exécutés, la mémoire non volatile comprenant en outre un circuit de contrôle d’accès (120) configuré pour interdire l’exécution de tous codes stockés dans une deuxième zone (118) de la mémoire non volatile lors de la première phase ; et- une deuxième phase dans laquelle un ou plusieurs deuxièmes codes stockés dans la deuxième zone sont exécutés, le circuit de contrôle d’accès étant configuré pour interdire tout accès à l’ensemble de la première zone lors de la deuxième phase. Figure pour l'abrégé : Fig. 1
-
公开(公告)号:FR3136101A1
公开(公告)日:2023-12-01
申请号:FR2205096
申请日:2022-05-27
Applicant: STMICROELECTRONICS GRAND OUEST SAS
Inventor: BERTHELOT VINCENT
IPC: G11C16/22 , G11C11/4078
Abstract: Mémoire non volatile avec circuit de contrôle d’accès pour démarrage sécurisé d’un dispositif électronique La présente description concerne un procédé de démarrage d’un dispositif électronique (100) comprenant :- une première phase dans laquelle un ou plusieurs premiers codes stockés dans une première zone immutable (116) d’une mémoire non volatile (104) sont exécutés, la mémoire non volatile comprenant en outre un circuit de contrôle d’accès (120) configuré pour interdire l’exécution de tous codes stockés dans une deuxième zone (118) de la mémoire non volatile lors de la première phase ; et- une deuxième phase dans laquelle un ou plusieurs deuxièmes codes stockés dans la deuxième zone sont exécutés, le circuit de contrôle d’accès étant configuré pour interdire tout accès à l’ensemble de la première zone lors de la deuxième phase. Figure pour l'abrégé : Fig. 1
-
公开(公告)号:FR3118513A1
公开(公告)日:2022-07-01
申请号:FR2014213
申请日:2020-12-29
Applicant: STMICROELECTRONICS GRAND OUEST SAS
Inventor: DARCEL FREDERIC
IPC: G06K19/073 , G06F12/02
Abstract: Procédé d’augmentation du nombre d’applications dans un dispositif à mémoire limitée La présente description concerne un procédé comprenant : la réception, par un dispositif (100), d’une commande de sélection d’une première application parmi une pluralité d’applications compressées stockées dans une mémoire non volatile (106) du dispositif, la première application étant stockée dans un premier emplacement ; et la décompression par le dispositif (100) de la première application, et le stockage de la première application décompressée dans la mémoire (106) au moins partiellement : dans le premier emplacement ; et dans un deuxième emplacement de stockage d’une deuxième application compressée parmi la pluralité d’applications, la première application décompressée écrasant au moins une partie de la deuxième application compressée. Figure pour l'abrégé : Fig. 1
-
公开(公告)号:FR3086772B1
公开(公告)日:2021-11-12
申请号:FR1859052
申请日:2018-10-01
Applicant: STMICROELECTRONICS GRAND OUEST SAS
Inventor: ROSAY ARNAUD , LEJEUNE GERALD , GRAUX JEAN NICOLAS , LEBRETON OLIVIER CLAUDE
IPC: G06F1/3234 , G06F21/81
Abstract: Système sur puce comprenant une alimentation du type ajustement dynamique de tension-fréquence « DVFS », un environnement sécurisé (TEE), un environnement non-sécurisé (REE) apte à générer une requête de modification de l'alimentation DVFS, et un module de gestion de commande d'alimentation DVFS (PMC), dans lequel l'environnement sécurisé (TEE) est configuré pour générer une instruction sécurisée (IS) définissant au moins un point de fonctionnement tension-fréquence autorisé (OPPi) pour l'alimentation DVFS, et le module de gestion de commande d'alimentation (PMC) est configuré pour ajuster de l'alimentation DVFS à un point de fonctionnement autorisé (OPPk), en réponse à une requête (Rk) de modification de l'alimentation DVFS par l'environnement non-sécurisé (REE).
-
公开(公告)号:FR3103586A1
公开(公告)日:2021-05-28
申请号:FR1913124
申请日:2019-11-22
Inventor: ANQUET NICOLAS , PALLARDY LOIC
Abstract: Système sur puce, comprenant plusieurs équipements maîtres, plusieurs ressources esclaves, un circuit d’interconnexion (INTC) couplé entre les équipements maîtres et les ressources esclaves et capable de router des transactions entre des équipements maîtres et des ressources esclaves, et des moyens de traitement (MT) au moins configurés pour permettre à un utilisateur du système sur puce d’implémenter au sein du système sur puce (MCU) au moins un schéma de configuration (SCH) de ce système défini par un ensemble d’informations de configuration comportant au moins une information d’identification (CID) affectée à chaque équipement maître, ces informations d’identification étant destinées à être jointes à toutes les transactions (TR) émises par les équipements maîtres correspondants, l’ensemble de ces informations de configuration n’étant pas utilisé pour l’adressage des ressources esclaves destinataires desdites transactions et étant utilisé pour définir une assignation d’au moins un équipement maître à certaines au moins des ressources esclaves. Figure pour l’abrégé : Fig 1
-
公开(公告)号:FR3102583A1
公开(公告)日:2021-04-30
申请号:FR1911938
申请日:2019-10-24
Applicant: STMICROELECTRONICS GRAND OUEST SAS
Inventor: DELAUNAY AMELIE
Abstract: Dispositif à connecteur USB La présente description concerne un dispositif électronique comprenant un connecteur USB (202), un premier élément (208) configuré pour faire fonctionner le connecteur dans un rôle de dispositif hôte, un deuxième élément (210) configuré pour faire fonctionner le connecteur dans un rôle de dispositif périphérique, et un troisième élément (204) configuré pour générer un premier signal (207) représentatif du rôle du dispositif lors d'une connexion du connecteur. Figure pour l'abrégé : Fig. 2
-
公开(公告)号:FR3097345A1
公开(公告)日:2020-12-18
申请号:FR1906337
申请日:2019-06-13
Inventor: PALLARDY LOIC , URZI IGNAZIO ANTONINO , DURET JEAN-FRANCIS
IPC: G06F13/16
Abstract: Le circuit intégré (CI) comprend une unité de traitement (13) configurée pour démarrer avec un jeu d’instructions de démarrage, puis pour déterminer la taille des instructions d’un programme applicatif (APP) et éventuellement redémarrer sur sa propre initiative, en étant reconfigurée, afin qu’elle exécute les instructions du programme applicatif. Une seule mémoire de démarrage est par conséquent nécessaire. Figure pour l’abrégé : Fig 1
-
公开(公告)号:FR3086772A1
公开(公告)日:2020-04-03
申请号:FR1859052
申请日:2018-10-01
Applicant: STMICROELECTRONICS GRAND OUEST SAS
Inventor: ROSAY ARNAUD , LEJEUNE GERALD , GRAUX JEAN NICOLAS , LEBRETON OLIVIER CLAUDE
IPC: G06F1/3234 , G06F21/81
Abstract: Système sur puce comprenant une alimentation du type ajustement dynamique de tension-fréquence « DVFS », un environnement sécurisé (TEE), un environnement non-sécurisé (REE) apte à générer une requête de modification de l'alimentation DVFS, et un module de gestion de commande d'alimentation DVFS (PMC), dans lequel l'environnement sécurisé (TEE) est configuré pour générer une instruction sécurisée (IS) définissant au moins un point de fonctionnement tension-fréquence autorisé (OPPi) pour l'alimentation DVFS, et le module de gestion de commande d'alimentation (PMC) est configuré pour ajuster de l'alimentation DVFS à un point de fonctionnement autorisé (OPPk), en réponse à une requête (Rk) de modification de l'alimentation DVFS par l'environnement non-sécurisé (REE).
-
-
-
-
-
-
-
-
-