GPS 위치 데이타와 연계한 평균지연 측정방법
    201.
    发明公开
    GPS 위치 데이타와 연계한 평균지연 측정방법 失效
    与GPS位置数据结合的平均延迟测​​量方法

    公开(公告)号:KR1019970048601A

    公开(公告)日:1997-07-29

    申请号:KR1019950054523

    申请日:1995-12-22

    Inventor: 이동두 함영권

    Abstract: 본 발명은 위성위차 측정시스템(Global Positioning System : 이하, GPS)의 위치 데이타와 연계한 평균지연(avarage delay)을 측정하기 위한 방법에 관한 것으로, GPS를 기반으로 하는 위치측정 장치의 위치 데이타를 이용하여 송신점과 수신점의 실제거리를 산출하는 제1과정; 및 상기 수신점에서 관측된 파형으로부터 실제거리에 해당되는 시간지연을 보정하여 평균지연을 산출하는 제2과정으로 수행되는 것을 특징으로 하여, 평균 지연을 신속하고 정확하게 측정할 수 있는 효과가 있다.

    고속 디지틀 변조신호 발생장치
    202.
    发明授权
    고속 디지틀 변조신호 발생장치 失效
    高速数字调制信号的生成装置

    公开(公告)号:KR1019960014429B1

    公开(公告)日:1996-10-15

    申请号:KR1019930030014

    申请日:1993-12-27

    Abstract: a data buffer 207 for receiving data from a PC bus line; an encoder 206 for encoding and inputting addresses from the PC bus line; a programmable timer 201 for setting a time to enable program by connecting the data buffer 207 and an oscillator 208; a timing control section 202 for receiving an output of the encoder 206, connecting and controlling the programmable timer 201; a counter 203 for generating addresses by inputting the signal of the timing control section 202; a memory section 205 for inputting the outputs of the encoder 206, the data buffer 207, the timing control section 202, and the counter 203, loading data, and generating a WE(Write enable) signal and an OE(Output enable) signal by loading and reading speedily the data to write according to the address generated from the counter 203 by controlling the timing control section 202; a latch 209 for temporarily storing data which the output of the memory section 205 is one input and the control signal of the timing control section 202 is the other input; and a D/A converter 204 for converting a digital signal into an analog signal by inputting the output of the latch 209.

    Abstract translation: 用于从PC总线接收数据的数据缓冲器207; 编码器206,用于对来自PC总线的地址进行编码和输入; 可编程定时器201,用于通过连接数据缓冲器207和振荡器208设置启用程序的时间; 定时控制部分202,用于接收编码器206的输出,连接和控制可编程定时器201; 用于通过输入定时控制部分202的信号产生地址的计数器203; 存储部分205,用于输入编码器206,数据缓冲器207,定时控制部分202和计数器203的输出,加载数据,以及通过以下方式产生WE(写使能)信号和OE(输出使能)信号 通过控制定时控制部分202,根据从计数器203产生的地址,快速地读取要读写的数据; 用于临时存储存储器部分205的输出是一个输入并且定时控制部分202的控制信号的另一个输入的锁存器209; 以及用于通过输入锁存器209的输出将数字信号转换为模拟信号的D / A转换器204。

    퍼스널 컴퓨터(PC)에서 고속 데이타 입출력 방법
    205.
    发明公开
    퍼스널 컴퓨터(PC)에서 고속 데이타 입출력 방법 失效
    个人电脑(PC)中的高速数据输入/输出方法

    公开(公告)号:KR1019950020148A

    公开(公告)日:1995-07-24

    申请号:KR1019930030031

    申请日:1993-12-27

    Abstract: 본 발명은 대부분의 PC가 기본적으로 장착하고 있는 패러럴포트와 RS232C 포트만을 동시에 사용하여 데이터 입출력 및 이에 따른 제어동작을 함으로써 별도의 하드웨어 추가없이 고속의 데이터 입출력을 수행할 수 있는 고속 데이터 입출력 장치를 제공하는데 그 목적이 있으며, 본 밭명을 적용하면 병렬포트와 직렬포트를 동시에 사용하고 효과적인 제어수순을 사용하여 PC에 별도의 하드웨어를 추가하지 않고 고속으로 데이터 전송을 가능하게 한다.

Patent Agency Ranking