数据传送装置
    21.
    发明授权

    公开(公告)号:CN1266904C

    公开(公告)日:2006-07-26

    申请号:CN03107767.6

    申请日:2003-03-31

    CPC classification number: H04L7/02 H03M9/00

    Abstract: 一种在高速动作块和低速动作块之间进行接收或发送的数据传送时无需采取非同步对策和歪斜一致的数据传送装置。它设有:在高速动作块1中根据装入使能信号ld_en进行串行数据/并行数据转换的移位寄存器12;根据时钟信号CLK-A的计数值生成具有时钟信号CLK-A整数倍周期的时钟信号CLK-B的时钟信号生成块17;以及根据时钟信号CLK-A的计数值,生成与时钟信号CLK-B具有同一周期的装入使能信号ld_en并供给移位寄存器12的取样电路15。

    应用蒙哥马利算法的幂剩余运算器

    公开(公告)号:CN1242321C

    公开(公告)日:2006-02-15

    申请号:CN01140853.7

    申请日:2001-09-21

    Inventor: 朝见和生

    CPC classification number: G06F7/728 G06F7/723

    Abstract: 本发明的课题是一种幂剩余运算电路,它包含:作为与外部总线的接口的I/F(接口)电路(101);保持密钥e的e寄存器(102);保持进行蒙哥马利变换的乘数Y的Y寄存器(103);保持密钥N的N寄存器(104);保持蒙哥马利变换的运算时进行的2B+N的值的B2N寄存器(105);保持明文X的X寄存器(106);进行加密和解密运算的运算电路(107);保持运算结果P的P寄存器(108);起到作为幂剩余运算执行时的状态机的作用的幂剩余控制电路(109);起到作为蒙哥马利乘法余数运算和余数运算的执行时的状态机的作用的蒙哥马利乘法余数、余数控制电路(110);以及进行加法运算和减法运算的运算控制的加法运算、减法运算控制电路(111)。

    半导体集成电路
    24.
    发明授权

    公开(公告)号:CN1191633C

    公开(公告)日:2005-03-02

    申请号:CN02129860.2

    申请日:2002-08-20

    Abstract: 本发明的课题是得到能够有效利用已经设计成的核心块来应对存储空间增加的半导体集成电路。已经设计了具有包含CPU的块1,多个焊接点的排列4a以及对于排列4a与块1在同一侧配置的第1存储器RAM21a、22a的核心块8a。在有存储容量增大的要求的场合,增添对于排列4a在与块1相反一侧配置的第2存储器RAM24a、25a,可以容易地适应该要求。而且,由于第2存储器的物理配置与第1存储器不同,所以能够容易地在单片微计算机9c的内部,核心块8a的外部,设计用于得到必要的存储容量的物理配置。

    带有模/数变换器的单片微计算机

    公开(公告)号:CN1393796A

    公开(公告)日:2003-01-29

    申请号:CN02120624.4

    申请日:2002-05-27

    Inventor: 宇多畅也

    CPC classification number: H03M1/002 H03M1/1225

    Abstract: 不通过中央运算处理装置的控制来使A/D变换器(8)工作,获得低消耗电流的单片微计算机。该单片微计算机包括:模拟输入端子(7),接收模拟输入信号;A/D变换开始请求产生电路(21),按照该模拟输入端子(7)接收的所述模拟输入信号来产生A/D变换开始请求信号;以及A/D变换器(8),按照该A/D变换开始请求产生电路(21)产生所述A/D变换开始请求信号来开始A/D变换,在该A/D变换中由所述模拟输入端子(7)接收的所述模拟输入信号来生成数字数据。

Patent Agency Ranking