主从触发电路
    2.
    发明公开

    公开(公告)号:CN1474505A

    公开(公告)日:2004-02-11

    申请号:CN03122913.1

    申请日:2003-04-17

    Inventor: 荒木雅宏

    CPC classification number: H03K3/35625 H03K3/356121

    Abstract: 本发明可降低主从触发电路的功率消耗。其结构包括:主锁存电路6,在使数据通过和保持的状态之间切换;从锁存电路7,在使数据保持和通过的状态之间切换;电路设定控制装置3,根据时钟信号CLK1的“L”、“H”,分别把主锁存电路6设定为通过状态,把从锁存电路7设定为保持状态,或者分别把主锁存电路6设定为保持状态,把从锁存电路7设定为通过状态。因而,减少了因时钟信号变化而动作的晶体管数目,降低消耗在栅极上的功率。

    使用状态传送设备
    6.
    发明授权

    公开(公告)号:CN1139865C

    公开(公告)日:2004-02-25

    申请号:CN98108861.9

    申请日:1998-05-20

    CPC classification number: G06F13/4086

    Abstract: 本发明公开了一种在主计算机与设备之间形成物理连接时,可以向主计算机传送设备是否在使用的信息的使用状态传送装置。通过利用CPU(14)对设备(11)按使用目的设定时,电源(20)与上拉电阻(21)之间形成电气连接,当利用CPU(14)对设备(11)按不使用目的设定时,电源(20)与上拉电阻(21)之间形成无电气连接状态来实现。

    半导体集成电路
    7.
    发明公开

    公开(公告)号:CN1411068A

    公开(公告)日:2003-04-16

    申请号:CN02129860.2

    申请日:2002-08-20

    Abstract: 本发明的课题是得到能够有效利用已经设计成的核心块来应对存储空间增加的半导体集成电路。已经设计了具有包含CPU的块1,多个焊接点的排列4a以及对于排列4a与块1在同一侧配置的第1存储器RAM21a、22a的核心块8a。在有存储容量增大的要求的场合,增添对于排列4a在与块1相反一侧配置的第2存储器RAM24a、25a,可以容易地适应该要求。而且,由于第2存储器的物理配置与第1存储器不同,所以能够容易地在单片微计算机9c的内部,核心块8a的外部,设计用于得到必要的存储容量的物理配置。

    微型电脑
    8.
    发明公开

    公开(公告)号:CN1371046A

    公开(公告)日:2002-09-25

    申请号:CN02104512.7

    申请日:2002-02-07

    Inventor: 宫本太裕

    Abstract: 在可重写非易失性存储器,数据用EEPROM或程序用EEPROM等中所写的金额数据和程序有被窜改的危险。作为解决方法,提供一种微型电脑,其具有数据用EEPROM和程序用EEPROM,在其指定区域写有规定的锁定码,包括与数据用EEPROM相连接的读出该锁定码并译码的锁定码译码电路、由这个输出在从外部串行输入的模式位进行规定的演算处理的逻辑电路以及用这个输出译码演算处理过的模式位,并将其结果送往功能块的模式位译码电路。

    集成电路内装振荡电路
    10.
    发明公开

    公开(公告)号:CN1212391A

    公开(公告)日:1999-03-31

    申请号:CN98108336.6

    申请日:1998-05-21

    CPC classification number: G06F1/08 H03K3/0315

    Abstract: 在现有的集成电路内装振荡电路中,RC振荡方式和用陶瓷振子的固体振荡方式之中不论哪一种,都此外需要设置启动用振荡电路,在其工作期间选择振荡方式,在时钟切换之际有发生高频时钟或尖峰噪声的问题。本发明中内部时钟切换电路41,根据环形振荡器31的第1时钟在动作的状态下把内部时钟固定于一端的高电平上,然后,对外部振荡器40的第2时钟的脉冲数进行计数,计数值成为规定值,则把第2时钟作为内部时钟输出。

Patent Agency Ranking