-
公开(公告)号:TWI556560B
公开(公告)日:2016-11-01
申请号:TW103102501
申请日:2014-01-23
Applicant: 索思未來股份有限公司 , SOCIONEXT INC.
Inventor: 長谷川守仁 , HASEGAWA, MORIHITO
IPC: H02M3/155
CPC classification number: H04W64/006 , H02M3/1588 , H02M2001/0003 , H02M2001/0009 , H02M2001/0032 , H04W48/04 , H04W52/0277 , Y02B70/1466 , Y02B70/16 , Y02D70/164 , Y02D70/26
-
公开(公告)号:DE102015202520B4
公开(公告)日:2022-01-05
申请号:DE102015202520
申请日:2015-02-12
Applicant: SOCIONEXT INC
Inventor: MIYAZAKI TAKASHI , HAMANO HIROYUKI
Abstract: Temperaturmessvorrichtung mit:einem ersten Halbleiterelement und einem zweiten Halbleiterelement, die jeweilige pn-Übergänge enthalten;einem ersten Stromausgabeabschnitt, der ausgestaltet ist zum Ausgeben eines ersten Stroms und eines zweiten Stroms einer von dem ersten Strom unterschiedlichen Größe basierend auf einer an einen Stromsteueranschluss gelieferten Steuerspannung;einem ersten Verbindungsumschaltabschnitt, der ausgestaltet ist zum Umschalten von Verbindungen des ersten Halbleiterelementes und des zweiten Halbleiterelementes mit dem ersten Stromausgabeabschnitt, um einen Zustand eines ersten Messzustands, in dem der erste Strom in einer Vorwärtsrichtung bezüglich des pn-Übergangs des ersten Halbleiterelementes fließt, und der zweite Strom in einer Vorwärtsrichtung bezüglich des pn-Übergangs des zweiten Halbleiterelementes fließt, oder eines zweiten Messzustands zu erzeugen, in dem der erste Strom in der Vorwärtsrichtung bezüglich des pn-Übergangs des zweiten Halbleiterelementes fließt, und der zweite Strom in der Vorwärtsrichtung bezüglich des pn-Übergangs des ersten Halbleiterelementes fließt;einem AD-Wandler, der ausgestaltet ist zum Umwandeln, in dem ersten Messzustand, einer Differenz zwischen einer Vorwärtsrichtungsspannung des pn-Übergangs des ersten Halbleiterelementes und einer Vorwärtsrichtungsspannung des pn-Übergangs des zweiten Halbleiterelementes in einen Digitalwert und zum Ausgeben des umgewandelten Digitalwertes als einen ersten Digitalwert, und der ausgestaltet ist zum Umwandeln, in dem zweiten Messzustand, eines Differenzwertes zwischen der Vorwärtsrichtungsspannung des pn-Übergangs des ersten Halbleiterelementes und der Vorwärtsrichtungsspannung des pn-Übergangs des zweiten Halbleiterelementes in einen Digitalwert und zum Ausgeben des umgewandelten Digitalwertes als einen zweiten Digitalwert;einem Berechnungsabschnitt, der ausgestaltet ist zum Berechnen eines Temperaturmesswertes auf Grundlage eines Mittelwertes des ersten Digitalwertes und des zweiten Digitalwertes;einem ersten Widerstandelement, das ausgestaltet ist zum Bewirken eines Spannungsabfalls gemäß einem in dem ersten Halbleiterelement fließenden Strom; undeinem zweiten Widerstandelement, das ausgestaltet ist zum Bewirken eines Spannungsabfalls gemäß einem in dem zweiten Halbleiterelement fließenden Strom, wobeider AD-Wandler ferner ausgestaltet ist zum Ausgeben eines dritten Digitalwertes, der erhalten worden ist mittels Umwandeln einer Spannung zwischen beiden Enden des ersten Widerstandelementes in dem ersten Messzustand in einen Digitalwert, eines vierten Digitalwertes, der erhalten worden ist mittels Umwandeln einer Spannung zwischen beiden Enden des zweiten Widerstandelementes in dem ersten Messzustand in einen Digitalwert, eines fünften Digitalwertes mittels Umwandeln einer Spannung zwischen beiden Enden des ersten Widerstandelementes in dem zweiten Messzustand in einen Digitalwert, und eines sechsten Digitalwertes mittels Umwandeln einer Spannung zwischen beiden Enden des zweiten Widerstandelementes in dem zweiten Messzustand in einen Digitalwert, undder Berechnungsabschnitt ausgestaltet ist zum Korrigieren des Mittelwertes des ersten Digitalwertes und des zweiten Digitalwertes, um den Temperaturmesswert zu berechnen, basierend auf dem dritten Digitalwert, dem vierten Digitalwert, dem fünften Digitalwert und dem sechsten Digitalwert.
-
公开(公告)号:DE112009005471B4
公开(公告)日:2019-01-17
申请号:DE112009005471
申请日:2009-12-25
Applicant: SOCIONEXT INC
Inventor: MORIWAKI SHINICHI
IPC: G11C11/419 , G11C11/413
Abstract: Ein Halbleiterspeicher weist auf: einen Leseverstärker, der zum Verstärken von aus der Realspeicherzelle ausgelesenen Daten in Reaktion auf eine Aktivierung von Leseverstärker-Freigabesignaten ausgebildet ist; eine Replica-Schaltung, die eine Vielzahl von in Reihe geschalteten Replica-Einheiten aufweist, wobei jede der Vielzahl von Replica-Einheiten eine Vielzahl von parallel geschalteten Blindspeicherzellen aufweist, wobei in Reaktion auf Daten, die aus einer Blindspeicherzelle einer Replica-Einheit einer vorhergehenden Stufe ausgelesen werden, auf eine entsprechende Blindspeicherzelle einer Replica-Einheit zugegriffen und diese gelesen wird; und eine Operationssteuerschaltung, die zum Aktivieren von Blindzugriffsignalen zum Zugreifen auf eine und Lesen einer Blindspeicherzelle einer Replica-Einheit einer ersten Stufe in Reaktion auf den Lesebefehl und zum Aktivieren der Leseverstärker-Freigabesignale in Reaktion auf Daten, die aus einer Replica-Einheit einer letzten Stufe ausgelesen werden, ausgebildet ist. Entsprechend werden Inkonsistenzen bei den Transistorcharakteristiken der Blindspeicherzellen gemittelt, und die Zeitsteuerung für die Aktivierung des Leseverstärkers wird optimiert.
-
公开(公告)号:DE112016003109T5
公开(公告)日:2018-04-12
申请号:DE112016003109
申请日:2016-02-29
Applicant: SOCIONEXT INC
Inventor: YONEDA NAOTO , ADACHI NAOTO , TAKAGI HIROAKI , TAMAMURA MASAYA , INOUE AMANE
IPC: A61B8/14
Abstract: Ein Ultraschallbild-Erzeugungssystem mit einer zum Senden und Empfangen eines Ultraschallsignals ausgestalteten Ultraschalleinheit, einer Ansteuersteuerungs-/Signalverarbeitungseinheit, die ausgestaltet ist zum Wiederholen einer Verarbeitung zum Erzeugen eines Ultraschallbildsignals durch Verarbeitung eines empfangenen Signals der Ultraschalleinheit als auch zum Erzeugen eines Ansteuersignals, das an die Ultraschalleinheit geliefert wird; und einer Anzeigeeinheit, die ausgestaltet ist zum Wiederholen eines Anzeigens eines Ultraschallbildes auf Grundlage des Ultraschallbildsignals, zum Stoppen eines Aktualisierens eines angezeigten Bildes in Ansprechen auf eine Stoppsignaleingabe und zum Wiederaufnehmen eines Aktualisierens des angezeigten Bildes in Ansprechen auf eine Startsignaleingabe, wobei die Ansteuersteuerungs-/Signalverarbeitungseinheit wenigstens einen Teil einer Operation in Ansprechen auf die Stoppsignaleingabe stoppt und die gestoppte Operation in Ansprechen auf die Startsignaleingabe wiederaufnimmt.
-
25.
公开(公告)号:DE112016001779T5
公开(公告)日:2017-12-28
申请号:DE112016001779
申请日:2016-03-31
Applicant: SOCIONEXT INC
Inventor: ADACHI NAOTO
IPC: A61B8/14
Abstract: Eine Ultraschallbildgebungsvorrichtung umfasst eine Vielzahl von in einer Linie angeordneten Transducern, einen Ausfallschaltkreis, ausgebildet zum Veranlassen, dass aus der Vielzahl von Transducern ausgewählte Transducer jeweils einen Ultraschall übertragen und eine Vielzahl von Empfangssignalen empfangen, und einen Digitalsignalverarbeitungsschaltkreis, ausgebildet zum Anordnen in der Zeit und Aufaddieren der Vielzahl von mit einer Vielzahl von jeweiligen Gewichtungsfaktoren gewichteten Empfangssignalen, wobei der Digitalsignalverarbeitungsschaltkreis die Vielzahl von Gewichtungsfaktoren entsprechend einer Zeitposition bei der Vielzahl von Empfangssignalen derart ändert, dass sich Verhältnisse zwischen der Vielzahl von Gewichtungsfaktoren ändern.
-
公开(公告)号:EP4525304A1
公开(公告)日:2025-03-19
申请号:EP23197554.1
申请日:2023-09-14
Applicant: Socionext Inc.
Abstract: Polyphase filter circuitry, comprising: an input node configured to receive an input signal V IN having a dominant frequency f PPF ; and a common-source amplifier circuit, wherein: the common-source amplifier circuit comprises a field-effect transistor M1 with its gate terminal connected to the input node and with a capacitor C PFF connected to its source terminal; and for the common-source amplifier circuit, the output resistance R M1 seen at the source terminal of the field-effect transistor M1 and the capacitance of the capacitor C PFF are configured to define the frequency response of the common-source amplifier circuit so that, based on the input signal V IN , a signal V LEAD is generated at the drain terminal of the transistor M1 which leads the input signal V IN in phase by a given phase shift Δφ LEAD and a signal V LAG is generated at the source terminal of the transistor M1 which lags the input signal V IN in phase by a given phase shift Δφ LAG .
-
公开(公告)号:EP4258543A3
公开(公告)日:2024-01-17
申请号:EP23187969.3
申请日:2019-11-29
Applicant: Socionext Inc.
Inventor: MIKHAEL, David Hany Gaied , GERMANN, Bernd Hans
Abstract: Quadrature oscillator circuitry, comprising: a first differential oscillator circuit having differential output nodes and configured to generate a first pair of differential oscillator signals at those output nodes, respectively; a second differential oscillator circuit having differential output nodes and configured to generate a second pair of differential oscillator signals at those output nodes, respectively; and a cross-coupling circuit connected to cross-couple the first and second differential oscillator circuits. The cross-coupling circuit may comprise a pair of cross-coupled transistors.
-
公开(公告)号:EP4170911A1
公开(公告)日:2023-04-26
申请号:EP21203829.3
申请日:2021-10-20
Applicant: Socionext Inc.
Inventor: DARZY, Saul
IPC: H03M1/78
Abstract: Differential circuitry comprising first and second current paths each comprising a succession of first and further load nodes, each successive further load node connected to its preceding load node via a divider impedance; and first switching circuitry connected to the further load node or nodes of the first current path, and second switching circuitry connected to the further load node or nodes of the second current path, the first and second switching circuitry configured to control a magnitude of controllable current signals passing through the load nodes of the first current path and the second current path, respectively, wherein: the first load nodes of the first and second current paths comprise a first pair of load nodes, and the or each successive further load node of the first current path and its corresponding successive further load node of the second current path comprise a successive further pair of load nodes; the first pair of load nodes are connected to a first common node via respective first load impedances and the or each successive further pair of load nodes are connected to a successive further common node via respective further load impedances; the or each successive further common node is connected to its preceding common node; and the or at least one of the successive further common nodes is connected to its preceding common node via a resistor.
-
公开(公告)号:EP3840220A1
公开(公告)日:2021-06-23
申请号:EP19219073.4
申请日:2019-12-20
Applicant: Socionext Inc.
Inventor: JALILI SEBARDAN, Armin
IPC: H03D7/14
Abstract: Differential mixer circuitry comprising: first and second input-voltage nodes and first and second input-current nodes; a passive network of impedances connected between the first and second input-voltage nodes and the first and second input-current nodes, and configured to convert first and second input-voltage signals received at the first and second input-voltage nodes, respectively, into first and second input-current signals provided at the first and second input-current nodes, respectively, the first and second input-voltage signals defining a differential input-voltage signal having an input frequency, and the first and second input-current signals defining a differential input-current signal; and a mixing stage configured to mix the differential input-current signal with at least one mixing signal having a corresponding mixing frequency and output a differential output signal having an output frequency dependent on the input frequency and each mixing frequency.
-
公开(公告)号:EP3796558A1
公开(公告)日:2021-03-24
申请号:EP20200655.7
申请日:2017-09-15
Applicant: Socionext Inc.
Inventor: COULTHARD, Adam James , BARGHOUTHI, Atheer Sami
IPC: H03K5/135 , H04L7/033 , H03K19/0185
Abstract: The present disclosure relates to phase alignment, in particular to phase alignment circuitry (and parts thereof) for example for use in a multiplexer or other circuitry in which data is transmitted from one stage to another. Consideration is given to phase detection and phase rotation. Such circuitry may be implemented as integrated circuitry, for example on an IC chip.
-
-
-
-
-
-
-
-
-