-
公开(公告)号:KR1020010027893A
公开(公告)日:2001-04-06
申请号:KR1019990039871
申请日:1999-09-16
Applicant: 한국전자통신연구원
IPC: H04L12/28
CPC classification number: H04L12/5601 , H04L2012/5652 , H04L2012/5671 , H04L2012/5672
Abstract: PURPOSE: A device for supplying a voice/telephone service in an ATM(Asynchronous Transfer Mode) network is provided to supply the voice/telephone service through the ATM network, and to connect a public switched telephone network with a narrow-band network. CONSTITUTION: A transmitting time slot switch(110) performs a 256 times 256 switching for 256 channels inputted through E1/DS1 interfaces. A transmitting AAL(ATM(Asynchronous Transfer Mode) Adaptation Layer processor(120) performs an AAL type 1 function each line. A transmitting ATM processor(130) attaches an ATM header to an ATM payload, and generates an ATM cell. A transmitting connection processor(140) performs a reverse-multiplexing for the ATM cell, and again performs a multiplexing for the ATM cell to transmit the ATM cell to a transmitting UTOPIA(Universal Test and Operations Physical Interface for ATM) interface. A receiving connection processor(150) performs a reverse-multiplexing for the ATM cell transmitted from a receiving UTOPIA interface, and performs a multiplexing for the ATM cell to transmit the ATM cell to a receiving ATM processor(160). The receiving ATM processor(160) retrieves the ATM header, and transmits extracted user cell to a receiving AAL processor(170). An extracted OAM(Operation And Maintenance) cell checks/stores a CRC 10. The receiving AAL processor(170) retrieves a SAR(Segment And Reassembly) header, and extracts a RTS(Residual Time Stamp) value to decide whether a pointer exists. A receiving time slot switch(180) receives the ATM payload from the receiving AAL processor(170), and records the ATM payload on a region assigned to an outer SRAM(Static Random Access Memory)(101). The receiving time slot switch(180) reads data to perform a 256 times 256 switching for the data in order to buffer a cell delay variation.
Abstract translation: 目的:提供一种用于在ATM(异步传输模式)网络中提供语音/电话服务的设备,以通过ATM网络提供语音/电话服务,并将公共交换电话网络与窄带网络连接起来。 规定:发送时隙交换机(110)对通过E1 / DS1接口输入的256个通道进行256次256次切换。 发送AAL(ATM(异步传输模式)适配层处理器(120)每行执行AAL类型1功能,发送ATM处理器(130)将ATM报头附加到ATM有效载荷,并产生ATM信元,发送连接 处理器(140)对ATM信元执行反向复用,并且再次执行ATM信元的复用以将ATM信元发送到发送UTOPIA(用于ATM的通用测试和操作物理接口)接口。接收连接处理器 )对从接收UTOPIA接口发送的ATM信元执行反向复用,并且执行ATM信元的复用以将ATM信元发送到接收ATM处理器(160),接收ATM处理器(160)检索ATM报头 ,并将提取的用户单元发送到接收AAL处理器(170),提取的OAM(Operation And Maintenance)单元检查/存储CRC 10.接收AAL处理器(170)检索SAR(段和再组合 y)头,并提取RTS(剩余时间戳)值以决定是否存在指针。 接收时隙切换器(180)从接收AAL处理器(170)接收ATM有效载荷,并将ATM有效载荷记录在分配给外部SRAM(静态随机存取存储器)(101)的区域上。 接收时隙开关(180)读取数据以对数据执行256次256次切换,以便缓冲单元延迟变化。
-
公开(公告)号:KR100243392B1
公开(公告)日:2000-02-01
申请号:KR1019970069563
申请日:1997-12-17
Applicant: 한국전자통신연구원
IPC: H04L12/28
Abstract: 본 발명은 매스터 노드와 슬레이브 노드들 사이에 데이터를 전달하는 통신 시스템의 RAU 정보 제어방법에 관한 것이다. 그 목적은 세계 표준화 기구인 ITU-T와 ATM Forum에서 표준화 작업을 진행 중인 ATM-PON 방식의 점대다중점 토폴로지 통신 시스템에 적용할 수 있는 대역할당 방법과 이를 위한 프레임 형식을 제안하여 한정된 대역폭 내에서 최대한의 대역사용 효율을 이끌어내고 슬레이브들의 각 버퍼에서 전송을 위하여 대기하는 데이터 전송지연을 최소화하여 최고의 QoS(quality of Service)를 만족하도록 하는 통신 시스템의 RAU 정보 제어방법을 제공하는 데에 있다. 그 특징은 매스터 노드가 하방향으로 소정개수의 grant들 중에서 필요한 만큼의 RAU grant를 지정하는 제 1 단계와, 그 grant가 어떤 슬레이브가 어떤 슬롯을 사용하여야 하는지와 어떤 정보를 전달해야 하는지를 지정하는 제 2 단계 및 슬레이브들이 매 grant 서브필드를 분석해서 해당 grant가 자기에게 해당하는지를 확인하고 지정된 정보유형을 상방향 슬롯을 통하여 매스터로 그 정보를 전달하는 제 3 단계로 이루어지는 데에 있다. 그 효과는 한정된 대역폭 내에서 최대한의 대역사용 효율을 이끌어내고 슬레이브들의 각 버퍼에서 전송을 위하여 대기하는 데이터 전송지연을 최소화하여 최고의 QoS(quality of Service)를 만족하도록 하는 데에 있다.
-
公开(公告)号:KR1019990043100A
公开(公告)日:1999-06-15
申请号:KR1019970064086
申请日:1997-11-28
Applicant: 한국전자통신연구원
Abstract: 1. 청구범위에 기재된 발명이 속하는 기술분야
본 발명은 광대역 종합 정보 통신망의 셀-기반 물리계층의 분산 표본 혼화 장치를 16비트 모드의 유토피아 인터페이스에서 사용하기 위한 병렬 처리기에 관한 것임.
2. 발명이 해결하고자하는 기술적 요지
본 발명은 소정 비트의 의사 랜덤 바이너리 비트열 신호를 병렬 처리하여, 광대역 종합 정보 통신망의 셀 경계 식별을 용이하게 할 수 있는 분산 표본 혼화 장치의 병렬 처리기를 제공함에 그 목적이 있다.
3. 발명의 해결 방법의 요지
소정 바이트의 비동기 전송 모드셀에 따라 소정 비트의 제 1 및 제 2 의사 랜덤 바이너리 비트열을 출력하는 제 1 및 제 2 의사 랜덤 비트열 발생수단; 선택신호에 따라 상기 소정 비트의 제 1 및 제 2 의사 랜덤 바이너리 비트열을 선택적으로 출력하는 선택수단; 및 상기 선택수단으로부터 출력된 신호들을 일지 저장한 후 출력하는 저장수단을 포함한다.
4. 발명의 중요한 용도
본 발명은 의사 랜덤 바이너리 비트열을 소정 비트 단위로 병렬 처리하는데 이용됨.-
公开(公告)号:KR100153953B1
公开(公告)日:1998-11-16
申请号:KR1019950053181
申请日:1995-12-21
Inventor: 강선
IPC: H04L7/033
Abstract: 본 발명은 고정 비트율 서비스에서 보조 잔류 타임 스템프(RTS) 값을 이용한 클럭 복원 장치에 관한 것으로서, 클럭 복원 장치에 있어, 클럭 복원 송신 장치는 서비스 클럭(fs)을 입력받아 분주하여 출력하는 송신 분주 수단(11); 기준 클럭(fnx)을 입력받아 카운트하여 카운트 값을 출겨한는 카운터 수단(12); 상기 송신 분주 수단(11)의 출력 값을 래치하여 상기 카운터 수단(12)의 카운터 값에 의해 출력하는 래치 수단(13); 상기 송신 분주 수단(11)의 출력을 입력받아 보조 잔류 타임 스템프(RTS: Residual Time Stamp) 값을 출력하는 송신 보조 RTS 값 생성 수단(14); 및 상기 송신 보조 RTS 값 생성 수단(14)의 출력과 상기 래치 수단(13)의 출력을 입력받아 상기 송신 보조 RTS 값 생성 수단(14)의 선택 신호에 의해 선택하여 출력하는 송신 먹스 수단(MUX)(15)을 구비하고, 클럭 복원 수신 장치는 상기 클럭 복원 송신 장치로부터 RTS 값을 버퍼링하여 버퍼링된 RTS 값과 이미 저장된 RTS 값을 출력하는 수신 보조 RTS 값 생성 수단(16); 상기 수신 보조 RTS 값 생성 수단(16)의 두개의 출력을 입력받아 선택 신호에 의해 선택하여 출력하는 수신 먹스 수단(MUX)(17); 및 위상 고정 루프(PLL)를 구비하여 일정한 RTS 값을 할당하여 서비스 클럭 복원시, 수신부에서 위상 고정 루프(PLL : Phase Locked Loop)의 잠금(lock)이 되는 속도를 향상시키고, 풀림(unlock)을 방지하여 서비스 클럭 복원의 질을 향상시킬 수 있는 효과가 있다.
-
公开(公告)号:KR100129612B1
公开(公告)日:1998-04-14
申请号:KR1019940035764
申请日:1994-12-21
IPC: H04L12/433
Abstract: A apparatus for controlling the hardware of the broadband network terminal(B-NT) system where controls the hardware executing situation of the physical layer, the ATM Layer and the inner communication processor; communicates with the system controller where controls the transaction of the protocol and calling.
Abstract translation: 一种用于控制宽带网络终端(B-NT)系统的硬件的装置,其中控制物理层,ATM层和内部通信处理器的硬件执行情况; 与控制协议和呼叫交易的系统控制器进行通信。
-
-
27.
公开(公告)号:KR1019960027634A
公开(公告)日:1996-07-22
申请号:KR1019940036110
申请日:1994-12-22
IPC: H04L5/18
Abstract: 본 발명은 ATM 망에서의 가상 채널을 이용한 고속 리라우팅(Rerouting) 방법에 관한 것으로, 특히 장애가 발생하면 채널장애인지 판단하는 제 1단계(501,502): 상기 제 1단계에서 채널장애가 아니면 경로장애인지 판단하는 제 2단계(504): 상기 제 2단계에서 경로장애가 아니면 다른 화이버를 통한 백업 알고리즘을 수행하고, 경로장애이면 백업 경로대역이 존재하는지 판단하는 제 3단계(510): 상기 제 3단계에서 백업 경로대역이 존재하면 VPI/VCI를 백업 VPI/VCI로 대체하고, 채널대역이 존재하지 않으면 다른 화이버를 통한 백업 알고리즘을 수행하는 제 4단계(511,512): 상기 제 1단계에서 채널장애이면 백업 채널대역이 존재하는지 판단하는 제 5단계(507): 및 상기 제 5단계에서 백업 채널대역이 존재하면 VPI/VCI를백업 VPI/VCI로 대체하고, 백업 채널대역이 존재하지 않으면 제 3단계를 수행하는 제 6단계(508,509)를 포함하여, 망의 체증을 제어할 수 있을 뿐만 아니라 망에 장애가 발생했을 때 신속한 복구 조치를 취할 수 있어 실시간 서비스를 지원할 수 있다.
-
公开(公告)号:KR1020090052471A
公开(公告)日:2009-05-26
申请号:KR1020070118986
申请日:2007-11-21
Applicant: 한국전자통신연구원
IPC: H04L9/30
CPC classification number: H04L63/0272 , H04L63/061 , H04L63/20
Abstract: 본 발명은 IPv4/IPv6 혼용망에서 적용 가능하고 웹 응용에서뿐만 아니라 더 많은 응용에서 보다 안전성이 요구되는 곳에서 사용할 수 있도록 소켓 레벨에서 데이터를 처리할 수 있는 소켓 레벨 VPN 통신 장치 및 방법에 관한 것이다. 본 발명의 일 특징에 따른 소켓 레벨 VPN 통신 장치는, 내부 및 외부 장치의 접속 정보 및 이에 연관된 보안 연계 정보를 저장하는 VPN DB와, 내부 또는 외부 장치로부터 수신되는 패킷을 분석하여 상기 장치의 접속 정보를 획득하고 이를 상기 VPN DB에 저장하는 패킷 분석부와, 상기 장치와 키 공유 과정을 수행하여 상기 접속 정보에 연관된 보안 연계 정보를 생성하고 상기 보안 연계 정보를 상기 VPN DB에 저장하는 키 교환 엔진과, 상기 VPN DB에 저장된 정보에 기반하여 내부 또는 외부 장치로 송수신되는 데이터를 소켓 레벨에서 암호화 또는 복호화하는 소켓 데이터 처리 엔진을 포함한다.
가상 사설망(VPN), 소켓 레벨, IPv4, IPv6-
公开(公告)号:KR100528890B1
公开(公告)日:2005-11-22
申请号:KR1020020035942
申请日:2002-06-26
Applicant: 한국전자통신연구원
Inventor: 강선
IPC: G06Q20/38
Abstract: 본 발명은 다양한 인터페이스를 갖는 고속 블럭 암호 장치 및 그 구동 방법에 관한 것이다. 본 발명에서는 CPU 인터페이스 모드에서 매 세션 시작시 CPU 인터페이스 블럭을 통해 입력된 세션 키를 이용하여 키 스케줄링 블럭이 라운드 키를 생성하고, 이후 같은 세션에서는 암/복호 블럭이 데이터 암/복호를 위하여 반복적으로 동작한다. 그리고, 전용 인터페이스 모드에서는 고속 데이터 입력부를 통하여 세션 키 및 데이터를 입력하여 키 스케쥴링 블럭과 암/복호 블럭에 전달하며, 같은 세션 동안에는 입력 데이터를 암/복호 블럭에 전달하고 알고리즘 종료시 암/복호화된 데이터를 고속 데이터 출력부에 반복적으로 전달한다. 또한, 혼합 인터페이스 모드에서는 세션 키와 세션 IV값을 CPU를 통하여 입력하고 데이터는 고속 데이터 입력부를 통하여 입력하여 암/복호화 후 고속 데이터 출력부을 통하여 출력한다.
-
公开(公告)号:KR1020040000925A
公开(公告)日:2004-01-07
申请号:KR1020020035942
申请日:2002-06-26
Applicant: 한국전자통신연구원
Inventor: 강선
IPC: G06Q20/38
CPC classification number: G06Q20/12 , H04L9/06 , H04L29/06666
Abstract: PURPOSE: A high-speed block encryption device having various interface and a driving method for the same are provided to support common CPU interface, dedicated interface without need to the CPU, and an encryption/decryption dedicated interface. CONSTITUTION: A CPU interface block(110) sets data and control/status register, outputs algorithm processing result on the CPU inter mode, receives session key and session IV, and executes session start. A key scheduling block(120) generates key as a number of round number by inputting session key inputted through the CPU interface block(110) and a high speed data input part(140). An encryption/decryption block(130) executes algorithm by loading inputted data through the CPU interface block(110) and the high speed data input part(140). The high speed data input part(140) loads session key and session IV in the dedicated interface mode. A high speed output part(150) outputs output data and session IV in the dedicated interface mode or mixed interface mode.
Abstract translation: 目的:提供具有各种接口的高速块加密装置及其驱动方法,以支持公共CPU接口,专用接口而不需要CPU,以及加密/解密专用接口。 构成:CPU接口块(110)设置数据和控制/状态寄存器,在CPU模式下输出算法处理结果,接收会话密钥和会话IV,并执行会话启动。 密钥调度块(120)通过输入通过CPU接口块(110)和高速数据输入部件(140)输入的会话密钥来生成密钥数。 加密/解密块(130)通过加载通过CPU接口块(110)和高速数据输入部分(140)的输入数据来执行算法。 高速数据输入部分(140)以专用接口模式加载会话密钥和会话IV。 高速输出部分(150)以专用接口模式或混合接口模式输出输出数据和会话IV。
-
-
-
-
-
-
-
-
-