-
公开(公告)号:KR1020060058792A
公开(公告)日:2006-06-01
申请号:KR1020040097480
申请日:2004-11-25
Applicant: 한국전자통신연구원
IPC: H03M13/11
CPC classification number: H03M13/11
Abstract: 본 발명은 정보 데이터의 전송 효율을 향상시키기 위해 패리티 검사 매트릭스 전체를 구조적 형태로 제한하고, 코드 생성 매트릭스를 만들지 않고 매우 간단하게 정보 데이터를 부호화하는 저밀도 패리티 검사 코드의 부호화 장치 및 방법에 관한 것이다.
본 발명에 따른 저밀도 패리티 검사 코드의 부호화 장치는, 패리티 검사 매트릭스를 제1 및 제2 하위 매트릭스로 구성한다. 이 때, 제1 하위 매트릭스는 임의적인 값을 갖거나 구조적인 형태의 매트릭스로 생성하고, 제2 하위 매트릭스는 각 열에서 1의 개수가 2개이며, 구조적인 형태의 매트릭스로 생성한다. 그리고 제1 하위 매트릭스와 정보 데이터와의 연산을 통해 임시 데이터를 생성한 후, 구조적 형태의 제2 하위 매트릭스를 이용함으로써, 제2 하위 매트릭스의 역행렬을 수행하지 않고도 패리티 데이터를 구할 수 있게 된다. 그리고 나서 패리티 데이터와 정보 데이터로부터 부호 데이터를 생성하여 전송한다.
LDPC, 패리티 검사 매트릭스, 에러정정, 구조적 형태, 서브 매트릭스-
公开(公告)号:KR1020050060441A
公开(公告)日:2005-06-22
申请号:KR1020030092064
申请日:2003-12-16
Applicant: 한국전자통신연구원
IPC: H03H17/00
CPC classification number: H03H17/02 , H03H17/0229 , H03H17/0254 , H04B1/7093
Abstract: 본 발명은 낮은 복잡도를 갖는 디지털 정합 필터에 관한 것이다. 이 디지털 정합 필터는 복수의 곱셈기, 복수의 덧셈기 및 복수의 지연 소자를 포함한다. 복수의 곱셈기는 디지털 정합 필터의 중심점을 기준으로 좌우 대칭성을 가지는 필터 탭 중 중심점을 기준으로 일측에 위치하는 필터 탭과 수신 신호에 대한 곱셈 연산을 수행한다. 복수의 덧셈기는 복수의 곱셈기의 출력 신호와 이전 단까지 가산된 결과를 각각 더하여 다음 단으로 출력한다. 복수의 지연 소자는 복수의 덧셈기로 입력되는 이전 단까지의 가산된 결과를 특정 시간 지연시킨다. 본 발명에 따르면, SQRC 디지털 정합 필터의 탭 계수가 중심점을 기준으로 좌우 대칭성을 가짐을 이용하여, 하드웨어 구현시 요구되는 곱셈기의 개수를 줄임으로써, 하드웨어 복잡도가 감소되고 이로 인한 칩의 면적이 축소된다. 따라서, 무선 통신시스템에서 무선 채널을 통하여 수신된 신호의 신호대잡음비(Signal-to-Noise Ratio:SNR)를 최대화할 수 있다.
-
公开(公告)号:KR100466589B1
公开(公告)日:2005-01-24
申请号:KR1020020008451
申请日:2002-02-18
Applicant: 한국전자통신연구원
IPC: H04L7/04
CPC classification number: H04L7/0054 , H04L7/0334 , H04L7/0337
Abstract: A symbol synchronization apparatus and method for synchronizing symbol digitally is disclosed. In the present invention, digital symbols are generated by an A/D converting unit. Based on digital symbols, a symbol timing value is calculated. The symbol timing value is used for determining a best symbol timing. According to the best symbol timing, a clock phase is determined and A/D converting unit uses newly determined clock for generating digital symbols. As a result, the present invention can perform an over-sampling process in higher resolution than a sampling frequency by using only one A/D converter. Therefore, the present invention may increase economic efficient and reduce complexity of hardware.
Abstract translation: 公开了一种用于数字同步符号的符号同步装置和方法。 在本发明中,数字符号由A / D转换单元生成。 基于数字符号,计算符号定时值。 符号定时值用于确定最佳符号定时。 根据最佳符号时序,确定时钟相位,并且A / D转换单元使用新确定的时钟来生成数字符号。 结果,本发明可以通过仅使用一个A / D转换器以比采样频率更高的分辨率执行过采样处理。 因此,本发明可以提高经济效率并降低硬件的复杂度。
-
公开(公告)号:KR1020030068813A
公开(公告)日:2003-08-25
申请号:KR1020020008451
申请日:2002-02-18
Applicant: 한국전자통신연구원
IPC: H04L7/04
CPC classification number: H04L7/0054 , H04L7/0334 , H04L7/0337
Abstract: PURPOSE: An apparatus and a method for synchronizing a digital symbol are provided to obtain the resolution of a narrower interval than an interval of sampling frequencies by using only one A/D converter. CONSTITUTION: An apparatus for synchronizing a digital symbol includes an A/D conversion portion(100), a symbol timing calculation portion(200), a timing decision portion(300), and an A/D clock supply portion(400). The A/D conversion portion performs an oversampling process for a received analog signal to a digital signal according to a clock. The symbol timing calculation portion calculates a symbol timing value from the oversampled signal in a sample interval. The timing decision portion decides the symbol timing from the symbol timing value. The A/D clock supply portion supplies an A/D clock to the A/D conversion portion according to the symbol timing information.
Abstract translation: 目的:提供用于同步数字符号的装置和方法,以通过仅使用一个A / D转换器来获得比采样频率的间隔更窄的间隔的分辨率。 构成:数字符号同步的装置包括A / D转换部分(100),符号定时计算部分(200),定时判定部分(300)和A / D时钟提供部分(400)。 A / D转换部分根据时钟对接收的模拟信号执行对数字信号的过采样处理。 符号定时计算部分在采样间隔中从过采样信号计算符号定时值。 定时决定部分根据符号定时值确定符号定时。 A / D时钟提供部分根据符号定时信息将A / D时钟提供给A / D转换部分。
-
公开(公告)号:KR100392385B1
公开(公告)日:2003-07-23
申请号:KR1020010013560
申请日:2001-03-16
Applicant: 한국전자통신연구원
IPC: H04N7/015
Abstract: PURPOSE: A carrier wave recovering device for digital demodulation is provided to improve the signal recovery performance in the digital demodulation of signals distorted by the frequency offset, phase offset and the interference between symbols in multiple paths, by using a carrier wave recovering device incorporating an equalizer. CONSTITUTION: A carrier wave recovering device for digital demodulation includes a carrier wave recovering element(214) for compensating the phase and frequency errors with respect to an input signal according to a frequency control value, an equalizer(215) for receiving the signal from the carrier wave recovering element to compute an error due to the phase and the interference between symbols caused by the multiple paths, thereby correcting the signal distortion, and a sweeping element(216) for receiving the computed frequency error to transmit the frequency control value to the carrier wave recovering element according to the size of the error.
Abstract translation: 目的:提供一种用于数字解调的载波恢复装置,用于通过使用载波恢复装置来提高由于频率偏移,相位偏移以及多路径中的符号之间的干扰而导致的数字解调信号恢复性能, 均衡器。 一种用于数字解调的载波恢复设备,包括:一个载波恢复单元(214),用于根据一个频率控制值补偿相对于一个输入信号的相位和频率误差;一个均衡器(215),用于接收来自 载波恢复单元,用于计算由于多个路径引起的相位和符号之间的干扰而导致的误差,从而校正信号失真;以及扫频单元(216),用于接收计算的频率误差以将频率控制值发送到 载波恢复元件根据误差的大小而定。
-
公开(公告)号:KR1020020073761A
公开(公告)日:2002-09-28
申请号:KR1020010013560
申请日:2001-03-16
Applicant: 한국전자통신연구원
IPC: H04N7/015
CPC classification number: H04L25/03019 , H04L27/3818 , H04L2025/03522 , H04L2025/03598
Abstract: PURPOSE: A carrier wave recovering device for digital demodulation is provided to improve the signal recovery performance in the digital demodulation of signals distorted by the frequency offset, phase offset and the interference between symbols in multiple paths, by using a carrier wave recovering device incorporating an equalizer. CONSTITUTION: A carrier wave recovering device for digital demodulation includes a carrier wave recovering element(214) for compensating the phase and frequency errors with respect to an input signal according to a frequency control value, an equalizer(215) for receiving the signal from the carrier wave recovering element to compute an error due to the phase and the interference between symbols caused by the multiple paths, thereby correcting the signal distortion, and a sweeping element(216) for receiving the computed frequency error to transmit the frequency control value to the carrier wave recovering element according to the size of the error.
Abstract translation: 目的:提供一种用于数字解调的载波恢复装置,通过使用载波回波装置,在多路径中通过频偏,相位偏移和符号之间的干扰,对数字解调中的信号恢复性能进行改进, 均衡器。 构成:用于数字解调的载波恢复装置包括用于根据频率控制值补偿相对于输入信号的相位和频率误差的载波恢复元件(214),用于接收来自 载波回波元件,用于计算由于由多个路径引起的相位和符号之间的干扰引起的误差,从而校正信号失真;以及扫描元件(216),用于接收计算出的频率误差以将频率控制值发送到 载波恢复元件根据误差的大小。
-
27.
公开(公告)号:KR100874485B1
公开(公告)日:2008-12-18
申请号:KR1020070050197
申请日:2007-05-23
Applicant: 한국전자통신연구원
Abstract: An apparatus and a method for generating a downlink signal, and an apparatus and a method for searching a cell are provided to estimate a frame synchronization and a cell group search by using a plurality of synchronization patterns formed in one frame. An apparatus for generating a downlink signal includes a pattern generator(110), and a time-frequency mapper(130). The pattern generator(110) generates a synchronization pattern for a plurality of synchronization blocks which form one frame of the downlink signal. The synchronization pattern has a cell group number and start point information of the frame. The plurality of synchronization blocks are a group of a plurality of consecutive sub frames in the frame. The time-frequency mapper(130) generates the downlink signal by mapping the synchronization pattern to a time-frequency domain. The pattern generator(110) generates the synchronization pattern by a combination of a cell group identifying code for identifying a cell group, and a frame synchronization identifying code for indicating a start point of the frame. The synchronization pattern generated by a different code combination is assigned to each of the plurality of synchronization blocks.
Abstract translation: 提供了一种用于生成下行链路信号的设备和方法,以及用于搜索小区的设备和方法,以通过使用在一个帧中形成的多个同步模式来估计帧同步和小区组搜索。 一种用于生成下行链路信号的设备包括模式生成器(110)和时间频率映射器(130)。 模式生成器(110)为形成下行链路信号的一个帧的多个同步块生成同步模式。 同步模式具有单元组号和帧的起点信息。 多个同步块是帧中多个连续子帧的组。 时间 - 频率映射器(130)通过将同步模式映射到时间 - 频率域来生成下行链路信号。 模式生成器(110)通过用于识别小区组的小区组识别码和用于指示帧的起始点的帧同步识别码的组合来生成同步模式。 由不同代码组合产生的同步模式被分配给多个同步块中的每一个。
-
公开(公告)号:KR100821275B1
公开(公告)日:2008-04-11
申请号:KR1020060136322
申请日:2006-12-28
Applicant: 한국전자통신연구원
CPC classification number: H04J11/0079 , H04L27/261 , H04L27/2613 , H04L27/2656 , H04L27/2685
Abstract: 하향링크 신호 생성 장치와 셀 탐색 장치가 개시된다.
하향링크 신호 생성 장치는 하나의 셀 고유 인식 코드 그룹과 복수의 프레임 동기 식별 시퀀스로 하향링크 신호를 생성하기도 하고, 복수의 셀 고유 인식 코드 그룹과 복수의 프레임 동기 식별 시퀀스로 하향링크 신호를 생성하기도 하며, 복수의 셀 고유 인식 코드 그룹과 하나의 프레임 동기 식별 시퀀스로 하향링크 신호를 생성하기도 한다.
셀 탐색 장치는 프레임 동기 식별 시퀀스와 셀 고유 인식 코드 그룹을 통해 프레임 동기를 획득하고, 셀을 식별한다.
프레임, 동기, 셀 탐색, 하향링크 신호-
公开(公告)号:KR1020070117449A
公开(公告)日:2007-12-12
申请号:KR1020070042509
申请日:2007-05-02
Applicant: 한국전자통신연구원
IPC: H04J11/00
CPC classification number: H04L27/2657 , H04L5/0044 , H04L27/2628 , H04W72/0453
Abstract: An apparatus and a method for creating an orthogonal frequency division multiplexing(OFDM) signal are provided to decrease PAPR(Peak-to-Average Power Ratio) without attenuating bandwidth efficiency according to the transmission of additional information in an OFDM communication system. A symbol padding part(305) outputs an extended symbol stream by adding a part of a plurality of digital modulation symbols to the plurality of digital modulation symbols. A symbol search part(307) outputs plural weights corresponding to each of the plurality of digital modulation symbols by using FFT(Fast Fourier Transform) and IFFT(Inverse Fast Fourier Transform) by receiving the extended symbol stream. A symbol weight part(309) outputs a plurality of weight symbols by applying plural weights searched by the symbol search part to the plurality of digital modulation symbols by receiving the plurality of digital modulation symbols. A power compensation part(311) outputs a power compensation signal by compensating the variation of power according to the plural weights by receiving the plurality of weight symbols.
Abstract translation: 提供了一种用于创建正交频分复用(OFDM)信号的装置和方法,以便在OFDM通信系统中根据附加信息的传输而不衰减带宽效率来降低PAPR(Peak-to-Average Power Ratio)。 符号填充部分(305)通过将多个数字调制符号的一部分添加到多个数字调制符号来输出扩展符号流。 符号搜索部分(307)通过使用FFT(快速傅立叶变换)和IFFT(快速傅里叶逆变换)来输出与多个数字调制符号中的每一个对应的多个权重。 符号权重部分(309)通过接收多个数字调制符号,通过将由符号搜索部分搜索的多个权重应用于多个数字调制符号来输出多个权重符号。 功率补偿部(311)通过接收多个权重符号,通过根据多个权重来补偿功率的变化来输出功率补偿信号。
-
公开(公告)号:KR1020070073593A
公开(公告)日:2007-07-10
申请号:KR1020060136322
申请日:2006-12-28
Applicant: 한국전자통신연구원
CPC classification number: H04J11/0079 , H04L27/261 , H04L27/2613 , H04L27/2656 , H04L27/2685
Abstract: A method for creating a downlink signal and a method for cell searching are provided to enable a mobile station to execute fast synchronization acquisition and cell searching by dividing a frame into a plurality of synchronization blocks and arranging a frame synchronization identification sequence for each synchronization blocks. A downlink frame creation part creates a downlink frame containing a plurality of synchronization blocks, and arranges an identical cell ID code group at the synchronization intervals(S110). An IFFT(Inverse Fast Fourier Transform) computation part executes IFFT by using the downlink frame and creates a time domain signal(S120). A frame synchronization application part applies a frame synchronization identification sequence to each synchronization blocks and creates a downlink signal(S130). A transmitting part converts the created downlink signal into an analog signal, executes modulation and demodulation, and transmits the result through an antenna(S140).
Abstract translation: 提供一种用于创建下行链路信号的方法和用于小区搜索的方法,以使得移动台能够通过将帧划分为多个同步块并且为每个同步块布置帧同步识别序列来执行快速同步捕获和小区搜索。 下行链路帧创建部分创建包含多个同步块的下行链路帧,并以同步间隔排列相同的小区ID码组(S110)。 IFFT(逆快速傅里叶变换)计算部分通过使用下行链路帧来执行IFFT,并创建时域信号(S120)。 帧同步应用部分对每个同步块应用帧同步识别序列,并创建下行链路信号(S130)。 发送部分将创建的下行链路信号转换为模拟信号,执行调制和解调,并通过天线发送结果(S140)。
-
-
-
-
-
-
-
-
-