에이티엠(ATM) 교환기의 내부셀 생성장치

    公开(公告)号:KR1019960020164A

    公开(公告)日:1996-06-17

    申请号:KR1019940030472

    申请日:1994-11-18

    Abstract: 본 발명은 셀프라우팅이 요구되는 ATM 교환기내에서 기존 상용 AAL칩을 이용하여 부가정보를 추가함으로서, 연속적으로 내부셀을 전송하는 ATM교환기의 내부셀 생성 장치에 관한 것으로, 부가정보가 저장되는 고속 메모리(401)와, 상기 부가정보의 길이를 결정하는 부가정보 크기 레지스터(402)와, 해당 메시지의 부가정보가 저장되는 어드레스를 발생하여 상기 메모리(401)에 전송하는 어드레스 발생기(404)와, 상기 메모리(401)에서 출력되는 해당 메시지셀 부가정보를 바이트 수만큼 저장하는 부가정보 저장 레지스터(405)와, 상기 부가정보 크기 레지스터(402)가 제공하는 부가정보의 길이에 따라 부가정보 저장 레지스터(405)로부터 입력되는 부가정보를 순차적으로 보내고 이어서 상기 외부의 ALL칩 셀정합부에서 제공되는 ATM 표준셀 데이타를 바이트 단위로 시 프트하여 내부셀을 ATM 스위치로 전송하는 시프트 레지스터 및 정합부(403)을 구비하는 것을 특징으로 하여 전송 지연을 최소화할 수 있는 효과가 있다.

    비동기 전달 모드 셀 다중화 및 역다중화 장치
    25.
    发明授权
    비동기 전달 모드 셀 다중화 및 역다중화 장치 失效
    ATM信元多路复用器和解复用器

    公开(公告)号:KR100333736B1

    公开(公告)日:2002-04-25

    申请号:KR1019990031918

    申请日:1999-08-04

    Abstract: 1. 청구범위에기재된발명이속하는기술분야본 발명은비동기전달모드셀 다중화및 역다중화장치에관한것임. 2. 발명이해결하고자하는과제본 발명은하드웨어로구현하여 ATM 스위치셀 구조에맞추어셀을발생하여전송하므로써, 메시지단위의데이터를셀 단위로분해하고셀 단위의데이터를메시지단위로조립할수 있는비동기전달모드셀 다중화및 역다중화장치를제공하는데그 목적이있다. 3. 발명의해결방법의요지본 발명은, 수신된직렬셀 데이터를병렬셀 데이터로변환하여전달하는다수의송신처리수단; ATM 셀을발생하는셀 발생수단; ATM 셀과변환된병렬셀을저장하는다수의선입선출수단; 저장된셀을선택적으로전달하는송신선입선출제어수단; 다수의선입선출수단으로전달되는셀 수를카운트하는셀 카운팅수단; 선입선출선택신호를출력하는선입선출선택수단; ATM 셀을재배열하는셀 재배열수단; 및전달된셀과재배열된셀을선택적으로전달하는셀 선택수단을포함한다. 4. 발명의중요한용도본 발명은 ATM 스위치에서셀 정합에이용됨.

    한빛 에이스 에이티엠 스위치를 기반으로 하는 엠피엘에스레이블교환라우터 시스템에서 아이피 패킷처리 프로세서의에이티엠 스위치 정합장치
    26.
    发明公开
    한빛 에이스 에이티엠 스위치를 기반으로 하는 엠피엘에스레이블교환라우터 시스템에서 아이피 패킷처리 프로세서의에이티엠 스위치 정합장치 无效
    基于HANBIT ACE ATM交换机的MPLS标签交换路由系统中的IP分组处理器中的ATM交换机匹配设备

    公开(公告)号:KR1020010076608A

    公开(公告)日:2001-08-16

    申请号:KR1020000003859

    申请日:2000-01-27

    Abstract: PURPOSE: An ATM switch matching device in IP(Internet Protocol) packet processing processor in an MPLS(Multi Protocol Label Switching) label switching router(LSR) system based on a HANbit ACE ATM(Asynchronous Transfer Mode) switch is provided to allow to directly interwork with an internal serial module matching physical link by using a common SAR(Segmentation and Reassembly Sublayer) chip supporting an ATM cell process at 155Mbps. CONSTITUTION: Matching transmitting parts(204,205,215) reconstruct 64 bytes of internal cell format including additional information related to a switch route in standard ATM cell format, and transforms and transmits the above reconstructed to a serial bit stream format. Matching receiving parts(201,203,209) receives in the reverse order to the above performed order. A matching controlling parts(207,208,210) perform a latching function for giving additional information about a duplex link and fault status check and a route.

    Abstract translation: 目的:提供基于HANbit ACE ATM(异步传输模式)交换机的MPLS(多协议标签交换)标签交换路由器(LSR)系统中的IP(互联网协议)数据包处理处理器中的ATM交换机匹配设备,以直接 通过使用支持155Mbps的ATM信元处理的公共SAR(分段和重新组合子层)芯片与与物理链路匹配的内部串行模块互通。 构成:匹配发送部分(204,205,215)重构64字节的内部信元格式,包括与标准ATM信元格式相关的交换路由的附加信息,并将上述重建转换并传输到串行位流格式。 匹配接收部分(201,203,209)以与上述执行顺序相反的顺序进行接收。 匹配的控制部件(207,208,210)执行锁定功能,用于提供关于双工链路和故障状态检查和路由的附加信息。

    프로세서의 논리 주소를 인덱스로 가지는 비동기전송 모드 물리 주소의 테이블 구성 및 관리 방법
    27.
    发明授权
    프로세서의 논리 주소를 인덱스로 가지는 비동기전송 모드 물리 주소의 테이블 구성 및 관리 방법 失效
    如何配置和管理以处理器的逻辑地址为索引的异步传输模式物理地址表

    公开(公告)号:KR100277824B1

    公开(公告)日:2001-01-15

    申请号:KR1019980051083

    申请日:1998-11-26

    Abstract: 본 발명은 분산된 다중 프로세서 구조를 가지는 ATM 교환 시스템에서, 분산된 다중 프로세서의 논리 주소를 주소 테이블의 인덱스로, 스위치 라우팅 태그, VPI 및 VCI를 주소 테이블의 내용으로 하는 주소 테이블을 구성함으로써, 보다 빠르고, 효율적인 주소 검색 및 관리 방법을 제공하는데 그 목적이 있다.
    본 발명에 따르면, 분산된 다중 프로세서 구조를 가지는 ATM 교환 시스템의 물리 주소의 테이블 구성 및 관리 방법에 있어서, 운용 유지 보수 프로세서(OMP : Operation and Maintenance Processor) 또는 호 연결 제어 프로세서(CCCP : Call and Connection Control Processor) 등의 논리 주소를 읽어들여, 가상 경로 식별자(VPI : Virtual Path Identifier)를 계산하는 제 1 단계와; 운영 프로세서에서 스위치 라우팅 정보 테이블을 다운로딩하여 스위치 라우팅 태그를 계산하는 제 2 단계와; 상기 제 1 단계에서 읽어들인 논리 주소를 인덱스로 가지고, 상기 제 1 단계 및 상기 제 2 단계에서 계산한 스위치 라우팅 태그 및 가상 경로 식별자를 주소 테이블의 내용으로 하는 ATM 주소 테이블을 작성하는 제 3 단계를 포함하여 이루어진 것을 특징으로 하는 ATM 교환 시스템의 물리 주소의 테이블 구성 및 관리 방법이 제공된다.

    프로세서의 논리 주소를 인덱스로 가지는 비동기전송 모드 물리 주소의 테이블 구성 및 관리 방법
    28.
    发明公开
    프로세서의 논리 주소를 인덱스로 가지는 비동기전송 모드 물리 주소의 테이블 구성 및 관리 방법 失效
    具有作为指标的处理器的逻辑地址的异步传输模式物理地址表的形成和管理方法

    公开(公告)号:KR1020000033988A

    公开(公告)日:2000-06-15

    申请号:KR1019980051083

    申请日:1998-11-26

    Abstract: PURPOSE: A method of forming and managing an asynchronous transmission mode physical address table having a logical address of a processor as an index is provided to enable faster and more effective address search and more effective management of the address. CONSTITUTION: A method of forming and managing a physical address table in an ATM exchange system is disclosed. A logical address such as an operation and maintenance processor or a call and connection control processor is read to calculate a virtual path identifier, and a switch routing data table is downloaded from the operation processor to calculate a switch routing tag. An ATM address table is formed containing the calculated switch routing tag and the virtual pass identifier.

    Abstract translation: 目的:提供一种形成和管理具有处理器的逻辑地址作为索引的异步传输模式物理地址表的方法,以实现更快更有效的地址搜索和更有效地管理地址。 构成:公开了一种在ATM交换系统中形成和管理物理地址表的方法。 读取诸如操作和维护处理器或呼叫和连接控制处理器之类的逻辑地址以计算虚拟路径标识符,并且从操作处理器下载交换路由数据表以计算交换路由标签。 形成包含所计算的交换路由标签和虚拟通过标识符的ATM地址表。

    원격 비동기 전달 모드 교환 장치
    29.
    发明授权
    원격 비동기 전달 모드 교환 장치 失效
    远程异步传输模式切换设备

    公开(公告)号:KR100256682B1

    公开(公告)日:2000-05-15

    申请号:KR1019970069697

    申请日:1997-12-17

    Inventor: 여환근 송광석

    Abstract: PURPOSE: An apparatus for switching a remote ATM(Asynchronous Transfer Mode) is provided to offer an economic, efficient ATM service to subscribers in a small remote place, and enable operation and maintenance to be controlled with concentration by an operation maintenance processor of a mother station. CONSTITUTION: A subscriber line interface part(220) converts a standard ATM cell frame signal, inputted via a subscriber transfer link, to an internal cell signal. The part(220) processes an internal cell signal received from a switching part(240) via an internal interface link(260), and thereby outputs a standard ATM cell frame signal. A mother-child station interworking part(230) converts a standard ATM-1 frame signal to a switchable internal cell signal, and distributes it to an internal interface link(270). The switching part(240) switches the internal cell signals inputted via the interworking part(230), subscriber line interface part(220) and a control part(250). The control part(250) controls the parts(220,230,240). The internal interface links(260,270) connects the part(220) to the part(240).

    Abstract translation: 目的:提供一种用于切换远程ATM(异步传输模式)的设备,为小型远程用户提供经济,高效的ATM服务,并且能够通过母机的操作维护处理器集中控制操作和维护 站。 构成:用户线接口部分(220)将通过用户传送链路输入的标准ATM信元帧信号转换成内部信元信号。 部分(220)经由内部接口链路(260)处理从切换部分(240)接收的内部小区信号,从而输出标准ATM信元帧信号。 母子站互通部分(230)将标准ATM-1帧信号转换为可切换的内部小区信号,并将其分配到内部接口链路(270)。 切换部分(240)切换经由互通部分(230),用户线路接口部分(220)和控制部分(250)输入的内部小区信号。 控制部分(250)控制部件(220,230,240)。 内部接口链路(260,270)将部件(220)连接到部件(240)。

    이중화 제어시스템에서의 동기제어를 위한 동기신호 감시회로
    30.
    发明公开
    이중화 제어시스템에서의 동기제어를 위한 동기신호 감시회로 失效
    用于冗余控制系统中同步控制的同步信号监测电路

    公开(公告)号:KR1019980027421A

    公开(公告)日:1998-07-15

    申请号:KR1019960046204

    申请日:1996-10-16

    Abstract: 본 발명은 통신 및 교환 제어시스템에서 이중화로 동작되는 프로세서 상호간의 동작 상태를 항상 동일하게 유지하기 위하여 독립적인 시스템 클럭을 기반으로 운용되는 이중화 제어시스템 구조에서 동기신호를 감시하는 장치에 관한 것이다.
    본 발명은 자신의 프로세서 모듈에서 발생하는 내부 동기 요구신호와 다른 프로세서 모듈에서 발생하는 외부 동기 요구신호를 수신하는 동기요구신호 수신부, 및 동기 허용시간의 조정을 위한 내부타이머 계수기부로 구서되며, 상기 동기요구신호 수신부를 통해 수신된 동기요구신호가 정해진 동기 허용 시간 범위 내에서 동기가 이루어지는지를 검사하여 정상적으로 동기가 이루어졌을 경우 프로세서 번호의 동일성을 비교하기 위하여 비교제어신호를 활성화하고, 상기 동기허용 시간 내에 동기가 이루어지지 않았을 경우에는 동기 이탈 신호를 발생하는 것을 특징으로 한다.

Patent Agency Ranking