Abstract:
본 발명은 셀프라우팅이 요구되는 ATM 교환기내에서 기존 상용 AAL칩을 이용하여 부가정보를 추가함으로서, 연속적으로 내부셀을 전송하는 ATM교환기의 내부셀 생성 장치에 관한 것으로, 부가정보가 저장되는 고속 메모리(401)와, 상기 부가정보의 길이를 결정하는 부가정보 크기 레지스터(402)와, 해당 메시지의 부가정보가 저장되는 어드레스를 발생하여 상기 메모리(401)에 전송하는 어드레스 발생기(404)와, 상기 메모리(401)에서 출력되는 해당 메시지셀 부가정보를 바이트 수만큼 저장하는 부가정보 저장 레지스터(405)와, 상기 부가정보 크기 레지스터(402)가 제공하는 부가정보의 길이에 따라 부가정보 저장 레지스터(405)로부터 입력되는 부가정보를 순차적으로 보내고 이어서 상기 외부의 ALL칩 셀정합부에서 제공되는 ATM 표준셀 데이타를 바이트 단위로 시 프트하여 내부셀을 ATM 스위치로 전송하는 시프트 레지스터 및 정합부(403)을 구비하는 것을 특징으로 하여 전송 지연을 최소화할 수 있는 효과가 있다.
Abstract:
PURPOSE: An ATM switch matching device in IP(Internet Protocol) packet processing processor in an MPLS(Multi Protocol Label Switching) label switching router(LSR) system based on a HANbit ACE ATM(Asynchronous Transfer Mode) switch is provided to allow to directly interwork with an internal serial module matching physical link by using a common SAR(Segmentation and Reassembly Sublayer) chip supporting an ATM cell process at 155Mbps. CONSTITUTION: Matching transmitting parts(204,205,215) reconstruct 64 bytes of internal cell format including additional information related to a switch route in standard ATM cell format, and transforms and transmits the above reconstructed to a serial bit stream format. Matching receiving parts(201,203,209) receives in the reverse order to the above performed order. A matching controlling parts(207,208,210) perform a latching function for giving additional information about a duplex link and fault status check and a route.
Abstract:
본 발명은 분산된 다중 프로세서 구조를 가지는 ATM 교환 시스템에서, 분산된 다중 프로세서의 논리 주소를 주소 테이블의 인덱스로, 스위치 라우팅 태그, VPI 및 VCI를 주소 테이블의 내용으로 하는 주소 테이블을 구성함으로써, 보다 빠르고, 효율적인 주소 검색 및 관리 방법을 제공하는데 그 목적이 있다. 본 발명에 따르면, 분산된 다중 프로세서 구조를 가지는 ATM 교환 시스템의 물리 주소의 테이블 구성 및 관리 방법에 있어서, 운용 유지 보수 프로세서(OMP : Operation and Maintenance Processor) 또는 호 연결 제어 프로세서(CCCP : Call and Connection Control Processor) 등의 논리 주소를 읽어들여, 가상 경로 식별자(VPI : Virtual Path Identifier)를 계산하는 제 1 단계와; 운영 프로세서에서 스위치 라우팅 정보 테이블을 다운로딩하여 스위치 라우팅 태그를 계산하는 제 2 단계와; 상기 제 1 단계에서 읽어들인 논리 주소를 인덱스로 가지고, 상기 제 1 단계 및 상기 제 2 단계에서 계산한 스위치 라우팅 태그 및 가상 경로 식별자를 주소 테이블의 내용으로 하는 ATM 주소 테이블을 작성하는 제 3 단계를 포함하여 이루어진 것을 특징으로 하는 ATM 교환 시스템의 물리 주소의 테이블 구성 및 관리 방법이 제공된다.
Abstract:
PURPOSE: A method of forming and managing an asynchronous transmission mode physical address table having a logical address of a processor as an index is provided to enable faster and more effective address search and more effective management of the address. CONSTITUTION: A method of forming and managing a physical address table in an ATM exchange system is disclosed. A logical address such as an operation and maintenance processor or a call and connection control processor is read to calculate a virtual path identifier, and a switch routing data table is downloaded from the operation processor to calculate a switch routing tag. An ATM address table is formed containing the calculated switch routing tag and the virtual pass identifier.
Abstract:
PURPOSE: An apparatus for switching a remote ATM(Asynchronous Transfer Mode) is provided to offer an economic, efficient ATM service to subscribers in a small remote place, and enable operation and maintenance to be controlled with concentration by an operation maintenance processor of a mother station. CONSTITUTION: A subscriber line interface part(220) converts a standard ATM cell frame signal, inputted via a subscriber transfer link, to an internal cell signal. The part(220) processes an internal cell signal received from a switching part(240) via an internal interface link(260), and thereby outputs a standard ATM cell frame signal. A mother-child station interworking part(230) converts a standard ATM-1 frame signal to a switchable internal cell signal, and distributes it to an internal interface link(270). The switching part(240) switches the internal cell signals inputted via the interworking part(230), subscriber line interface part(220) and a control part(250). The control part(250) controls the parts(220,230,240). The internal interface links(260,270) connects the part(220) to the part(240).
Abstract:
본 발명은 통신 및 교환 제어시스템에서 이중화로 동작되는 프로세서 상호간의 동작 상태를 항상 동일하게 유지하기 위하여 독립적인 시스템 클럭을 기반으로 운용되는 이중화 제어시스템 구조에서 동기신호를 감시하는 장치에 관한 것이다. 본 발명은 자신의 프로세서 모듈에서 발생하는 내부 동기 요구신호와 다른 프로세서 모듈에서 발생하는 외부 동기 요구신호를 수신하는 동기요구신호 수신부, 및 동기 허용시간의 조정을 위한 내부타이머 계수기부로 구서되며, 상기 동기요구신호 수신부를 통해 수신된 동기요구신호가 정해진 동기 허용 시간 범위 내에서 동기가 이루어지는지를 검사하여 정상적으로 동기가 이루어졌을 경우 프로세서 번호의 동일성을 비교하기 위하여 비교제어신호를 활성화하고, 상기 동기허용 시간 내에 동기가 이루어지지 않았을 경우에는 동기 이탈 신호를 발생하는 것을 특징으로 한다.