-
公开(公告)号:KR1020090059602A
公开(公告)日:2009-06-11
申请号:KR1020070126551
申请日:2007-12-07
Applicant: 한국전자통신연구원
CPC classification number: G06F21/72 , H04L9/0897 , H04L2209/12
Abstract: An encryption device equipped with a session memory bus is provided to reduce the access delay time to a session memory of an encryption processor corresponding to the use of a shared data bus. An external session memory(270) divides and stores encryption information for all sessions. An encryption processor(200) encrypts or decrypts input data by using the encryption information, and includes an internal session memory(230) and an internal session memory bus. The internal session memory stores the encryption information for the sessions. The internal session memory bus is connected to the internal session memory. An external session memory bus is connected to an external session memory and the encryption processor. A CPU(280) transmits and receives data to and from the external session memory through the encryption processor.
Abstract translation: 提供了配备有会话存储器总线的加密装置,以减少与使用共享数据总线相对应的加密处理器的会话存储器的访问延迟时间。 外部会话存储器(270)分割并存储所有会话的加密信息。 加密处理器(200)通过使用加密信息对输入数据进行加密或解密,并且包括内部会话存储器(230)和内部会话存储器总线。 内部会话存储器存储会话的加密信息。 内部会话存储器总线连接到内部会话存储器。 外部会话存储器总线连接到外部会话存储器和加密处理器。 CPU(280)通过加密处理器向外部会话存储器发送数据和从外部会话存储器接收数据。
-
公开(公告)号:KR1020090059390A
公开(公告)日:2009-06-11
申请号:KR1020070126226
申请日:2007-12-06
Applicant: 한국전자통신연구원
CPC classification number: H04L9/065 , H04L2209/122
Abstract: An apparatus for performing the TSC- 4(T-function based Stream Cipher 4) stream cipher operation is provided to perform the TSC-4 stream cipher algorithm at high speed. Registers(310a,310b) for storing 32-bit internal states stores 8-bit internal state values. 8-bit internal state update units(320a,320b) renew an internal state value of the lower 8-bits. 4-bit registers(330a,330b) store middle result values generated during a parameter generation process required for renewing the 8-bit internal state value. Registers(340a,340b) for storing 96-bit internal states store an internal state value of an upper 24-bits. 96-bit internal state update units(350a,350b) renew the internal state value of the upper 24-bits.
Abstract translation: 提供了一种用于执行TSC-4(基于T功能的流密码4)流密码操作的装置,以高速执行TSC-4流密码算法。 用于存储32位内部状态的寄存器(310a,310b)存储8位内部状态值。 8位内部状态更新单元(320a,320b)更新低8位的内部状态值。 4位寄存器(330a,330b)存储在更新8位内部状态值所需的参数生成处理期间生成的中间结果值。 用于存储96位内部状态的寄存器(340a,340b)存储高24位的内部状态值。 96位内部状态更新单元(350a,350b)更新高位24位的内部状态值。
-
公开(公告)号:KR100894330B1
公开(公告)日:2009-04-24
申请号:KR1020070046526
申请日:2007-05-14
Applicant: 한국전자통신연구원
IPC: G06F7/00
Abstract: 본 발명은 AES(Advanced Encryption Standard) 및 ARIA(Academy, Research Institute, Agency) 암호화/복호화 알고리즘을 지원하는 연산 방법 및 장치에 관한 것이다. 이를 위해 본 발명은 입력 키를 이용하여 라운드 키를 생성하는 키스케듈러; 및 입력 데이터 및 상기 라운드 키를 이용하여 암호화/복호화된 데이터를 생성하는 라운드함수연산부를 포함하되, 상기 라운드함수연산부는 AES 및 ARIA 알고리즘을 모두 수행할 수 있는 통합치환계층 및 통합확산계층을 포함하는 것을 특징으로 하는 AES 및 ARIA의 암호화/복호화 기능을 지원하는 통합 연산 장치를 제공한다.
AES, ARIA, 암/복호화, 통합 연산기-
公开(公告)号:KR100811469B1
公开(公告)日:2008-03-07
申请号:KR1020060069709
申请日:2006-07-25
Applicant: 한국전자통신연구원
Abstract: 본 발명은 파일시스템을 이용한 암호화 파일의 실시간 복호화 방법에 관한 것으로서, 특정 포맷으로 암호화된 파일에 대해 파일시스템과 응용프로그램 사이에서 연동되는 가상 파일시스템인 암호파일 복호기와, 상기 암호파일 복호기와 응용 프로그램과 연동되어 상기 암호파일 복호기를 제어하는 암호파일 복호기 제어프로그램을 이용하여 상기 암호화된 파일을 실시간으로 복호화함으로써, 암호화된 파일을 응용프로그램에 무관하게 실시간으로 복호화하여 사용할 수 있고, 특히 대용량 읽기 전용파일에 매우 유용하다.
파일 복호화, 실시간 복호, 파일시스템-
公开(公告)号:KR100420555B1
公开(公告)日:2004-03-02
申请号:KR1020020021504
申请日:2002-04-19
Applicant: 한국전자통신연구원
IPC: H04L9/06
Abstract: PURPOSE: A block coding apparatus capable of changing a high-speed session and a method for driving the same are provided to reduce a delay time due to a session change by performing a series of operations for a session change at high speed using hardware of the block coding apparatus. CONSTITUTION: A host matching unit(200) performs a standard matching function of a host. A local bus arbitrator(201) transmits instruction data and coding/decoding processing data inputted from the host and transfers coding/decoding result data and response data to the host. An instruction interpreter(207) analyzes the instruction data from the host. If the instruction data is coding/decoding processing instruction, the instruction interpreter(207) generates response data to transmit it to the host matching unit(200), and otherwise, it transmits variables required to the instruction data and a coding/decoding processing to instruct the start of a coding/decoding processing operation. A CPU(Central Processing Unit) generates response data corresponding to the instruction performance result. A code chip receives the variables from the instruction interpreter(207) to realize a block code algorithm and to perform a block coding or decoding operation. A session data memory stores data of a session key, an initialization vector, an operation mode, a condition of a session. Input/output buffer memories temporarily stores the coding/decoding processing data from the host and the coding/decoding processing result data of the code chip.
Abstract translation: 目的:提供一种能够改变高速会话的块编码装置及其驱动方法,以通过使用硬件的高速执行用于高速会话改变的一系列操作来减少由于会话改变而引起的延迟时间 块编码设备。 构成:主机匹配单元(200)执行主机的标准匹配功能。 本地总线仲裁器(201)发送从主机输入的指令数据和编码/解码处理数据,并将编码/解码结果数据和响应数据传送给主机。 指令解释器(207)分析来自主机的指令数据。 如果指令数据是编码/解码处理指令,则指令解释器(207)产生响应数据以将其发送到主机匹配单元(200),否则,它将指令数据所需的变量和编码/解码处理发送到 指示开始编码/解码处理操作。 CPU(中央处理单元)产生对应于指令执行结果的响应数据。 代码芯片接收来自指令解释器(207)的变量以实现分组码算法并执行分组编码或解码操作。 会话数据存储器存储会话密钥的数据,初始化向量,操作模式,会话的条件。 输入/输出缓冲存储器临时存储来自主机的编码/解码处理数据和码片的编码/解码处理结果数据。
-
公开(公告)号:KR1020030083100A
公开(公告)日:2003-10-30
申请号:KR1020020021504
申请日:2002-04-19
Applicant: 한국전자통신연구원
IPC: H04L9/06
CPC classification number: H04L9/0618 , H04L2209/122
Abstract: PURPOSE: A block coding apparatus capable of changing a high-speed session and a method for driving the same are provided to reduce a delay time due to a session change by performing a series of operations for a session change at high speed using hardware of the block coding apparatus. CONSTITUTION: A host matching unit(200) performs a standard matching function of a host. A local bus arbitrator(201) transmits instruction data and coding/decoding processing data inputted from the host and transfers coding/decoding result data and response data to the host. An instruction interpreter(207) analyzes the instruction data from the host. If the instruction data is coding/decoding processing instruction, the instruction interpreter(207) generates response data to transmit it to the host matching unit(200), and otherwise, it transmits variables required to the instruction data and a coding/decoding processing to instruct the start of a coding/decoding processing operation. A CPU(Central Processing Unit) generates response data corresponding to the instruction performance result. A code chip receives the variables from the instruction interpreter(207) to realize a block code algorithm and to perform a block coding or decoding operation. A session data memory stores data of a session key, an initialization vector, an operation mode, a condition of a session. Input/output buffer memories temporarily stores the coding/decoding processing data from the host and the coding/decoding processing result data of the code chip.
Abstract translation: 目的:提供能够改变高速会话的块编码装置及其驱动方法,以通过使用硬件进行高速会话改变的一系列操作来减少由于会话改变引起的延迟时间 块编码装置。 构成:主机匹配单元(200)执行主机的标准匹配功能。 本地总线仲裁器(201)发送从主机输入的指令数据和编码/解码处理数据,并将结果数据和响应数据传送到主机。 指令解释器(207)分析来自主机的指令数据。 如果指令数据是编码/解码处理指令,则指令解释器(207)生成响应数据以将其发送到主机匹配单元(200),否则,将指令数据所需的变量和编码/解码处理 指示开始编码/解码处理操作。 CPU(中央处理单元)产生与指令性能结果相对应的响应数据。 代码芯片从指令解释器(207)接收变量以实现块代码算法并执行块编码或解码操作。 会话数据存储器存储会话密钥的数据,初始化向量,操作模式,会话的条件。 输入/输出缓冲存储器临时存储来自主机的编码/解码处理数据和代码芯片的编码/解码处理结果数据。
-
公开(公告)号:KR100288546B1
公开(公告)日:2001-04-16
申请号:KR1019990013572
申请日:1999-04-16
Applicant: 한국전자통신연구원
IPC: H01H13/02
Abstract: 본발명은잠금기능을갖는스위치에관한것으로특히, 특정기능을위한스위치가동작하면그 동작상태를기기의케이스를열기전에는그 스위치의동작상태를해제할수 없도록함에목적이있다. 이러한목적의본 발명은특정기능을온시키기위한기능설정부(110)와, 외부에서상기기능설정부(110)를동작시키기위한안전핀(130)과, 이안전핀(130)의삭제또는삽입을방지하여상기기능설정부(110)의동작상태를고정시키기위한잠금고정부(120)를구비함을특징으로한다.
-
公开(公告)号:KR1020010002738A
公开(公告)日:2001-01-15
申请号:KR1019990022690
申请日:1999-06-17
Applicant: 한국전자통신연구원
IPC: G06F15/00
Abstract: PURPOSE: An authentication method of a network system is provided to reduce authentication fail ratio by additionally transmitting a separate bit for displaying a fail period by a time deviation. CONSTITUTION: A bit flag is set when a difference between a client time and a representative value or a between a sum of an effective period and the representative value and the client time is smaller than a maximum time deviation. A subtracted value of the maximum time deviation from the client time is set as a client time. A client recognizing name, a password and the representative value are coded with a hash function. The coded value is transmitted with a recognizing name and the bit flag. A server time is set and a representative value is calculated by subtracting doubled value of the maximum time deviation from a server time. The coding is performed again by reading the password in the transmitted data. In conforming the coded values, an authentication is succeeded.
Abstract translation: 目的:提供一种网络系统的认证方法,通过额外发送一个单独的位来显示失败时间段,以减少认证失败率。 构成:当客户端时间和代表值之间的差异或有效期间的总和与代表值与客户端时间之间的差小于最大时间偏差时,设置位标志。 与客户端时间的最大时间偏差的减去值被设置为客户端时间。 识别名称,密码和代表值的客户端用散列函数进行编码。 编码值用识别名称和位标志发送。 设置服务器时间,并通过从服务器时间减去最大时间偏差的双倍值来计算代表值。 通过读取发送的数据中的密码再次执行编码。 在符合编码值的情况下,认证成功。
-
公开(公告)号:KR1020160028724A
公开(公告)日:2016-03-14
申请号:KR1020140117598
申请日:2014-09-04
Applicant: 한국전자통신연구원
CPC classification number: H04L63/1425 , G06F17/30675 , G06F21/561 , G06F21/564 , G06F21/566 , H04L63/101 , H04L63/1408 , H04L63/145 , G06F21/00
Abstract: 기존악성샘플들과의유사성을기반으로유사도가가장높은악성샘플들을검색하여유사한데이터들을출력하고해당악성샘플들의제작자그룹정보를분석가에게제공함으로써분석가가상세분석에활용할수 있도록하는악성코드특징정보기반의유사악성코드검색장치및 방법을제시한다. 제시된장치는입력받은신규악성코드를신규악성코드샘플로서등록하되신규악성코드샘플의상세정보를추출하여등록하는악성코드등록부, 신규악성코드샘플의상세정보를분석하는악성코드분석부, 악성코드분석부에서의악성코드분석정보를근거로악성코드특징정보를포함한악성코드 DNA 정보를추출하는악성코드 DNA 추출부, 추출된악성코드 DNA 정보와기저장된악성코드샘플의악성코드 DNA 정보를 DNA 타입별로유사도비교를행하는악성코드 DNA 비교부, 및악성코드 DNA 비교부에서계산된유사도를기반으로신규악성코드샘플과기저장된악성코드샘플간의전체유사도를계산하여특정개수의악성코드샘플을유사악성코드검색결과로서추출하는유사악성코드검색부를포함한다.
Abstract translation: 本发明提供了一种类似的恶意代码检索装置和基于恶意代码特征信息的方法,其基于与现有恶意样本的相似性搜索具有最高相似性的恶意样本,并输出相似的数据,并提供恶意样本的生成者组信息 分析师,从而允许分析师将其用于详细分析。 所提供的装置可以包括:恶意代码寄存器单元,其将新输入的恶意代码注册为新的恶意代码样本,并且具体地提取和注册新的恶意代码样本的详细信息; 一个恶意代码分析单元,分析新的恶意代码示例的详细信息; 恶意代码DNA提取单元,其基于恶意代码分析单元中的恶意代码分析信息提取包含恶意代码特征信息的恶意代码DNA信息; 通过DNA类型进行相似比较的恶意代码DNA比较单元,提取的恶意代码DNA信息和先前存储的恶意代码样本的恶意代码DNA信息; 以及类似的恶意代码检索单元,其基于恶意代码DNA比较单元中计算的相似度计算新的恶意代码样本与先前存储的恶意代码样本之间的完全相似性,并提取一定数量的恶意代码样本作为类似的恶意代码检索 结果。
-
公开(公告)号:KR101183975B1
公开(公告)日:2012-09-19
申请号:KR1020100027201
申请日:2010-03-26
Applicant: 한국전자통신연구원
IPC: G01R31/3163 , G01R31/316
CPC classification number: G01R31/2805 , G01R31/2808 , G01R31/2815 , G01R31/318572
Abstract: 본 발명은 단자 식별 장치 및 그를 이용한 단자 식별 방법에 관한 것이다. 본 발명은 단자 식별 장치에 있어서, 식별하고자하는 후보 단자들의 풀업 전압 및 풀다운 전압을 측정하는 측정부; 상기 측정부에 의해 측정된 상기 후보 단자들의 풀업 전압 및 풀다운 전압과 상기 후보 단자들의 풀업 전압과 풀다운 전압 간의 차를 상호 비교하여, 상기 후보 단자들의 종류를 식별하는 식별부; 및 상기 식별부에 의한 상기 후보 단자들의 식별 결과를 출력하는 출력부를 포함한다. 본 발명에 따르면, 후보 단자들의 풀업 전압 및 풀다운 전압과 상기 후보 단자들의 풀업 전압과 풀다운 전압 간의 차를 상호 비교하여, 상기 후보 단자들의 종류를 식별할 수 있다. 또한, 후보 단자들을 임의로 선정한 후, 임의로 선정된 후보 단자들에 각 기능에 따른 명령어를 입력하여 명령에 따른 동작 수행 여부를 판단함으로써 상기 후보 단자들을 식별할 수 있다.
-
-
-
-
-
-
-
-
-