에이.티.엠.망에서 멀티캐스트 아이.피. 트래픽을 전송하기위한 종단간 멀티캐스트 에이.티.엠.가상회선 설정 방법
    21.
    发明公开
    에이.티.엠.망에서 멀티캐스트 아이.피. 트래픽을 전송하기위한 종단간 멀티캐스트 에이.티.엠.가상회선 설정 방법 无效
    在ATM网络中传输多媒体IP业务的终端之间建立虚拟电路的虚拟电路的方法

    公开(公告)号:KR1020000034643A

    公开(公告)日:2000-06-26

    申请号:KR1019980052017

    申请日:1998-11-30

    CPC classification number: H04L12/5601 H04L12/185 H04L2012/5621

    Abstract: PURPOSE: A method of establishing virtual circuits of a multi cast ATM between ends for transmitting multi cast IP traffics in ATM network is provided so that although a communication is achieved through the several Logical IP Subnet (LIS), it is not necessary to pass a router by providing a protocol capable of applying a multi cast IP traffic within the ATM network. CONSTITUTION: A method of establishing virtual circuits of a multi cast ATM between ends for transmitting multi cast IP traffics in ATM network includes several steps. A step is to transmitting periodically a message of Multicast Callback Request from an ingress internet protocol multi cast router(21) to an egress internet protocol multi cast router(24). A step is to require an opening of a multi cast virtual circuit after determining the open of the multi cast virtual circuit. A step is to start the transmission of internet protocol multi cast packet through the multi cast virtual circuit. A step is to receive the internet protocol multi cast packet from an ingress internet protocol multi cast router.

    Abstract translation: 目的:提供在ATM网络中传输多播IP流量的端点之间建立多播ATM虚拟电路的方法,使得尽管通过多个逻辑IP子网(LIS)实现通信,但是不需要通过 路由器通过提供能够在ATM网络内应用多播IP流量的协议。 构成:在ATM网络中传输多播IP流量的端点之间建立多播ATM虚拟电路的方法包括几个步骤。 一个步骤是定期地将多播回叫请求的消息从入口网际协议多播路由器(21)发送到出口网络协议多播路由器(24)。 在确定多播虚拟电路的打开之后,步骤是要求打开多播虚拟电路。 一步是通过多播虚拟电路开始互联网协议多播包的传输。 一步是从入口互联网协议多播路由器接收互联网协议多播包。

    단일 입/출력 시퀀스 생성방법
    22.
    发明授权
    단일 입/출력 시퀀스 생성방법 失效
    单声道输入/输出序列生成方法

    公开(公告)号:KR100211962B1

    公开(公告)日:1999-08-02

    申请号:KR1019960064197

    申请日:1996-12-11

    Inventor: 오행석 진병문

    Abstract: 본 발명은 시험하고자 하는 임의의 상태에 대한 가장 짧은 길이의 단일 입력/출력(UIO) 시퀀스를 생성하기 위한 방법으로서, 종래의 벙법은 스텝 1의 시험하고자 하는 상태까지 도달하는 방법에 대한 체계적인 정보를 제공하지 못하며, 스텝 2의 주어진 입력에 대한 출력을 판단하기에 사용하는 UIO 시퀀스의 생성 방법도 다양하며 생성된 UIO 시퀀스의 길이가 길어 시험기간 및 시험비용이 크므로, 상기 문제점을 해결하기 위해 본 발명은 병렬성과 비동기적 속성이 우수한 페트리네트를 이용하여 UIO 시퀀스를 생성함으로 제품에 대한 시험기간 및 시험비용을 줄이고 시험결과를 구현물에 적용하여 제품의 품질을 향상시킨다.

Patent Agency Ranking