비동기 전달모드 호스트 접속 장치에서의 하드웨어 구동 및 데이타 전달 방법
    21.
    发明授权
    비동기 전달모드 호스트 접속 장치에서의 하드웨어 구동 및 데이타 전달 방법 失效
    ATM主机连接装置中的硬件操作和数据传输方法

    公开(公告)号:KR100164117B1

    公开(公告)日:1998-12-01

    申请号:KR1019950055847

    申请日:1995-12-23

    Abstract: 본 발명은 비동기 전달모드 호스트 접속 장치에서의 하드웨어 구동 및 데이타 전달 방법에 관한 것으로, ATM 호스트 접속장치에 적용되는 하드웨어 구동 및 데이타 전달 방법에 있어서, 호스트 버스 프로토콜을 이용하여 사용자 데이타를 송수신 하는 기능을 수행하는 HIS(Host Interface Subsystem)와, 상기 HIS와 인터페이스되어 사용자 데이타를 ATM 프로토콜에 맞게 변환하여 송신하고, 수신한 데이타를 사용자 데이타로 변환하는 기능을 수행하는 UPS(User Plane Subsystem)로 보드측 소프트웨어를 구성하여, ATM 망측과 ATM 호스트쪽의 인터페이스로 시스템 자원의 영향을 최소로 하여 인터럽트를 한번에 양단으로 처리하는 것을 특징으로 한다.

    No.7 공통선 신호망에서의 신호중계기 이중화 구조 시스템
    23.
    发明授权
    No.7 공통선 신호망에서의 신호중계기 이중화 구조 시스템 失效
    NO.7公共通道信号系统

    公开(公告)号:KR1019920002483B1

    公开(公告)日:1992-03-26

    申请号:KR1019890013721

    申请日:1989-09-23

    CPC classification number: H04Q3/0025

    Abstract: The duplex structure system has level 3 units (310a,310b) that runs message handling protocol which governs message routing in level 3 of message transfer protocol. The system comprises a duplexed level 3-3 connection network (100a,100b), a message processing module (110), a signal network supervising module (120) and an operation and maintenance system 9130). The message processing module includes the level 3 units (310a,310b), level 3- 3 connection network units (300a,300b) and level 2-3 connection network units (330a,330b) for connecting the level 3 units tothe level 2 units and level 3-3 connection network units.

    Abstract translation: 双工结构系统具有级别3单元(310a,310b),其运行消息处理协议,其管理消息传输协议级别3中的消息路由。 该系统包括双工级3-3连接网络(100a,100b),消息处理模块(110),信号网络监督模块(120)和操作和维护系统9130)。 消息处理模块包括用于将级别3单元连接到级别2单元的级别3单元(310a,310b),级别3-3连接网络单元(300a,300b)和级别2-3连接网络单元(330a,330b) 和3-3级连接网络单元。

    바이트 인터리빙 방식을 이용한 에이티엠 스위칭 장치
    24.
    发明公开
    바이트 인터리빙 방식을 이용한 에이티엠 스위칭 장치 失效
    ATM交换机使用字节交互方式

    公开(公告)号:KR1020010010636A

    公开(公告)日:2001-02-15

    申请号:KR1019990029625

    申请日:1999-07-21

    CPC classification number: H04L49/105 H04L12/5601 H04L49/3081

    Abstract: PURPOSE: An ATM switching apparatus using a byte interleaving method is provided to increase switching capacity of a switching structure by providing a byte interleaving manner with a switching fabric having constant switching capacity. CONSTITUTION: An ATM switching apparatus comprises an input line driving unit(110) which removes noise of a control signal and data to push the signal and the data to intelligent peripheral interface unit(120). An output line drive unit(150) transmits an output signal to adjacent card line. The unit(120) senses receiving of a cell in response to a cell enable signal and a cell start signal of a cell input to the unit(110). The unit(120) compares a routing tag loaded on upper and lower bits to store the tag in an input buffer when identical. An upper and a lower switching fabric(131,132) divide data input to the unit(110) into an upper and a lower bit, and switches the divided bits into corresponding output ports in synthesization with a cell synchronous signal so as to be converted and output. An output port controller(140) receives cell enable signals corresponding to the upper and lower bits from the fabrics(131,132), and stores the upper and lower data bits in an output buffer by a byte interleaving manner when the enable signals have the same condition.

    Abstract translation: 目的:提供一种使用字节交织方法的ATM交换设备,通过与具有恒定交换容量的交换结构提供字节交织方式来提高交换结构的交换容量。 构成:ATM交换装置包括:消除控制信号的噪声的输入线驱动单元(110)和将信号和数据推送到智能外设接口单元(120)的数据。 输出线驱动单元(150)将输出信号发送到相邻的卡线。 单元(120)响应于单元使能信号和输入到单元(110)的单元的单元开始信号来感测单元的接收。 当相同时,单元(120)比较加载在高位和低位上的路由标签,以将标签存储在输入缓冲器中。 上,下交换结构(131,132)将输入到单元(110)的数据分成上位和下位,并且用单元同步信号合成将分割位转换成对应的输出端,以便转换和输出 。 输出端口控制器(140)从结构(131,132)接收与上位和下位相对应的单元使能信号,并且当使能信号具有相同条件时,通过字节交织方式将上和下数据位存储在输出缓冲器中 。

    비동기 전달 모드 처리장치의 제어방법
    25.
    发明授权
    비동기 전달 모드 처리장치의 제어방법 失效
    一种ATM切换系统的控制方法

    公开(公告)号:KR100249792B1

    公开(公告)日:2000-03-15

    申请号:KR1019970072633

    申请日:1997-12-23

    Inventor: 채종억 최강일

    Abstract: 본 발명은 비동기 전달 모드 처리 시스템의 제어방법에 관한 것으로, 이와같은 본 발명은 중앙의 제어 프로세서가 비동기 전달모드 적응계층(AAL : ATM Adaptation Layer) 형태 5 분할 및 재결합 시에 처리 성능에 가장 영향을 많이 미치는 CRC32 연산은 하드웨어로 구현하고, 분할 및 재결합 기능은 소프트웨어로 처리함으로써 처리 시스템 구조를 간단화가 가능하며 성능 요구사항도 만족시킬 수 있는 효과가 있다.

    분산 표본 혼화 장치의 병렬 처리기
    26.
    发明授权
    분산 표본 혼화 장치의 병렬 처리기 失效
    分布式样品扫描装置的并行处理器

    公开(公告)号:KR100249498B1

    公开(公告)日:2000-03-15

    申请号:KR1019970064086

    申请日:1997-11-28

    Abstract: 1. 청구범위에 기재된 발명이 속하는 기술분야
    본 발명은 광대역 종합 정보 통신망의 셀-기반 물리계층의 분산 표본 혼화 장치를 16비트 모드의 유토피아 인터페이스에서 사용하기 위한 병렬 처리기에 관한 것임.
    2. 발명이 해결하고자하는 기술적 요지
    본 발명은 소정 비트의 의사 랜덤 바이너리 비트열 신호를 병렬 처리하여, 광대역 종합 정보 통신망의 셀 경계 식별을 용이하게 할 수 있는 분산 표본 혼화 장치의 병렬 처리기를 제공함에 그 목적이 있다.
    3. 발명의 해결 방법의 요지
    소정 바이트의 비동기 전송 모드셀에 따라 소정 비트의 제 1 및 제 2 의사 랜덤 바이너리 비트열을 출력하는 제 1 및 제 2 의사 랜덤 비트열 발생수단; 선택신호에 따라 상기 소정 비트의 제 1 및 제 2 의사 랜덤 바이너리 비트열을 선택적으로 출력하는 선택수단; 및 상기 선택수단으로부터 출력된 신호들을 일지 저장한 후 출력하는 저장수단을 포함한다.
    4. 발명의 중요한 용도
    본 발명은 의사 랜덤 바이너리 비트열을 소정 비트 단위로 병렬 처리하는데 이용됨.

    비동기 전달 모드 처리장치의 제어방법
    28.
    发明公开
    비동기 전달 모드 처리장치의 제어방법 失效
    异步传输模式处理设备的控制方法

    公开(公告)号:KR1019990053063A

    公开(公告)日:1999-07-15

    申请号:KR1019970072633

    申请日:1997-12-23

    Inventor: 채종억 최강일

    Abstract: 본 발명은 비동기 전달 모드 처리 시스템의 제어방법에 관한 것으로, 이와같은 본 발명은 중앙의 제어 프로세서가 비동기 전달모드 적응계층(AAL : ATM Adaptation Layer) 형태 5 분할 및 재결합 시에 처리 성능에 가장 영향을 많이 미치는 CRC32 연산은 하드웨어로 구현하고, 분할 및 재결합 기능은 소프트웨어로 처리함으로써 처리 시스템 구조를 간단화가 가능하며 성능 요구사항도 만족시킬 수 있는 효과가 있다.

    통신 시스템의 알에이유 정보 제어방법
    29.
    发明公开
    통신 시스템의 알에이유 정보 제어방법 失效
    用于控制通信系统中的原因信息的方法

    公开(公告)号:KR1019990050444A

    公开(公告)日:1999-07-05

    申请号:KR1019970069563

    申请日:1997-12-17

    Abstract: 본 발명은 매스터 노드와 슬레이브 노드들 사이에 데이터를 전달하는 통신 시스템의 RAU 정보 제어방법에 관한 것이다. 그 목적은 세계 표준화 기구인 ITU-T와 ATM Forum에서 표준화 작업을 진행 중인 ATM-PON 방식의 점대다중점 토폴로지 통신 시스템에 적용할 수 있는 대역할당 방법과 이를 위한 프레임 형식을 제안하여 한정된 대역폭 내에서 최대한의 대역사용 효율을 이끌어내고 슬레이브들의 각 버퍼에서 전송을 위하여 대기하는 데이터 전송지연을 최소화하여 최고의 QoS(quality of Service)를 만족하도록 하는 통신 시스템의 RAU 정보 제어방법을 제공하는 데에 있다. 그 특징은 매스터 노드가 하방향으로 소정개수의 grant들 중에서 필요한 만큼의 RAU grant를 지정하는 제 1 단계와, 그 grant가 어떤 슬레이브가 어떤 슬롯을 사용하여야 하는지와 어떤 정보를 전달해야 하는지를 지정하는 제 2 단계 및 슬레이브들이 매 grant 서브필드를 분석해서 해당 grant가 자기에게 해당하는지를 확인하고 지정된 정보유형을 상방향 슬롯을 통하여 매스터로 그 정보를 전달하는 제 3 단계로 이루어지는 데에 있다. 그 효과는 한정된 대역폭 내에서 최대한의 대역사용 효율을 이끌어내고 슬레이브들의 각 버퍼에서 전송을 위하여 대기하는 데이터 전송지연을 최소화하여 최고의 QoS(quality of Service)를 만족하도록 하는 데에 있다.

    비동기 전달모드 계층과 물리 계층간 접속 시스템
    30.
    发明授权
    비동기 전달모드 계층과 물리 계층간 접속 시스템 失效
    ATM模式层与物理层之间的接口系统

    公开(公告)号:KR100153908B1

    公开(公告)日:1998-11-16

    申请号:KR1019950052184

    申请日:1995-12-19

    Abstract: 본 발명은 비동기 전달모드 계층과 물리 계층간 접속 시스템에 관한 것으로, 물리계층의 전달매체 및 전달 속도를 지원하기 위한 송수신 ATM 계층 인터페이스(301,302) 및 송수신 물리계층(328,329); 범용 제어 프로세서와 상기 물리계층들과의 인터페이스가 용이하게 이루어지도록 하는 프로세서 인터페이스(330); 상기 인터페이스(301 내지 303)들에 접속되는 다양한 물리계층을 식별하기 위한 물리계층 식별자(304)를 구비하는 것을 특징으로 한다.

Patent Agency Ranking