후보 벡터 선택 방법 및 송신 심볼 검출 방법
    21.
    发明公开
    후보 벡터 선택 방법 및 송신 심볼 검출 방법 有权
    选择候选矢量和检测发送符号的方法

    公开(公告)号:KR1020090053147A

    公开(公告)日:2009-05-27

    申请号:KR1020070119825

    申请日:2007-11-22

    Abstract: 본 발명은 후보 벡터 검출 방법 및 이를 이용한 송신 심볼 검출 방법에 관한 것이다.
    본 발명에 따르면, 공간 다중화 방식을 사용하는 다중 송수신 시스템에서 수신기는 재정렬된 복수의 레이어 중 마지막 행에 위치하는 레이어에 해당하는 후보 벡터들을 선택하고, 그 다음 레이어의 성상점들을 선택된 후보 벡터 별로 차례대로 나열한다. 그리고, 나열된 성상점들 중에서 복수의 임시성상점을 선택하고, 임시성상점들의 누적비용을 산출하여 최소누적비용을 보이는 성상점에 대응하여 후보 벡터를 선택한다. 이후, 후보 벡터로 선택된 성상점 대신 새로운 임시성상점을 선택하고 선택된 임시성삼점의 누적비용과 나머지 임시성상점들의 누적비용을 비교하여 또 다른 후보 벡터를 선택한다.
    공간 다중화, MIMO, 다중 송수신 시스템, 후보 벡터, 송신 심볼, 로그우도비

    개인 휴대 인터넷 시스템용 컨벌루션 터보 코드 부호화방법 및 그 장치
    22.
    发明授权
    개인 휴대 인터넷 시스템용 컨벌루션 터보 코드 부호화방법 및 그 장치 失效
    一种用于高速个人互联网系统的卷积Turbo码的编码方法及其装置

    公开(公告)号:KR100804797B1

    公开(公告)日:2008-02-20

    申请号:KR1020050032379

    申请日:2005-04-19

    Inventor: 최정필 박윤옥

    Abstract: 본 발명은 개인 휴대 인터넷 시스템(HPi)용 컨벌루션 터보 코드(Convolutional Turbo Code; CTC) 부호화 방법 및 그 장치에 관한 것으로, 컨벌루션 터보 코드(CTC) 부호기를 구현함에 있어서, 2개 비트 단위로 입력받아 부호화를 수행하는 직렬 길쌈 부호기; 8개 비트 단위로 입력받아 부호화를 수행하는 병렬 길쌈 부호기; 입력비트의 위치를 섞어주는 인터리버; 및 상기 직렬 길쌈 부호기 및 병렬 길쌈 부호기의 초기 상태값을 결정하는 순환 상태 찾기 블록을 포함한다. 본 발명에 따르면, 개인 휴대 인터넷 시스템 규격에 채택된 컨벌루션 터보 코드 부호화기의 초고밀도 집적회로(Very Large Scale Integration; VLSI)를 구현할 수 있고, 또한, 처리 속도 지연을 최소화하기 위해 8비트 병렬 처리 길쌈 부호기와 직렬 길쌈 부호기 및 인터리버를 효율적으로 배치하여 전체 CTC 부호기의 처리 속도를 향상시킬 수 있다.
    CTC 부호기, 길쌈 부호기, 인터리버, 휴대 인터넷, 테일 바이팅

    터보 복호화 장치 및 방법
    23.
    发明授权
    터보 복호화 장치 및 방법 有权
    涡轮解码器的装置和方法

    公开(公告)号:KR100625242B1

    公开(公告)日:2006-09-19

    申请号:KR1020030096771

    申请日:2003-12-24

    Abstract: 본 발명은 터보 복호화 장치 및 방법에 관한 것으로, 특히 터보 복호화기를 VLSI로 구현하기 위한 장치 및 방법에 관한 것이다.
    본 발명에 따른 터보 복호화 장치는 순방향 상태 메트릭과 역방향 상태 메트릭을 동시에 연산하여 하나의 클럭당 하나의 대수우도비를 계산하는 MAP 복호기를 하나만 사용한다. 따라서, 하나의 MAP 복호기로 종래 두 개의 MAP 복호기와 동일한 동작을 하기 위해 각 복호 단계마다 입력 및 출력을 조정한다.
    이와 같이 하면, 터보 복호화기 연산 완료에 따른 지연시간이 단축되고 복호 속도를 개선함으로써 하드웨어 증가량을 최소화할 수 있다.
    터보 복호화기, 최대사후방식, 지연시간, VLSI, 터보 코드, MAP 복호기

    CTC 복호화 장치 및 방법
    24.
    发明授权
    CTC 복호화 장치 및 방법 有权
    CTC解码器的装置和方法

    公开(公告)号:KR100612648B1

    公开(公告)日:2006-08-16

    申请号:KR1020030096772

    申请日:2003-12-24

    Abstract: 본 발명은 CTC 복호화 장치 및 방법에 관한 것으로, 특히 CTC 복호화기를 VLSI로 구현하기 위한 장치 및 방법에 관한 것이다.
    CTC 복호화 장치는 하나의 MAP 복호기가 포함된 CTC 복호기를 병렬로 배치한다. 그리고 MAP 복호기는 순방향 상태 메트릭 연산과 역방향 상태 메트릭 연산을 동시에 수행하여 하나의 단위 시간당 2 비트를 복호한다. 이를 위하여 순방향 상태 메트릭을 연산하는 역방향 연산부와 역방향 상태 메트릭을 연산하는 순방향 연산부를 상하 대칭적인 구조로 배치한다. 그리고 상태 메트릭 연산부는 결정된 모든 상태 메트릭값을 필요 비트 수보다 하나를 더 추가하여 사용하고 상태 메트릭 연산 완료 후 각 메트릭 값의 최상위 비트를 검사하여 오버플로우 발생시 리셋하여 연산 지연을 최소화한다.
    이와 같이 하면, 복호 속도를 증가시킬 수 있다.
    CTC 복호기, MAP 복호기, 인터리버,

    LDPC 코드를 이용한 부호화기 및 부호화 방법
    26.
    发明授权
    LDPC 코드를 이용한 부호화기 및 부호화 방법 失效
    使用低密度奇偶校验码的编码器检查代码及其编码方法

    公开(公告)号:KR100502609B1

    公开(公告)日:2005-07-20

    申请号:KR1020020072642

    申请日:2002-11-21

    CPC classification number: H03M13/1177 H03M13/116 H03M13/1182

    Abstract: 본 발명은 LDPC 코드(Low Density Parity Check Code)를 이용한 부호화기(Encoder) 및 부호화 방법에 관하여 개시한다. 본 발명은 패리티 검사 행렬(Parity Check Matrix) H를 효과적으로 생성할 수 있도록 하기 위하여 비트 반전 기법(Bit reversing Method)을 사용한다. 따라서, 레귤러 부호화기를 이용하여 high-girth를 갖는 패리티 검사 행렬을 고속으로 생성할 수 있다. 따라서, 부호화기의 성능은 이레귤러 LDPC의 성능과 유사하면서도 하드웨어 복잡도가 낮은 부호화기를 구현할 수 있다.

    CTC 복호화 장치 및 방법
    27.
    发明公开
    CTC 복호화 장치 및 방법 有权
    CTC解码器的装置和方法

    公开(公告)号:KR1020050065874A

    公开(公告)日:2005-06-30

    申请号:KR1020030096772

    申请日:2003-12-24

    CPC classification number: H03M13/6561 H03M13/6502

    Abstract: 본 발명은 CTC 복호화 장치 및 방법에 관한 것으로, 특히 CTC 복호화기를 VLSI로 구현하기 위한 장치 및 방법에 관한 것이다.
    CTC 복호화 장치는 하나의 MAP 복호기가 포함된 CTC 복호기를 병렬로 배치한다. 그리고 MAP 복호기는 순방향 상태 메트릭 연산과 역방향 상태 메트릭 연산을 동시에 수행하여 하나의 단위 시간당 2 비트를 복호한다. 이를 위하여 순방향 상태 메트릭을 연산하는 역방향 연산부와 역방향 상태 메트릭을 연산하는 순방향 연산부를 상하 대칭적인 구조로 배치한다. 그리고 상태 메트릭 연산부는 결정된 모든 상태 메트릭값을 필요 비트 수보다 하나를 더 추가하여 사용하고 상태 메트릭 연산 완료 후 각 메트릭 값의 최상위 비트를 검사하여 오버플로우 발생시 리셋하여 연산 지연을 최소화한다.
    이와 같이 하면, 복호 속도를 증가시킬 수 있다.

    분산 연산 장치
    29.
    发明公开
    분산 연산 장치 失效
    分布式算术设备

    公开(公告)号:KR1020030054299A

    公开(公告)日:2003-07-02

    申请号:KR1020010084440

    申请日:2001-12-24

    Abstract: PURPOSE: A distributed arithmetic device is provided to prevent a bottleneck in a ROM output terminal when reading corresponding data in a ROM and to reduce an electric power consumption of the total hardware area by minimizing an area of the ROM using something in common of values being stored in a ROM table when an inner product between two vectors is calculated and reducing a circumference control circuit area of the ROM therefor. CONSTITUTION: A storing unit(100) stores an inner product calculation result value between the first vector and the second vector. An address generating unit(210) creates an address capable of searching the inner product result value stored in the storing unit(100) using the first vector value. An inversion unit(220) inverts an inner product calculation result value corresponded to the created address into a result value of the opposite sign, and all symmetric calculation values are included. A coefficient adding unit(230) adds a specific coefficient which is not stored in the storing unit(100), and all inner product calculation result values between the first vector and the second vector are included. A distributed arithmetic output unit multiplexes the result values from the inversion unit(220) and the coefficient adding unit(230), and creates an output value of the distributed arithmetic device.

    Abstract translation: 目的:提供一种分布式运算装置,以便在读取ROM中的相应数据时,防止ROM输出端子出现瓶颈,并通过将ROM的面积最小化来减少总硬件面积的电力消耗, 当计算两个向量之间的内积并且减少ROM的圆周控制电路区域时,存储在ROM表中。 构成:存储单元(100)存储第一矢量和第二矢量之间的内积计算结果值。 地址生成单元(210)使用第一向量值创建能够搜索存储在存储单元(100)中的内积结果值的地址。 反转单元(220)将与创建的地址相对应的内积计算结果值反转为相反符号的结果值,并且包括所有对称计算值。 系数加法单元(230)将不存储在存储单元(100)中的特定系数相加,并且包括第一向量和第二向量之间的所有内积计算结果值。 分布式算术输出单元将来自反演单元(220)和系数加法单元(230)的结果值进行复用,并创建分布式运算器件的输出值。

    기지국 장치 및 그의 신호 송신 방법
    30.
    发明公开
    기지국 장치 및 그의 신호 송신 방법 有权
    基站设备及其信号传输方法

    公开(公告)号:KR1020150095077A

    公开(公告)日:2015-08-20

    申请号:KR1020140016152

    申请日:2014-02-12

    CPC classification number: H04W28/0205 H04B1/40 H04W88/08 H04L29/10

    Abstract: 본 발명은 기지국 장치 및 그의 신호 송신 방법에 관한 것으로, 본 발명에 따른 기지국 장치는 송신 데이터를 제1 데이터 및 제2 데이터의 영역으로 분리하여 제1 데이터 영역으로부터 검출된 상기 제1 데이터가 기 송신된 데이터인지 확인하고 그 결과에 따라 상기 제1 데이터 및 제2 데이터 영역으로부터 검출된 상기 제2 데이터 중 어느 하나를 압축하여 인터페이스를 통해 송신하는 디지털신호처리장치, 및 상기 디지털신호처리장치와 연결된 인터페이스를 통해 상기 제1 데이터를 수신하여 저장한 상태에서 상기 디지털신호처리장치로부터 상기 제2 데이터가 수신되면 상기 제1 데이터 및 상기 제2 데이터를 중첩시켜 무선 전송하도록 하는 무선신호처리장치를 포함한다.

    Abstract translation: 本发明涉及一种基站装置及其信号发送方法。 根据本发明的基站装置包括:数字信号处理装置,其将发送数据分离到第一数据区域和第二数据区域,检查从第一数据区域检测到的第一数据是否是先前发送的数据,并且至少压缩 根据结果​​的第一数据和从第二数据区检测的第二数据之一,以及无线信号处理装置,其通过连接到数字信号处理装置的接口存储第一数据并存储第一数据,并与第一数据重叠 以及当从数字信号处理装置接收到第二数据并且无线地发送第二数据时的第二数据。

Patent Agency Ranking