DISPOSITIF ET PROCEDE POUR LA SYNCHRONISATION TEMPORELLE D'UN SIGNAL ETI

    公开(公告)号:FR3003419A1

    公开(公告)日:2014-09-19

    申请号:FR1361586

    申请日:2013-11-25

    Abstract: La présente invention propose un procédé et un dispositif pour construire un réseau à fréquence unique (SFN) en effectuant une synchronisation temporelle d'un signal d'interface de transport d'ensemble (ETI) qui est délivré en sortie par différents multiplexeurs d'ensemble. Dans un système de radiodiffusion numérique multimédia terrestre évoluée (AT-DMB), même quand une couche de base et une couche évoluée sont délivrées à partir de différents multiplexeurs d'ensemble, en synchronisant des paramètres liés à la synchronisation temporelle qui sont inclus dans une trame ETI, un signal ETI dans lequel un temps est synchronisé avec un signal ETI spécifique pout être délivré en sortie. Par conséquent, en utilisant un procédé et un dispositif pour synchroniser un temps d'ETI, durant la construction d'un SFN AT-DMB, un multiplexeur d'ensemble T-DMB existant peut être recyclé et un coût pouvant survenir lors de l'ajout d'un multiplexeur d'ensemble exclusif AT-DMB peut être économisé.

    Apparatus and method for hierarchical error correcting code using hierarchical modulation
    26.
    发明公开
    Apparatus and method for hierarchical error correcting code using hierarchical modulation 无效
    使用分层调制的分层错误校正码的设备和方法

    公开(公告)号:KR20120011508A

    公开(公告)日:2012-02-08

    申请号:KR20100073343

    申请日:2010-07-29

    CPC classification number: H03M13/35 H03M13/3715 H03M13/6508

    Abstract: PURPOSE: An error-correction code method using layer modulation and an apparatus thereof are provided to enable variable control of error-correction code rate using layer modulation. CONSTITUTION: An interface unit(310) is input with transmitted-data. The first forward error correction encoder(320) produces first parity bits for forward error correction of the transmitted data by the application of first forward error correction code. A second forward error correction encoder(330) produces second parity bits by applying second forward error correction codes on the transmitted data or the first parity bits. A layer modulator(340) modulates the transmitted-data and the first parity bits into an HP stream. The layer modulator modulates the second parity bits into an LP(Low Priority) stream.

    Abstract translation: 目的:提供使用层调制的纠错码方法及其装置,以使得能够使用层调制对错误校正码率进行可变控制。 构成:用发送数据输入接口单元(310)。 第一前向纠错编码器(320)通过应用第一前向纠错码产生用于发送数据的前向纠错的第一奇偶校验位。 第二前向纠错编码器(330)通过对发送的数据或第一奇偶校验位应用第二前向纠错码来产生第二奇偶校验位。 层调制器(340)将发送数据和第一奇偶校验位调制为HP流。 层调制器将第二奇偶校验位调制为LP(低优先级)流。

Patent Agency Ranking