-
公开(公告)号:KR1020090109385A
公开(公告)日:2009-10-20
申请号:KR1020080034808
申请日:2008-04-15
Applicant: (주) 래트론
IPC: H01L23/60
CPC classification number: H01L27/0248 , H01L23/60 , H01L2924/0002 , H01L2924/00
Abstract: PURPOSE: An ESD protective device possible low capacitance and stability special quality and thereof are provided not to distort the signal waveform while using the electrostatic discharge protection circuit of the high speed signal line including USB2.0, HDMI, and etc. CONSTITUTION: The ESD protective device possible low capacitance and stability special quality and thereof comprises as follows. The voltage sensitive material(120) is set up between electrodes(110,140). The voltage sensitive material is a fluorescent substance. The thickness of voltage sensitive material is 3~100 micro meter and is doped with metal elements including Mn, Cu and Eu.
Abstract translation: 目的:使用ESD2保护装置,使用高速信号线(包括USB2.0,HDMI等)的静电放电保护电路时,不会使信号波形发生畸变,因此可以实现低电容和稳定的特殊质量。 保护装置可能的低电容和稳定性的特殊质量包括如下。 电压敏感材料(120)被设置在电极(110,140)之间。 电压敏感材料是荧光物质。 电压敏感材料的厚度为3〜100微米,掺杂有Mn,Cu,Eu等金属元素。
-
公开(公告)号:KR100787951B1
公开(公告)日:2007-12-24
申请号:KR1020050118374
申请日:2005-12-06
Applicant: (주) 래트론
Abstract: 본 발명은 LED에 있어서 정전기(Electrostatic discharge) 방지 기능을 포함하는 LED 실장형 패키지에 관한 것이다.
이러한 LED 실장용 패키지는 LED를 실장하는 LED용 세라믹 패키지에 있어서, 다수의 산화아연계 바리스터 그린시트를 적층하여 구성되데, 상기 바리스터 그린시트에는 LED칩이 접착되는 LED 전극과 접지 전극이 형성된 층과 하나 이상의 바리스터 전극이 형성된 층이 적층되어 형성되어 구성되고,
상기 산화아연계 바리스터 그린시트 중 LED칩이 실장되는 표면에 적층된 그린시트에는 외부를 향하며 점차 폭이 넓어지도록 경사면을 갖는 반사갓 형태의 LED칩 노출 구멍이 형성함으로서 빛의 방향을 일정한 방향으로 유도할 수 있게 하였으며, 상기 LED 전극의 전원이 공급되는 인입부는 구불구불한 미앤더 구조나 나선형 구조로 형성함으로서 인덕터 성분을 크게 하여 정전기 등 고압 이상 신호가 효과적으로 제거할 수 있게 하였다.
또한 상기 LED 전극이 형성된 그린시트의 표면에는 LED칩 노출구멍을 형성하지 않고 반사갓을 더 설치하고 이를 플라스틱으로 사출한 하우징으로 결합시키되 상기 LED 노출구멍은 점차 폭이 넓어지도록 경사면을 갖도록 형성할 수 있다.
LED 세라믹 패키지, 바리스터, 보호소자 내장, 플라스틱 일체 사출-
公开(公告)号:KR100732128B1
公开(公告)日:2007-06-25
申请号:KR1020050107747
申请日:2005-11-10
Applicant: (주) 래트론
Abstract: 본 발명은 비드와 배리스터 이종 소재의 부품을 단일화함으로써 평소에는 고주파 노이즈 필터 역할을 하고 정전기 방전이나 서어지 발생시에는 정전기 방전이나 서어지를 효과적으로 차단함으로써 회로 부품을 보호할 수 있는 이종소재를 이용한 비드-배리스터 복합 소자에 관한 것이다.
이러한 본 발명에 따른 이종소재를 이용한 복합 다련형 비드-배리스터 복합소자는 정전기 방전이나 서어지를 차단하는 복합 소자에 있어서, 하나 이상의 배리스터 시트와 하나 이상의 비드 시트를 적층하여 구성하되, 상기 배리스터 시트는 배리스터 특성을 갖는 재료로 만들어진 시트 표면에 배리스터 특성을 갖는 캐패시터 전극을 형성하여 구성되고, 상기 비드 시트는 투자율이 높은 페라이트계 재료로 만들어진 시트 표면에 인덕터 비드 특성을 갖는 비드 전극이 형성하여 구성되며, 상기 각 시트들은 접착제로 접착하여 구성되며,
상기 배리스터 시트와 비드 시트에 형성되는 캐패시터 전극과 비드 전극은 각 시트의 소성 온도보다 낮은 온도에서 Cu, Ni, Pd, Pt, Ag, Au 등의 전극 재료 중 어느 하나를 후막 인쇄법으로 인쇄하여 형성하고, 상기 각 배리스터 시트와 비드 시트를 접착시키는 접착제는 에폭시 또는 폴리머 중 어느 하나를 사용하며, 상기 비드 시트와 배리스터 시트들 사이에는 절연 시트가 더 설치하고, 상기 인덕터를 구현하는 비드 전극은 직선형이거나 혹은 구불구불한 미앤더 구조로 형성하고, 상기 인덕터 비드 전극과 캐패시터 전극은 글라스 프릿을 포함한 금속 페이스트로 형성하거나 폴리머 성분을 포함한 전도성 에폭시 페이스트로 형성한다.
배리스터, 노이즈 필터, 복합소자, 산화아연계, 페라이트, 비드-인덕터, 이종 복합 소재-
公开(公告)号:KR100713872B1
公开(公告)日:2007-05-04
申请号:KR1020060115350
申请日:2006-11-21
Applicant: (주) 래트론
IPC: H01F27/245
Abstract: 본 발명은 3차원 구조로 이종 소재를 형성하는 적층형 칩 공통모드 필터 복합소자 및 그 제조방법에 관한 것으로서, 더욱 상세하게는 자성체 영역과 비자성체 영역을 형성함에 있어서 건식제조방식과 습식제조방식을 혼용하므로서 3차원 구조의 안정성을 확보할 수 있으며 제조 공정을 단순화할 수 있는 3차원 구조로 이종 소재를 형성하는 적층형 칩 공통모드 필터 복합소자 및 그 제조방법에 관한 것이다.
본 발명인 3차원 구조로 이종 소재를 형성하는 적층형 칩 공통모드 필터 복합소자는,
공통모드 필터 복합소자에 있어서,
필터 상측에 형성되는 상부커버층(100)과;
코일패턴이 형성되는 층으로 복수의 층인 경우 비아홀을 통하여 상위층과 하위층이 연결되는 중앙넌페라이트전극층(200b)과,
상기 중앙넌페라이트전극층에 공간을 확보한 후 이 공간에 삽입되는 중앙페라이트코어삽입층(200a)으로 이루어진 필터(200)와;
상기 필터 하측에 형성되는 하부커버층(300);으로 이루어지는 것을 특징으로 한다.
또한, 3차원 구조로 이종 소재를 형성하는 적층형 칩 공통모드 필터 복합소자 제조방법은,
캐리어 필름 상에 각각 자성체막과 비자성체막을 형성한 그린시트준비단계와;
2개의 코일이 3차원적으로 만나지 않고 회전할 수 있도록 비아홀을 형성하기 위해 펀칭하는 비아홀펀칭단계와;
상기 비아홀에 도전체 페이스트를 충진시키는 페이스트충진단계와;
도전체 페이스트를 충진시킨 비자성체막위에 전극패턴을 형성하는 전극패턴형성단계와;
비자성체의 층별로 2개의 코일이 회전하도록 적층을 하는 전극층적층단계와;
적층이 완료된 비자성체층에 중앙페라이트코어가 형성되는 부분을 펀치하여 비자성체를 제거하는 펀치단계와;
비자성체층에 자성체 페이스트를 인쇄를 통해 충진시키는 페라이트충진단계;를 포함하여 이루어지는 것을 특징으로 한다.
본 발명을 통해 적층형 칩 공통모드 필터(common mode filter)를 제조함에 있어 보다 높은 결합계수를 확보하며 3차원적으로 구성되는 자속 경로를 안정적으로 쉽게 형성할 수 있게 함으로 인해 제조방식이 보다 단순화된 고신뢰성의 제품을 생산할 수 있게 된다.
커먼모드필터, 페라이트, 이종복합소재, 비자성체, 자성체.-
公开(公告)号:KR100694676B1
公开(公告)日:2007-03-13
申请号:KR1020050032507
申请日:2005-04-19
Applicant: (주) 래트론
IPC: H01L41/02
Abstract: 본 발명은 표면실장형 압전레조네이터에 관한 것으로 특히, 사진현상형 고분자 필름을 이용하여 진동공간을 확보하기 위한 캐비티를 형성하여 부품의 두께가 얇고, 생산성이 우수한 압전레조네이터 및 그 제조 방법에 관한 것이다.
본 발명에 따른 압전레조네이터는 상부 및 하부 패키지사이에 진동소자를 적층하여 형성된 표면실장형 압전레조네이터에 있어서, 상기 진동소자와 상부 패키지 사이 또는 진동소자와 하부패키지 사이에 사진현상형 고분자 필름을 적층하여 구성하되, 상기 고분자 필름의 진동소자의 진동하는 부분에 형성된 주전극이 형성된 부분과 대향되는 부분을 사진현상법으로 제거하여 캐비티가 형성되고, 상기 패키지중 어느 일측의 패키지에는 PC보드상에 착설하기 위한 외부전극을 형성하여 구성된다.
표면실장형, 압전레조네이터, 고분자 필름, 캐비티 확보-
公开(公告)号:KR1020060033773A
公开(公告)日:2006-04-19
申请号:KR1020060029641
申请日:2006-03-31
Applicant: (주) 래트론
IPC: H01P1/20
CPC classification number: H01P1/20345 , H01P3/121
Abstract: 본 발명은 LC필터에 관한 것으로 보다 상세하게는 자성체와 유전체의 고유 특성을 갖도록 하며, LC 필터를 구현하기 위한 공정 자체를 매우 단순하게 할 수 있는 LC필터에 관한 것이다.
또한, 급격한 스커트(Skirt) 특성을 형성하게 하여 감쇠 밴드 폭을 넓게 형성시켜 선택적인 노이즈 흡수를 가능하게 할 수 있는 LC필터에 관한 것이다.
본 발명인 LC필터는,
상측에 자성체로 형성되는 상부커버층과;
상기 상부커버층의 하측에 위치하여 자성체 및 유전체로 형성되며, 비아홀을 형성하고 있어 상측에서 하측, 하측에서 상측으로 교대로 비아홀을 통하여 연결되는 코일패턴이 형성되는 인덕터층과;
상기 인덕터층의 하측에 위치하여 유전체로 형성되며, 커패시턴스 전극패턴이 형성되는 커패시턴스층과;
하측에 유전체로 형성되는 하부커버층을 포함하여 이루어진다.
본 발명을 통해 자성체와 유전체의 고유 특성을 갖도록 하며, LC 필터를 구현하기 위한 공정 자체를 매우 단순하게 할 수 있는 효과가 있다.
또한, L 과 C를 복수 차수(Order)로 구현하여 보다 급격한 스커트(Skirt) 특성을 형성하게 하여 -20dB의 감쇠 밴드 폭(Attenuation Band Width)을 넓게 형성시켜줌으로서 선택적인 노이즈 흡수를 가능케 하는 효과가 있다.
LC필터, 자성체, 유전체.-
公开(公告)号:KR1020060002487A
公开(公告)日:2006-01-09
申请号:KR1020040051534
申请日:2004-07-02
Applicant: (주) 래트론
Abstract: 본 발명은 표면실장형 분포정수형 필터에 관한 것으로서, 유전물질로 구성되며, 상하로 순차적으로 적층되는 제1 및 제2 유전체층들; 상기 제1 유전체층의 상부에 형성되며, 입출력단들이 상기 제1 유전체층의 측변들까지 연장된 제1 신호라인 패턴; 상기 제1 유전체층의 상부에 형성되며, 일단부가 상기 제1 유전체층의 측변까지 연장되는 제1 접지라인 패턴; 상기 제2 유전체층의 상부에 형성되며, 입출력단들이 상기 제2 유전체층의 측변들까지 연장되고, 본체부가 상기 제1 접지라인 패턴과 중첩되는 제2 신호라인 패턴; 상기 제2 유전체층의 상부에 형성되며, 일단부가 상기 제2 유전체층의 측변까지 연장되고, 본체부가 상기 제1 신호라인 패턴과 중첩되는 제2 접지라인 패턴; 상기 제1 및 제2 유전체층들의 일측면에 부착되어 상기 제1 및 제2 신호라인 패턴들의 입력단들을 서로 전기적으로 연결시키는 제1 외부의 신호전극; 상기 제1 및 제2 유전체층들의 타측면에 형성되어 상기 제1 및 제2 신호라인 패턴들의 출력단들을 서로 전기적으로 연결시키는 제2 외부의 신호전극; 및 상기 제1 및 제2 유전체층들의 또 다른 측면에 부착되어 상기 제2 접지라인 패턴의 일단부와 접속된 외부의 접지전극을 구비함으로써 필터의 감쇠 특성이 향상되고, 제조 공정이 간단해진다.
-
公开(公告)号:KR1020050030488A
公开(公告)日:2005-03-30
申请号:KR1020030067032
申请日:2003-09-26
Applicant: (주) 래트론
IPC: H01L41/08
Abstract: A piezoelectric ceramic resonator is provided to increase resonance frequency, to improve mechanical intensity and to acquire stable oscillation by attaching a hetero material to a piezoelectric ceramic. A piezoelectric ceramic resonator includes a piezoelectric ceramic(10) and a hetero material(30) attached on one side of the piezoelectric ceramic. The propagation of sound wave in the hetero material is faster than that in the piezoelectric ceramic. The propagation speed of sound wave in the hetero material is in a range of 5000 m/s or more.
Abstract translation: 提供压电陶瓷谐振器以增加谐振频率,提高机械强度并通过将异质材料附着到压电陶瓷来获得稳定的振荡。 压电陶瓷谐振器包括压电陶瓷(10)和附着在压电陶瓷的一侧上的异质材料(30)。 声波在异质材料中的传播比压电陶瓷的传播更快。 声波在异质材料中的传播速度在5000m / s以上的范围内。
-
公开(公告)号:KR1020040001294A
公开(公告)日:2004-01-07
申请号:KR1020020036443
申请日:2002-06-27
Applicant: (주) 래트론
IPC: H03H9/54
CPC classification number: H01P1/2039 , H03H7/0115 , H03H7/1708 , H03H7/175 , H03H7/1758 , H03H2001/0085
Abstract: PURPOSE: A distributed filter is provided to obtain an excellent attenuation characteristic and to realize a predetermined filter having a different frequency band. CONSTITUTION: A plurality of ceramic layers is formed into a stacked structure. In interlayer, a plurality of signal line coil patterns(311,321,331,341,351) and a plurality of ground line coil patterns(312,322,332,342,352) are arranged to the each other. The distributed filter further includes a plurality of via hole conductors(C1-C9,G1-G9) formed at both end portions of the signal and ground line coil patterns for electrically connecting the signal line coil patterns with the ground line coil patterns.
Abstract translation: 目的:提供分布式滤波器以获得优异的衰减特性,并实现具有不同频带的预定滤波器。 构成:将多个陶瓷层形成为堆叠结构。 在中间层中,多个信号线线圈图案(311,321,331,341,351)和多个接地线线圈图案(312,322,332,342,352)彼此配置。 分布式滤波器还包括形成在信号线和地线线圈图案的两端的多个通孔导体(C1-C9,G1-G9),用于将信号线线圈图案与接地线线圈图形电连接。
-
公开(公告)号:KR100367560B1
公开(公告)日:2003-01-14
申请号:KR1020000028303
申请日:2000-05-25
Applicant: (주) 래트론
IPC: H01L23/48
Abstract: 세라믹으로 이루어진 몸체와, 몸체의 상·하면에 각각 적층된 저항조절용 전극과, 각각의 저항조절용 전극의 양단부를 전기적으로 연결하는 외부전극으로 구성된 단판형 표면실장형 칩부품이 개시된다.
본 발명에 따르면, 기존의 온도센서용 소재를 그대로 활용할 수 있고, 서로 다른 저항치를 갖는 제품의 표준화와 규격화가 가능하다. 또한 높은 정밀도를 재현성 있게 구현하고, 공정 중에 제품의 물성을 검사할 수 있으며, 이 측정데이터를 기초로 후가공에 의한 미세조절도 가능하여 수율이 크게 높아진다.
-
-
-
-
-
-
-
-
-