-
公开(公告)号:KR100241726B1
公开(公告)日:2000-02-01
申请号:KR1019970039049
申请日:1997-08-16
Applicant: 삼성전자주식회사
Inventor: 김정규
IPC: H04L12/24
Abstract: 가. 청구범위에 기재된 발명이 속한 기술분야
교환 시스템을 구성하는 각종 유니트들을 전반적으로 제어하는 주 제어장치에 관한 것이다.
나. 발명이 해결하고자 하는 기술적 과제
시스템을 용이하게 업그레이드 및 확장시킬 수 있으며 다양한 시스템 기능을 구현할 수 있는 주 제어장치를 제공한다.
다. 발명의 해결방법의 요지
교환 시스템에 내장되고 교환 시스템의 각 유니트들과 시스템버스를 통해 접속되며 유니트들로부터 각종 이벤트 발생에 따른 메시지를 통신 버스를 통해 전송하며 그에 따라 수신되는 메시지에 대응되게 해당 유니트를 구동하는 메인 프로세싱 유니트와, 교환 시스템의 외부에서 통신 버스를 통해 메인 프로세싱 유니트와 연결되는 시스템 제어보드를 구비하며 메인 프로세싱 유니트로부터 전송되어오는 메시지를 처리하고 처리 결과에 따른 메시지를 메인 프로세싱 유니트로 전송하는 퍼스널 컴퓨터를 구비한다.
라. 발명의 중요한 용도
교환 시스템에서 주 제어장치로 이용한다.-
公开(公告)号:KR100207826B1
公开(公告)日:1999-07-15
申请号:KR1019970006534
申请日:1997-02-28
Applicant: 삼성전자주식회사
Inventor: 김정규
IPC: H04M11/10
Abstract: 본 발명은 음성 메일 시스템에 관한 것이다. 본 발명의 요지는 하나의 프로세서와 이와 연결되어 소정의 신호들을 전송하기 위한 데이타 버스를 가지는 음성 메일 시스템에 있어서, 상기 프로세서와 연결되어 외부로부터의 음성 신호를 직렬 신호로 변환하기 위한 코댁부들와, 상기 프로세서와 데이타 버스로서 연결되며 상기 코댁부들 각각과 연결되어 상기 각 코댁부들까지 필요한 시간 슬롯을 제공하기 위한 시간 슬롯부와, 상기 데이타 버스에 연결되어 시스템 부팅을 하기 위한 롬부와, 상기 데이타 버스에 연결되어 프로그램의 수행 및 데이터의 처리를 위한 램부와, 보조 기억 장치 및 데이타 버스에 접속되어 상기 보조 기억 장치내로 정보를 기입하거나 독출하기 위하여 병렬로 상기 데이타 버스를 통하여 상기 프로세서와 교류하기 위한 콘트롤러를 구비하여 상기 음성신호를 다중화하여 � ��로세서로 직접 입력시킴을 특징으로 한다.
-
公开(公告)号:KR1019990009184A
公开(公告)日:1999-02-05
申请号:KR1019970031497
申请日:1997-07-08
Applicant: 삼성전자주식회사
Inventor: 김정규
IPC: H05K13/02
Abstract: 본 발명은 팔레트를 정위치에 신속하게 고정함으로써 자동화 장비의 위치 결정이 신속하게 이루어지도록 한 자동화 장비의 팔레트 고정 장치에 관한 것이다.
이와 같은 본 발명은 제품이 적재된 팔레트가 접근하는 것을 감지하는 센싱수단과, 상기 센싱수단에 의해 감지된 신호를 읽어들이는 제어부와, 컨베이어 벨트가 구동되는 일측 프레임에 설치되어 상기 제어부의 명령에 의해 타측 프레임에 팔레트를 압착시키는 푸셔 실린더로 구성하는 것을 특징으로 한다.
따라서 본 발명은 자동화 장비의 팔레트를 정위치에 신속하고, 간편하게 고정시킬 수 있도록 하여 작업생산성을 향상시키도록 한 것이다.-
公开(公告)号:KR100147334B1
公开(公告)日:1998-11-02
申请号:KR1019950020769
申请日:1995-07-14
Applicant: 삼성전자주식회사
Inventor: 김정규
IPC: G11C11/406
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
: DRAM을 리플레쉬하기 위한 리플레쉬 사이클을 발생하는 회로.
2. 발명이 해결하려고 하는 기술적 과제
: 종래의 리플레쉬 발생 회로는 별도의 분주회로 및 리플레쉬 신호 발생기를 구비하여야 하였으며, 딜레이 라인을 구비하여야 함으로 인한 PLD화가 용이하지 않았다.
3. 발명의 해결방법의 요지
: 종래의 분주회로를 제어부에 내장된 타이머를 이용한 분주회로를 사용하여 구현하였고, 범용 쉬프트레지스터를 사용하여 클럭을 지연 시켰다. 또한 일반적인 로직을 사용하여 상기 쉬프트레지스터로 부터 출력되는 지연된 클럭신호를 논리연산하여 리플레쉬 사이클을 발생하였다. 그리고 리플레쉬 주기동안에 제어부 액서스모드를 제어하여 동시에 상기 두 모드가 선택되지 않도록 조정하는 랫치를 사용한 조정회로를 구비하였다.
4. 발명의 중요한 용도
DRAM을 메모리로 사용하는 시스템.-
公开(公告)号:KR1019960040036A
公开(公告)日:1996-11-25
申请号:KR1019950008691
申请日:1995-04-13
Applicant: 삼성전자주식회사
Inventor: 김정규
IPC: H04Q1/14
Abstract: 1. 청구 범위에 기재된 발명이 속한 기술분야
교환기에 관한 것이다.
2. 발명이 해결하려고 하는 기술직 과제
본체와 표시기간의 회선수를 감소시키기 위한 장치를 제공하기 위함이다.
3. 발명의 해결방법의 요지
표시기 제어장치는 프레임 단위의 직렬 데이타로 변환하기 위한 병/직렬 변환기와; 스트로브 신호 및 각종 신호를 발생하는 신호 발생기와; 상기 직렬 데이타를 전송하는 라인, 상기 전송 클럭을 전송하는 라인, 상기 스트로브 신호를 전송하는 라인, 및 표시기의 구동에 필요한 전원을 전송하는 라인들을 포함하는 전송 케이블과; 상기 인가되는 직렬 데이타를 상기 스트로브 신호에 응답하여, 병렬 데이타로서, 상기 제 1, 2천이 레벨의 데이타로 변환하여 상기 다수의 표시어레이를 가지는 표시기에 제공하기 위한 직/병렬 변환기를 가지는 것을 특징으로 한다.
4. 발명의 중요한 용도
교환기의 표시기를 제어하는 분야에 적합하게 사용된다.-
公开(公告)号:KR1019950022598A
公开(公告)日:1995-07-28
申请号:KR1019930026143
申请日:1993-12-02
Applicant: 삼성전자주식회사
Inventor: 김정규
IPC: H04M3/00
Abstract: 소정 리셋 원인에 대응하는 리셋데이타를 구비하여 리셋팅 동작시 상기 리셋원인에 대응하는 리셋 데이타를 출력하는 리셋 출력회로가 개시되고 있다. 본 발명은 소정 리셋 상태들에 대응하는 리셋 신호들을 입력받으며, 상기 입력신호에 대응하여 리셋 어드레스 데이타와 리셋발생에 대응하는 리셋 상태신호를 출력하는 리셋 어드레스 데이타 출력수단과, 소정 어드레스 영역내에 초기 리셋팅을 위한 리셋팅 데이타와 상기 리셋상태에 대응하는 소정 어드레스 영역내에 초기 리셋팅을 위한 리셋팅 시스템내의 전반적인 제어동작을 수행하며, 리셋상태신호에 대응하여 메모리의 리셋데이타를 억세스하기 위한 어드레스 데이타를 출력하며, 리셋팅 데이타와 리셋 정보데이타를 입력받아 리셋팅데이타에 대응하여 리셋팅동작되며 리셋 정보 데이타를 출력하는 중앙처리장치와, 리셋 어드레스 데이타와 어드레스 데이타를 입력받으며 리셋 상태신호에 대응하여 어드레스 데이타와 리셋 어드레스 데이타 어드레스 데이타의 혼합 어드레스 데이타를 메모리의 억세스 어드레스 데이타로 출력하는 어드레스 선택수단과, 중앙처리장치의 데이타 입출력을 위한 데이타 버퍼수단으로 구성된다.
-
-
公开(公告)号:KR1019930008631A
公开(公告)日:1993-05-21
申请号:KR1019910018812
申请日:1991-10-25
Applicant: 삼성전자주식회사
Inventor: 김정규
IPC: G06F13/00
Abstract: 고속 통신 인터페이싱을 위한 멀티 프로토콜 직렬 콘트롤러와 연결되는 마이크로 프로세서의 기본 클럭 레이트상승에 따른 동작 안정화 방법에 있어서, 상기 멀티 프로토콜 직렬 콘트롤러로부터 데이터 처리를 위한 인터럽트 인식 주기에서 상기 마이크로 프로세서의 비동기 준비상태를 체킹하며, 상기 비동기 준비상태 논리가 제1의 상태일때마다 상기 마이크로 프로세서 상승된 클럭 레이트에 동기하여 중앙처리장치의 머신 웨이트 신호를 발생한다.
-
-
公开(公告)号:KR101889920B1
公开(公告)日:2018-08-21
申请号:KR1020120151135
申请日:2012-12-21
Applicant: 삼성전자주식회사 , 성균관대학교산학협력단
IPC: H01L51/50 , H01L31/042 , H01L31/18
CPC classification number: H01L51/442 , B82Y10/00 , H01L51/003 , H01L51/0036 , H01L51/0043 , H01L51/0047 , H01L51/4253 , Y02E10/549 , Y02P70/521
Abstract: 친수성고분자막을포함하는전사용스탬프의일면에친수성용액을코팅하여전사막을형성하는단계, 그리고기재위에상기전사막을전사하는단계를포함하는박막형성방법, 전자소자및 그제조방법에관한것이다.
-
-
-
-
-
-
-
-
-