-
公开(公告)号:KR100496856B1
公开(公告)日:2005-06-22
申请号:KR1019990018342
申请日:1999-05-20
Applicant: 삼성전자주식회사
Inventor: 안종근
IPC: G06F9/30
CPC classification number: G06F9/342 , G06F9/30181 , G06F12/0292 , G06F12/0623
Abstract: 본 발명은 확장된 메모리 장치를 어드레싱 할 수 있는 마이크로프로세서에 관한 것으로, 상기 마이크로프로세서는 외부로부터 제공되는 명령어가 노멀 어드레스 모드용 명령어인지 또는 확장 어드레스 모드용 명령어인 지를 식별하고 그에 따른 시스템 제어 동작을 수행한다. 프로그램 카운터는 상기 노멀 어드레스 모드 및 상기 확장 어드레스 모드 동안에 상기 제어 유니트의 제어 하에 제 1 어드레스를 발생하고, 어드레스 발생기는 상기 확장 어드레스 모드 동안에만 상기 제어 유니트의 제어 하에 제 2 어드레스를 발생한다. 여기서, 상기 제 1 어드레스는 어드레스 버스를 통하여 외부로 전달되고, 상기 제 2 어드레스는 데이터 버스를 통하여 외부로 전달된다. 어드레스 인터페이스 수단은 상기 제 2 어드레스를 받아들여 상기 제 1 어드레스가 출력되는 시점에 상기 제 2 어드레스를 메모리 장치로 전달한다. 따라서, 상기 마이크로프로세서의 어드레스 버스의 비트 폭보다 큰 비트폭을 갖는 어드레스로 상기 메모리 장치를 액세스할 수 있다. 다시 말하면, 상기 마이크로프로세서의 어드레스가 확장된다.
-
公开(公告)号:KR100300975B1
公开(公告)日:2001-09-03
申请号:KR1019970077810
申请日:1997-12-30
Applicant: 삼성전자주식회사
Inventor: 안종근
IPC: H02P27/18
Abstract: PURPOSE: An inverter system for driving an induction motor and a control method for output frequency thereof are provided to increase economic efficiency and precision for control of output frequency by controlling output frequency with a digital mode through a key pad without installation of variable resistor by user. CONSTITUTION: An inverter system for driving an induction motor(22) includes a CPU(212) for generating driving signal of the induction motor according to a control instruction from user and a built-in method, and a driving circuit(213) for driving the induction motor through the driving signal from the CPU. The inverter system comprises a key pad(214) for inputting desired output frequency, an intermediate buffer(217) for firstly storing data of output frequency to be updated through the control of CPU, a frequency instruction buffer(211) for controlling output frequency of the induction motor, an up/down key(215) for increasing or reducing data of output frequency with certain unit amount by user, a set key(216) for informing completion of data setting to the CPU, and a display unit(218) for displaying data of output frequency stored in the frequency instruction buffer. The frequency instruction buffer stores recently updated data among data from key pad and intermediate buffer, through the control of the CPU.
-
公开(公告)号:KR1019990065166A
公开(公告)日:1999-08-05
申请号:KR1019980000315
申请日:1998-01-08
Applicant: 삼성전자주식회사
Inventor: 안종근
IPC: G06F9/22
Abstract: 본 발명의 파이프라인 방식을 이용한 마이크로 프로세서는, 메모리로부터 프리패치된 인스트럭션을 디코드하기 위한 제 1 의 인스트럭션 레지스터와, 제 1 의 인스트럭션 레지스터의 출력과 소정의 내부 코드가 입력되어 선택적으로 출력하는 멀티플렉서와 멀티플렉서로부터 출력되는 인스트럭션을 입력하고 이 인스트럭션을 디코드하고 명령어 실행 단계에 이용하기 위한 제 2 의 인스트럭션 레지스터와, 제 2 의 인스트럭션 레지스터로부터 출력되는 인스트럭션을 저장하고 메모리 억세스 동작을 위하여 사용되는 제 3 의 인스트럭션 레지스터와, 제 3 의 인스트럭션 레지스터로부터 출력되는 인스트럭션을 입력하고, 이 인스트럭션을 디코드하여 라이트 백 동작에 사용하기 위한 제 4 의 인스트럭션 레지스터와 파이프라인 스톨 발생시 상기 제 1 및 제 2 의 인스트럭션 레지스터의 인스트럭션 코드를 디코딩하여 멀티사이클 처리를 위한 상기 내부 코드의 발생 및 상기 멀티플렉서의 제어를 수행하는 제어 회로를 포함한다.
-
公开(公告)号:KR1019990057738A
公开(公告)日:1999-07-15
申请号:KR1019970077810
申请日:1997-12-30
Applicant: 삼성전자주식회사
Inventor: 안종근
IPC: H02P27/18
Abstract: 본 발명의 인버터는, 중앙 처리부; 구동 회로; 사용자가 원하는 출력 주파수를 입력할 수 있도록 마련된 숫자 키 패드; 갱신될 출력 주파수의 데이터를 일차적으로 저장하는 데에 사용되는 중간 버퍼; 상기 숫자 키 패드로부터의 데이터 및 상기 중간 버퍼로부터의 데이터 중에 보다 최근에 입력된 데이터를 저장하여, 상기 유도 전동기의 출력 주파수를 조정하는 데에 사용되는 주파수 지령용 버퍼; 사용자가 설정된 출력 주파수의 데이터를 소정의 단위 증감량만큼 증감시킬 수 있도록 마련된 업/다운 키; 사용자가 출력 주파수의 데이터 설정이 완료되었음을 상기 중앙 처리부에 알리기 위한 세트 키; 및 상기 주파수 지령용 버퍼에 저장된 출력 주파수의 데이터를 표시하는 디스플레이부;를 포함한다. 상기 중앙 처리부에는 본 발명에 따른 출력 주파수 조정 알고리듬이 내장되어 있으므로, 사용자가 가변 저항기를 부착할 필요가 없고, 키 패드를 통하여 출력 주파수를 디지털 방식으로써 정밀하게 조정할 수 있다.
-
公开(公告)号:KR200145222Y1
公开(公告)日:1999-06-15
申请号:KR2019960026181
申请日:1996-08-27
Applicant: 삼성전자주식회사
Inventor: 안종근
IPC: G06F3/02
Abstract: 본 고안은 자동 반복 키의 초기 지연회로에 관한 것으로, 키보드의 입력단을 계속 온상태로 유지시키면 일정시간이 지연된 이후에 자동 반복적으로 키보드의 입력단에 해당하는 기능이 수행되도록 하는 것이다.
본 고안에서는 자동 반복 키의 초기 지연을 구현하기 위하여 키보드로부터 출력되는 펄스신호를 인식하여 자체 내장된 메모리소자에 기억된 프로그램에 따라 처리하는 마이크로 컴퓨터를 구비한다. 따라서, 초기지연을 위해 펄스신호를 카운팅하는 카운터가 필요없다.-
公开(公告)号:KR200137535Y1
公开(公告)日:1999-04-01
申请号:KR2019950053204
申请日:1995-12-29
Applicant: 삼성전자주식회사
IPC: G01R21/06
Abstract: 인버터에 있어서, 인버터(1)의 구동에 따라 출력되는 U상 전류와 W상 전류를 반전 증폭시켜 해당하는 V상 전류를 반전 증폭 수단(40)과; 상기 반전 증폭 수단(50)에서 출력되는 V상 전류와 인버터(1)의 구동에 따라 출력되는 W상 전류와 U상 전류에 따라 인가되는 각각의 전압과 기준 전압 0V를 비교하여 해당하는 각각의 신호를 출력하는 제로 크로싱 검출 수단(60)과; 상기 제로 크로싱 검출 수단(60)에서 출력되는 신호에 따라 U상 전류와 W상 전류와 V상 전류의 제로 크로싱 포인트를 산출하여, 그에 따라 역률을 산출하는 연산 수단(70)을 포함하여 이루어지는 인버터의 역률 측정 장치는, 고가의 A/D 컨버터를 사용하지 않고 저가의 증폭기인 OP 앰프를 사용하여 인버터에서 출력되는 전압과 전류에 의한 위상각에 따라 간단한 연산으로 역률을 측정함으로써, 제조 원가를 절감시키고 연산 장치의 연산 속도를 증가시킬 수 있다.
-
-
-
-
-
-