Abstract:
본 발명은 중계확률 기반의 무선 네트워크에서 메시지 전달 방법을 개시한다. 본 발명은 무선 네트워크에서 각 노드들이 메시지 전송을 위한 중계확률을 산출하고, 목적 노드로부터 수신한 비콘 신호의 세기를 측정하여, 상기 중계확률과 비콘 신호 세기에 따라 메시지를 중계할 노드를 결정함으로써 동적으로 메시지를 전달할 수 있다. 중계확률, 중계 노드, 소스 노드, 목적 노드
Abstract:
본 발명은 원격으로 노드의 소프트웨어를 관리하기 위한 유비쿼터스 센서 네트워크 시스템 및 그 방법에 관한 것으로, 유비쿼터스 센서 네트워크(USN)에서 노드들에게 새로운 소프트웨어의 ROM 파일을 원격으로 제공하고 부가적으로 노드들의 전원을 그룹별로 관리함으로써, 노드들을 직접 수거하여 소프트웨어를 직접 다운로딩시키는 번거로움을 해소시키기 위한, 원격으로 노드의 소프트웨어를 관리하기 위한 유비쿼터스 센서 네트워크 시스템 및 그 방법을 제공하고자 한다. 이를 위하여, 본 발명은 유비쿼터스 센서 네트워크 시스템에서 노드의 소프트웨어 ROM(Read Only Memory) 파일 다운로딩 방법에 있어서, 각 노드가 다운로딩용 리셋(reset) 명령어를 수신함에 따라 자신의 플래시 메모리(Flash Memory)에 다운로딩을 위한 플래그(flag)를 설정하고 자신을 리셋시키는 단계; 상기 각 노드는 관리 노드로부터 소프트웨어의 ROM 파일을 다운로딩하는 단계; 및 상기 각 노드는 상기 자신의 플래시 메모리에 정상 상태로 동작하기 위한 플래그(flag)를 설정하고 자신을 리셋시키는 단계를 포함한다. USN 시스템, RF 다운로드, 관리 노드, 관리 서버, ROM 파일
Abstract:
A feeding apparatus of a satellite communication multi-band antenna having a waveguide structure is provided to efficiently use a limited satellite communication channel by performing a communication with a plurality of satellites using a different frequency band with only one antenna. A feeding apparatus of a satellite communication multi-band antenna having a waveguide structure includes a common port(101), a straight line port(102), a side port(103), a connector(104), a partition(105), a coupling slot(106), and an iris(107). The common port of a circular waveguide shape passes a vertical/horizontal polarized wave signal of a Ku-band, and cuts off a vertical/horizontal polarized signal of an X-band. The straight line port of a spherical waveguide shape passes a vertical polarized signal of the Ku-band, and cuts off the horizontal polarized signal of the Ku-band. The side port passes the horizontal polarized signal of the Ku-band, and cuts off the vertical polarized signal of the Ku-band. The connector connects the common port to the straight line port. The partition cuts off the horizontal polarized signal of the Ku-band to be applied to the straight line port. The coupling slot couples the horizontal polarized signal of the Ku-band of the side port. The iris matches impedance between the coupling slot and the side port.
Abstract:
PURPOSE: A symbol timing estimation apparatus according to carrier frequency variation range and a method thereof are provided to estimate symbol timing using an output signal of a matching filter when a carrier frequency variation is small and to estimate it using an input signal of the matching filter when the carrier frequency variation is large. CONSTITUTION: According to the symbol timing estimation apparatus, a filtering unit(100) filters a sampling signal. An information generation unit(210) generates a control signal to determine whether to use an output signal of a signal selection unit(200) as the sampling signal or as a filtering signal from the filtering unit, according to the variation range of a received carrier frequency. The signal selection unit outputs one of the sampling signal and the filtering signal selectively, according to the control signal. And a symbol timing estimation unit(110) estimates the symbol timing of the signal selected by the signal selection unit.
Abstract:
PURPOSE: A satellite communication transmission data processor and a control method therefor are provided to convert a user traffic, control/management information, signaling information, and resource assignment information composed in an Ethernet frame into a packet suitable for satellite environment, and offer a wideband satellite multimedia service. CONSTITUTION: A PCI(Programmable Communication Interface)(210) converts a bus signal of a CPU board(100) into a local data/address bus signal of a PMC(PCI Mezzanine Card) board. A CAM(220) stores an IP(Internet Protocol) address and a MAC(Media Access Control) address. A FIFO(230) temporarily stores traffic or signaling data outputted from the CPU board(100), and outputs the stored traffic or signaling data by an output byte clock. A PCG(Programmable Clock Generator)(240) generates a reference clock used in a transmission data processor and a timing signal provided to the outside. An FPGA(Field Programmable Gateway Array)(250) controls the CAM(220), the FIFO(230), the PCG(240), and the PCI(210).