EXTRACTION D'UN CODE BINAIRE A PARTIR DE PARAMETRES PHYSIQUES D'UN CIRCUIT INTEGRE
    41.
    发明申请
    EXTRACTION D'UN CODE BINAIRE A PARTIR DE PARAMETRES PHYSIQUES D'UN CIRCUIT INTEGRE 审中-公开
    从集成电路的物理参数中提取二进制代码

    公开(公告)号:WO2003069626A1

    公开(公告)日:2003-08-21

    申请号:PCT/FR2003/000444

    申请日:2003-02-11

    CPC classification number: G11C14/00 H03K3/356008

    Abstract: L'invention concerne un procédé d'extraction et une cellule intégrée (1) d'extraction d'une valeur binaire à partir d'une propagation d'un front d'un signal de déclenchement dans deux chemins électriques, comprenant entre deux bornes (2, 3) d'application d'une tension : deux branches parallèles comprenant chacune, en série, une résistance (Rg, Rd) de différenciation des chemins électriques ; un transistor de lecture (MNld, MNlg), le point milieu entre la résistance et le transistor de lecture de chaque branche définissant une borne de sortie (Q, NQ) de la cellule, et la grille du transistor de lecture de chaque branche étant reliée à la borne de sortie de l'autre branche ; et un transistor de sélection (MN2d, MN2g).

    Abstract translation: 本发明涉及一种用于从两个电气路径中的触发信号前沿的传播中提取二进制值的方法和集成单元(1),包括位于两个施加电压端子(2,3)之间的两个并联支路。 所述腿分别设置有串联安装的以下元件:电路微分电阻(Rg,Rd); 读出晶体管(MNld,MNlg); 和选择晶体管(MN2d,MN2g)。 每个支路的电阻和读出晶体管之间的中心点限定单元的出口端子(Q,NQ),并且每条支路的读出晶体管栅极连接到另一支路的输出端子。

    CIRCUIT INTEGRE COMPRENANT UN GENERATEUR D'HORLOGE, CARTE A PUCE COMPRENANT UN TEL CIRCUIT INTEGRE ET PROCEDE DE GENERATION D'HORLOGE ASSOCIE
    42.
    发明申请
    CIRCUIT INTEGRE COMPRENANT UN GENERATEUR D'HORLOGE, CARTE A PUCE COMPRENANT UN TEL CIRCUIT INTEGRE ET PROCEDE DE GENERATION D'HORLOGE ASSOCIE 审中-公开
    包含时钟发生器的集成电路,包含一个这样的集成电路的芯片卡和相关的时钟生成方法

    公开(公告)号:WO2003050955A2

    公开(公告)日:2003-06-19

    申请号:PCT/FR2002/004280

    申请日:2002-12-11

    CPC classification number: H03K5/2481 G06F1/04 G06K19/0723 G06K19/073 H03K5/125

    Abstract: L'invention concerne un circuit intégré sans contact recevant un signal radiofréquence. Selon l'invention, le circuit comprend un générateur d'horloge pour produire un signal d'horloge (CLK) à partir d'une première alternance (ACO) et d'une deuxième alternance (AC1) représentatives du signal radiofréquence reçu. L'invention concerne également un procédé de génération d'un signal d'horloge, au cours duquel on compare la première et la deuxième alternance pour produire le signal d'horloge. Applications aux cartes sans contact, aux transpondeurs, etc.

    Abstract translation: 本发明涉及一种接收射频信号的非接触集成电路。 根据本发明,电路包括时钟发生器,所述发生器用于从表示所接收的射频信号的第一交替(AC0)和第二交替(AC1)产生时钟信号(CLK)。 本发明还涉及一种产生时钟信号的方法,在此期间比较第一和第二交替以产生时钟信号。 本发明适用于非接触式卡,应答器等

    PROCEDE D'ADRESSAGE DE MEMOIRE OPTIMISE
    43.
    发明申请
    PROCEDE D'ADRESSAGE DE MEMOIRE OPTIMISE 审中-公开
    优化存储寻址方法

    公开(公告)号:WO2002086700A1

    公开(公告)日:2002-10-31

    申请号:PCT/FR2002/001328

    申请日:2002-04-17

    CPC classification number: G06F9/383 G06F9/3875 G06F12/0215

    Abstract: L'invention concerne un procédé pour adresser en lecture un emplacement d'une parmi plusieurs mémoires à l'aide d'une adresse codée provenant d'une instruction. Le procédé comprend les étapes suivantes: a) prédire (104) la mémoire correspondant à l'emplacement à adresser, b) décoder (108) l'adresse de l'emplacement à adresser et déterminer (109) la mémoire à adresser, c) gérer (105) un éventuel conflit de lecture et de réécriture en supposant que la mémoire prédite est la mémoire à adresser, d) commander (111) l'adressage de la mémoire prédite à l'issue de l'étape de gestion (105), e) à l'issue de l'étape b), déterminer (110) si la mémoire à adresser correspond à la mémoire prédite, et f) si la mémoire à adresser ne correspond pas à la mémoire prédite, gérer (115) un éventuel conflit de lecture et de réécriture dans la mémoire à adresser et adresser l'emplacement de la mémoire à adresser.

    Abstract translation: 本发明涉及使用从指令导出的编码地址来读取多个存储单元中的站点的方法。 该方法包括以下步骤:a)预测(104)对应于要寻址的站点的存储单元; b)解码(108)要寻址的站点的地址,并确定(109)要寻址的存储单元; c)假设预测存储单元是要寻址的存储单元,管理(105)潜在的读取和重写冲突; d)在管理步骤(105)结束时控制(111)预测存储单元的寻址; e)在步骤b)结束时,确定(110)要被寻址的存储单元是否对应于预测的存储单元; 以及f)如果要寻址的存储单元不对应于预测的存储单元,则管理(115)待存储的存储单元中可能的读取和重写冲突,并寻址要寻址的存储单元的位置。

    CURRENT DRIVE DISPLAY SYSTEM
    44.
    发明申请
    CURRENT DRIVE DISPLAY SYSTEM 审中-公开
    电流驱动显示系统

    公开(公告)号:WO2007102024A1

    公开(公告)日:2007-09-13

    申请号:PCT/GB2007/050102

    申请日:2007-03-06

    Abstract: This invention relates to systems, methods and apparatus for driving organic light emitting diodes (OLED) displays, in particular those using multi-line addressing (MLA) techniques. Embodiments of the invention are particularly suitable for use with so-called passive matrix OLED displays. A current drive system for an electroluminescent display, the system comprising: a plurality of current mirrors having a plurality of outputs for driving a plurality of drive electrodes of said display, each said current mirror having a reference signal input; and an automatic selector coupled to said current mirror outputs to automatically select a said output for providing reference signal inputs to said current mirrors.

    Abstract translation: 本发明涉及用于驱动有机发光二极管(OLED)显示器的系统,方法和装置,特别是那些使用多线寻址(MLA)技术的显示器。 本发明的实施例特别适用于所谓的无源矩阵OLED显示器。 一种用于电致发光显示器的电流驱动系统,该系统包括:多个电流镜,具有用于驱动所述显示器的多个驱动电极的多个输出,每个所述电流镜具有参考信号输入; 以及自动选择器,其耦合到所述电流镜输出端,以自动选择所述输出,以向所述电流镜提供参考信号输入。

    DISPOSITIF A LIAISON SERIE DE SURVEILLANCE D'UN MICROPROCESSEUR
    45.
    发明申请
    DISPOSITIF A LIAISON SERIE DE SURVEILLANCE D'UN MICROPROCESSEUR 审中-公开
    用于监视微处理器的串行链路设备

    公开(公告)号:WO2004046930A1

    公开(公告)日:2004-06-03

    申请号:PCT/FR2002/003928

    申请日:2002-11-15

    CPC classification number: G06F11/3648 G06F11/3656

    Abstract: L'invention concerne un dispositif intégré de surveillance (18', 18") d'un microprocesseur (12) échangeant des données avec un premier espace mémoire, comprenant un premier registre (32) situé dans le premier espace mémoire dans lequel le microprocesseur vient écrire des données, et une interface série (26) pour échanger des données entre un outil d'analyse externe (20) et un second espace mémoire (28) distinct du premier espace mémoire, et comprenant un moyen (40; 40') pour recopier les données écrites dans le premier registre (32; 32') dans un deuxième registre (36; 36'A) situé dans le second espace mémoire.

    Abstract translation: 本发明涉及一种用于监视与第一存储器空间交换数据的微处理器(12)的集成器件(18',18“)。本发明的器件包括:位于第一存储器空间中的第一寄存器(32) 所述微处理器写入所述数据;串行接口(26),用于在不同于所述第一存储器空间的外部分析工具(20)和第二存储器空间(28)之间交换数据;以及装置 ; 40')将写入第一寄存器(32; 32')中的数据复制到位于第二存储器空间中的第二寄存器(36; 36'A)中。

    CORRELATION TEMPORELLE DE MESSAGES TRANSMIS PAR UN CIRCUIT DE SURVEILLANCE D'UN MICROPROCESSEUR
    46.
    发明申请
    CORRELATION TEMPORELLE DE MESSAGES TRANSMIS PAR UN CIRCUIT DE SURVEILLANCE D'UN MICROPROCESSEUR 审中-公开
    微处理器监控电路传输的信息的时间相关性

    公开(公告)号:WO2004042580A1

    公开(公告)日:2004-05-21

    申请号:PCT/FR2002/003725

    申请日:2002-10-29

    Inventor: REGNIER, Laurent

    CPC classification number: G06F11/3656 G06F11/3466 G06F2201/86 G06F2201/88

    Abstract: L'invention concerne un procédé de transmission de messages numériques par des bornes de sortie (22) d'un circuit de surveillance (18) intégré à un microprocesseur (12), lesdits messages étant représentatifs d'évènements déterminés se le produisant lors de l'exécution d'instructions par le microprocesseur, comprenant l'étape consistant, après ou avant la transmission d'au moins un message spécifique associé à un évènement particulier, à transmettre un message de corrélation comprenant un identifiant dudit message spécifique et un compteur du nombre d'instructions exécutées par le microprocesseur entre l'instruction associée à la transmission dudit message spécifique et l'instruction associée à la transmission d'un message antérieur choisi. La présente invention prévoit également un dispositif de transmission messages numériques.

    Abstract translation: 本发明涉及一种用于通过集成到微处理器(12)的监视电路(18)的输出终端(22)传输数字消息的方法,所述消息表示由微处理器执行指令时发生的特定事件,包括由 在发送与特定事件相关联的至少一个特定消息之后或之后,在发送包括所述特定消息的标识符的相关消息和用于在与所述特定消息的发送相关联的指令之间由微处理器执行的指令数的计数器 消息和与所选先前消息相关联的指令。 本发明还涉及用于发送数字消息的设备。

    SURVEILLANCE D'UN PROGRAMME DE MICROPROCESSEUR PAR ENVOI DE MESSAGES REPERABLES DANS LE TEMPS
    47.
    发明申请
    SURVEILLANCE D'UN PROGRAMME DE MICROPROCESSEUR PAR ENVOI DE MESSAGES REPERABLES DANS LE TEMPS 审中-公开
    通过发送时间跟踪消息监控微处理器程序

    公开(公告)号:WO2004042579A1

    公开(公告)日:2004-05-21

    申请号:PCT/FR2002/003724

    申请日:2002-10-29

    Inventor: REGNIER, Laurent

    CPC classification number: G06F11/348 G06F11/3656

    Abstract: L'invention concerne un dispositif de surveillance (18', 18") intégré à la puce d'un microprocesseur (12) exécutant une suite d'instructions, comprenant un moyen de calcul de messages (36) pour, lors de chaque exécution d'une instruction, produire un message numérique correspondant ; une mémoire tampon (34) pour stocker chaque message produit ; et une pluralité de bornes de sorties (FA, FB, FC) reliées à un outil d'analyse externe (24), chaque borne de sortie (FA, FB, FC) étant associée à un type d'instructions ; le moyen de calcul de messages (36) modifiant l'état de la borne de sortie (FA, FB, FC) associée à un type d'instructions au moment où un message correspondant audit type d'instructions est stocké en mémoire tampon.

    Abstract translation: 本发明涉及一种集成到微处理器(12)的芯片上的监视设备(18',18“),该微处理器执行一系列指令,其中包括消息计算装置(36),用于在每次执行指令时产生相应的数字消息 ; 用于存储产生的每个消息的缓冲存储器(34) 和连接到外部分析工具(24)的多个输出端子(FA,FB,FC),每个输出端子(FA,FB,FC)与一种类型的指令相关联; 消息计算装置(36)在与所述指令类型相对应的消息存储在缓冲存储器中时修改与一种类型的指令相关联的输出端(FA,FB,FC)的状态。

    TRANSMISSION DE MESSAGES NUMERIQUES DE REPETITION ENTRE UN CIRCUIT DE SURVEILLANCE DE MICROPROCESSEUR ET UN OUTIL D'ANALYSE
    49.
    发明申请
    TRANSMISSION DE MESSAGES NUMERIQUES DE REPETITION ENTRE UN CIRCUIT DE SURVEILLANCE DE MICROPROCESSEUR ET UN OUTIL D'ANALYSE 审中-公开
    微处理器监视电路与分析工具之间的数字信息传输

    公开(公告)号:WO2004036428A1

    公开(公告)日:2004-04-29

    申请号:PCT/FR2002/003526

    申请日:2002-10-15

    Inventor: REGNIER, Laurent

    Abstract: L'invention concerne un procédé de transmission de messages numériques par des bornes de sortie (22) d'un circuit de surveillance (18) intégré à un microprocesseur (12) lors de l' exécution d'une suite d'instructions, les messages numériques étant représentatifs de données caractéristiques mémorisées par le circuit de surveillance lors de la détection d'un évènement spécifique dans l'exécution de la suite d'instructions, une desdites données correspondant à un identifiant dudit évènement spécifique, comportant les étapes consistant à comparer les données des deux derniers évènements spécifiques détectés ayant un même identifiant; si les données comparées sont identiques, incrémenter un compteur de répétition associé audit évènement spécifique; et si les données comparées sont différentes, transmettre un message numérique représentatif des données du dernier évènement spécifique détecté, et, en outre, si le contenu du compteur de répétition associé audit évènement spécifique est différent de zéro, transmettre un message numérique indiquant une répétition de l'évènement spécifique.

    Abstract translation: 本发明涉及一种用于在执行一系列指令期间通过结合在微处理器(12)中的监控电路(18)的输出端子(22)发送数字消息的方法,所述数字消息表示由检测电路在检测时存储的特征数据 执行一系列指令的特定事件,所述数据之一对应于所述特定事件的标识符,所述方法包括以下步骤:比较最后两个检测到的具有公共标识符的特定事件的数据,如果比较 数据相同,增加与所述特定事件相关联的重复计数器; 并且如果比较数据不同,则发送表示最后检测到的特定事件的数据的数字消息,此外,如果与所述特定事件相关联的重复计数器的内容不为零,则发送指示重复的数字消息 具体事件。

    SOUS-ECHANTILLONNAGE DE DONNEES IMAGES PIXELISEES

    公开(公告)号:WO2003056834A3

    公开(公告)日:2003-07-10

    申请号:PCT/FR2002/004580

    申请日:2002-12-27

    Abstract: L’invention concerne un procédé et un circuit de sous-échantillonnage de données image pixelisées regroupées par blocs se chevauchant, consistant à lire, ligne par ligne, une mémoire image (M1) contenant l’image pixelisée, à accumuler autant de lignes que le prévoit le rapport de sous-échantillonnage dans le sens vertical, en utilisant autant de groupes d’accumulateurs (Aij) qu’il y a de blocs dans le sens horizontal de l’image et autant d’accumulateurs par groupe que le prévoit le rapport de sous-échantillonnage dans le sens horizontal, et à mémoriser les valeurs accumulées dans autant de mémoires de résultant (MR) qu’il y a de groupes d’accumulateurs, chaque mémoire de résultat contenant des matrices sous-échantillonnées d’un nombre de blocs correspondant au nombre de blocs se chevauchant dans la direction verticale.

Patent Agency Ranking